LS7272
LS7273
LS7272-20
LS7273-20
VOLT四通道差分线路驱动器
30
LSI
LSI
A 1
AO 2
AO 3
LS7272
OPD 4
BO 5
BO 6
B
7
2012年11月
引脚分配 - 顶视图
产品特点:
功能更加丰富和具有成本效益比OL7272和ET7273
针对针更换与OL7272和功能等效ET7273
推挽或开漏输出驱动器( LS7272 )
只有漏极开路输出驱动器( LS7273 )
电压范围: 4.5V - 30V (V
DD
– V
SS
)
120毫安吸入/源输出驱动器
工作频率最高为4 MHz
输出驱动器过载热关断保护
使能输入带有热关断断开功能
动态1.5A峰值输出电流驱动
输出RS422A兼容
输入CMOS / TTL与滞后兼容
输出驱动器完全连接或高阻抗状态
部件编号订购信息:
这一部分有三种封装形式, DIP ,SOIC和TSSOP封装。
对于DIP封装:
LS7272,
LS7273,
LS7272-20 , LS7273-20
对于SOIC封装: LS7272 -S , LS7273 -S , LS7272 - S20 , LS7273 -S20
对于TSSOP封装: LS7272 -TS , LS7273 -TS , LS7272TS20 , LS7273TS20
16 VDD
15 D
14 DO
13 DO
12 ENA
11 CO
10 CO
9 C
VSS 8
图1
描述:
该
LS7272/LS7273
有短路保护四差分工业电源线路驱动器。他们
可以运行在高达30V ,并具有可选的热关断功能。
LSI
数据输入是TTL / CMOS兼容,也可以驱动到电源电压V
DD
.
ENA的输入可用于放置在高阻抗状态,所有输出。对于LS7272
的OPD输入用于连接的输出为推挽驱动或漏极开路驱动器,其中
该输出可以通过外部负载返回到V的最高电压
DD
.
对于LS7273 , 4脚为低电平,并接地。输出为开漏输出和负载可
返回到4.5V的V和30V独立之间的任何电压
DD
.
内部5V稳压电源用于向逻辑和电平转换器模块供电。
位于IC的中心的热关断块可以通过设置ENA被禁用
输入,引脚12为7.5V和12V之间的电压。
上电时,上电复位(POR )电路块强制所有输出驱动器的高
阻抗状态,直到电源电压达到一个标称3.8V 。包括在上电复位
电路块为100mV的滞后,使得如果电源低于3.7V的所有输出
驱动程序被强制为高阻抗状态,直到电压超过3.8V 。有一个内置
在5μs的延迟禁用输出驱动3.7V以下应该在电源跌落。输出
当电压上升到高于3.8V的驱动程序立即启用。
A
1
16 VDD
15 D
14 DO
LS7273
13 DO
12 ENA
11 CO
10 CO
9 C
AO 2
AO 3
低
4
BO 5
BO 6
B 7
VSS 8
7272-112912-1
图2
LSI
LSI
LS7272-20
A 1
VSS 2
AO 3
AO 4
北卡罗来纳州5
BO 6
BO 7
北卡罗来纳州8
B
9
20 VDD
19 D
18北卡罗来纳州
17 DO
16 DO
15 ENA
14 CO
13 CO
12 Vss的
11 C
A 1
VSS 2
AO 3
AO 4
北卡罗来纳州5
BO 6
BO 7
北卡罗来纳州8
B
9
20 VDD
19 D
18北卡罗来纳州
17 DO
16 DO
15 ENA
14 CO
13 CO
12 Vss的
11 C
LS7273-20
北卡罗来纳州10
北卡罗来纳州10
科幻gure 3
注: LS7272-20没有OPD销。
图4
输入/输出说明:
A / B / C / D
这些都是CMOS / TTL数据输入,可以与输入电平到V还经营
DD
电源。所有的数据输入块包含迟滞。
AO / BO / CO / DO / AO / BO / CO / DO
这些输出可以被选择为推挽或漏极开路使用OPD输入引脚(仅LS7272 ) 。当在推挽模式中,输出开关
V之间
DD
和V
SS
(接地) 。
ENA
在此CMOS / TTL兼容输入一个逻辑低电平使能输出驱动器,而逻辑高电平迫使他们进入高阻抗状态。该输入是
还用于使能/禁止输出短路热保护。
采用7.5V和12.5V之间的电压为ENA输入将禁用热关机保护功能。使用此功能时,该行
启用驱动器输出,但不再受保护。
OPD
( LS7272只)
关于这方面的一个逻辑低电平相连的输出为开漏驱动器。如果这个输入端悬空,输出端被连接成推挽式驱动器。
低
( LS7273只)
该引脚必须为低电平。
7272-112912-2
电气特性
( VDD = 12V , TA = 25℃ ,除非另有规定)
参数
输入:
数据输入高门槛
数据输入低阈值
数据输入滞后
ENA / OPD输入高门槛
ENA / OPD输入低门槛
ENA / OPD输入滞后
输入:
漏电流
ENA
OPD , LOW
输出:
高电平输出电压
( LS7272只)
符号
民
典型值
最大
单位
条件
V
DH
V
DL
V
DHY
V
EH
V
EL
V
EHY
-
0.8
-
-
0.8
-
1.7
1.2
0.5
1.7
1.2
0.5
2.4
-
-
2.4
-
-
V
V
V
V
V
V
ENA
≤
0.8V
ENA
≤
0.8V
ENA
≤
0.8V
-
-
-
I
LKG
I
ESO
I
DSI
-5
-
100
-30
+5
μA
μA
ENA = 12V
OPD , LOW = 0V
-
μA
V
OH
V
OH
V
DD
– 0.4
V
DD
– 0.6
-
-
-
20
0.3
0.4
-
-
-
-
V
V
Ω
V
V
I
负载
= 20mA时, V
DD
= 4.75V
I
负载
= 30mA时V
DD
= 30V
I
负载
= 30毫安
I
负载
= -20mA ,V
DD
= 4.75V
I
负载
= -30mA ,V
DD
= 30V
输出电阻
低电压的输出电压
R
DSON
V
OL
V
OL
高阻抗输出
漏电流(输出禁用)
RESET :
上电复位( POR )
POR迟滞
POR移走时间
过温保护:
结温工作点
结温释放点
ENA输入保护禁止
T
JTO
T
JTR
V
EPI
-
7.0
165
135
12.5
°C
°C
V
V
POR
V
PORH
T
PORR
-
-
3.6
0.1
5
2.4
-
-
V
V
μS
-
-
-
I
OT
-10
+10
μA
V
DD
= 20V , 2.4V < ENA < 7.5V
注意:
ENA输入禁用2.4V和7.5V的输出。 ENA输入,可在7.5V至12V之间,但输出
禁用温关断。 ENA输入禁用高于12V输出。
7272-112912-5