The LPC800 family is extremely power-efficient and
直接使用。根据一个超低功率
30-MHz ARM
Cortex-M0+ processor, the LPC800
是在Cortex -M架构完全兼容
and instruction set. The Cortex-M0+ handles 32-
bit data more efficiently than 8-bit processor by
requiring less code, memory and 30% less dynamic
power from the Cortex-M0+ processor. At the same
time, it easily outperforms 8-bit and 16-bit MCUs.
The LPC800 includes two innovative features
通过基于GUI的配置工具来控制。新
灵活的开关矩阵使设计人员能够分配
on-chip peripherals to any pin, giving the LPC800
巨大的灵活性,而不会增加复杂性。
国家可配置定时器( SCT )结合了
powerful 32-bit timer — or two 16-bit timers —
with a configurable state machine. In the LPC800,
在SCT实现几乎任何定时或PWM
function found on popular 8-bit MCUs.
The LPC800 is available in a range of low-pin-count
packages, including SO20, TSSOP20, TSSOP16, and
DIP8.
开发工具
LPCXpresso ,全功能,易于使用Eclipse的
基于软件开发工具,支持
complete product design cycle for the LPC800. The
LPC800 is also fully supported by the Keil-MDK by
ARM ,从IAR系统的嵌入式工作台,
以及其它第三方开发工具。
额外的支持,免费工具和示例代码
可在以下网址的www.lpcware.com上。为
在LPCXpresso的更多信息,请访问www.nxp 。
COM / lpcxpresso 。
订购信息
最终的产品型号
LPC810 M021FN8
LPC811 M001FDH16
LPC812 M101FDH16
LPC812 M101FD20
LPC812 M101FDH20
SRAM
1
2
4
4
4
FL灰
4
8
16
16
16
包
DIP8
TSSOP16
TSSOP16
SO20
TSSOP20
I
2
C
1
1
1
1
1
SPI
1
1
2
1
2
LPC800 :低功耗的Cortex -M0 +
FL灰
AHB -LITE总线
ARM
CORTEX-M0+
30兆赫
16 KB
SRAM
4 KB
IOP
GPIO
(最多18个)
只读存储器
CRC引擎
桥
SCT
4通道多速率定时器
WDT
开关矩阵
GPIO端口
时钟产生单元
APB总线
唤醒定时器
计时器
12兆赫, 1 % IRC振荡器,
看门狗振荡器,
1-25 MHz系统OSC ,
系统PLL
功率控制
PMU ,电源模式, BOD ,
单VDD电源, POR
SPI (2)
I
2
C
的UART (3)
串行接口
系统
比较
与外部VREF
类似物
LPC800 block diagram
-M0+
-M0
LPC1100
LPC11C00
LPC11U00
LPC1200
-M3
LPC1300
LPC1700
LPC800
LPCXpresso
HS USB接口
供电
LPCXpresso开发工具
UART
2
2
3
2
3
SCT
1
1
1
1
1
地铁
1, 4ch
1, 4ch
1, 4ch
1, 4ch
1, 4ch
COMP
1
1
1
1
1
比较。
VREF
GPIO
6
14
14
18
18
www.nxp.com
2012恩智浦半导体, B.V.
版权所有。严禁复制全部或部分未经版权所有人的事先书面同意。该
本文件并不构成任何报价或合同的一部分提供的信息,被认为是准确和可靠,
恕不另行通知可能被改变。无责任将由发行人对其使用的任何后果所接受。其出版
没有传达或暗示下,专利或者其它工业或知识产权的任何许可。
发布日期: 2012年11月
文档顺序号: 9397 750
XXXX
美国印刷。