LPC2926/2927/2929
ARM9微控制器的CAN ,LIN和USB
启5 - 2010年9月28日
产品数据表
1.概述
该LPC2926 /二千九百二十九分之二千九百二十七相结合的ARM968E -S CPU内核,具有两个集成TCM
模块工作在高达125 MHz的全速USB 2.0 OTG和设备频率
控制器, CAN和LIN , 56 KB的SRAM ,高达768 KB的快闪存储器,外部存储器
接口, 3个10位的ADC ,和多个串行和并行在单个芯片中的接口
定位于消费电子,工业和通信市场。为了优化系统电源
消费方面, LPC2926 /二千九百二十九分之二千九百二十七有一个非常灵活的时钟产生单元( CGU )
提供动态时钟门控和缩放。
2.特点和好处科幻TS
ARM968E -S处理器,在高达125 MHz的最高频率运行。
在125 MHz的四个独立的层多层AHB系统总线。
片上存储器:
两个紧耦合存储器(TCM ) , 32 KB指令TCM ( ITCM ) , 32 kB数据
TCM ( DTCM ) 。
两个独立的内部静态RAM ( SRAM )的实例; 32 KB SRAM和16 KB
SRAM 。
8 KB的SRAM ETB也可用于代码执行和数据。
高达768 KB的高速闪存程序存储器。
16 KB的EEPROM真实,字节可擦除和可编程。
双主控,在AHB多层矩阵八通道GPDMA控制器,它可以
可与串行外围接口(SPI)接口和UART接口,以及用于
存储器到存储器之间的传输,包括中医的回忆。
外部静态存储器控制器( SMC )有8个存储;达32位的数据
公交车;多达24位的地址总线。
串行接口:
用专用的DMA控制器的USB 2.0全速设备/ OTG控制器和
片上的设备的物理层。
双通道CAN控制器,支持了FullCAN和广泛的信息过滤。
两个LIN主控制器与LIN通信完全的硬件支持。该
LIN接口可配置为UART提供两个额外的UART
接口。
两个550的UART与16字节的Tx和Rx FIFO的深度, DMA的支持,
RS485 / EIA- 485 ( 9位)的支持。
三全双工Q- SPI接口有四个从机选择线; 16位宽; 8个单元深;
发送FIFO和Rx FIFO。
两个我
2
C总线接口。
恩智浦半导体
LPC2926/2927/2929
ARM9微控制器的CAN ,LIN和USB
其它外设:
一个10位ADC,具有5.0 V的测量范围和八个输入通道
转换时间低至2.44
μs
每通道。
两个10位ADC ,每8通道, 3.3 V测量范围提供
额外的16个模拟输入的转换时间低至2.44
μs
每通道。
每个通道提供了一个比较功能,以最大限度地减少中断。
所有的ADC多个触发启动选项:定时器, PWM , ADC等,以及外部
信号输入。
4个32位定时器,每个包含四个捕获和比较寄存器连接到
I / O操作。
四六通道的PWM (脉宽调制器)与捕获和陷阱
功能。
两个专用的32位定时器调度和同步PWM及ADC 。
正交编码器接口,可以监控一个外部正交编码器。
32位看门狗定时器与变化保护,安全运行的时钟。
多达104个通用I / O引脚可编程的上拉,下拉或总线
门将。
向量中断控制器( VIC )与16个优先级。
截至21平触发的外部中断引脚,包括USB , CAN和LIN唤醒
功能。
可配置的时钟输出引脚用于驱动外部系统时钟。
处理器唤醒从通过外部中断引脚关断; CAN或LIN活性。
灵活的复位发生器单元( RGU )可以控制各个模块的复位。
灵活的时钟产生单元( CGU0 )能够控制个人的时钟频率
模块:
片上低功耗环形振荡器; 0.4 MHz的固定的连接频率;一直到
提供Safe_Clock源系统监控。
片上晶体振荡器与推荐工作范围从10 MHz到
25兆赫。 PLL输入范围为10 MHz至25 MHz的。
片内PLL允许CPU运行在高达125 MHz的最大CPU速率。
代高达11基时钟。
七小数分频器。
第二CGU ( CGU1 )有自己的PLL生成USB时钟和一个可配置的时钟
输出。
高度可配置的系统电源管理单元( PMU ) :
时钟控制各个模块。
可以最小化系统运行功耗在任何CON组fi guration 。
标准的ARM测试和调试接口,提供实时在线仿真器。
边界扫描测试的支持。
ETM / ETB调试功能,具有8 KB的SRAM专用也可访问
应用程序代码和数据的存储。
双电源:
CPU工作电压: 1.8 V
±
5 %.
I / O工作电压: 2.7 V至3.6 V ;输入宽容可达5.5 V.
144引脚LQFP封装。
40 °C
+85
°C
环境工作温度范围。
LPC2926_27_29
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启5 - 2010年9月28日
2 95
恩智浦半导体
LPC2926/2927/2929
ARM9微控制器的CAN ,LIN和USB
3.订购信息
表1中。
订购信息
包
名字
LPC2926FBD144
LPC2927FBD144
LPC2929FBD144
描述
VERSION
SOT486-1
SOT486-1
SOT486-1
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
类型编号
3.1订购选项
表2中。
部分选项
FL灰
内存
256 KB
512 KB
768 KB
SRAM
SMC
USB
UART
OTG /
RS485
设备
是的
是的
是的
2
2
2
LIN 2.0 /
UART
2
2
2
可以
包
类型编号
LPC2926FBD144
LPC2927FBD144
LPC2929FBD144
56 KB +
32-bit
2
×
32 KB中医
56 KB +
32-bit
2
×
32 KB中医
56 KB +
32-bit
2
×
32 KB中医
2
2
2
LQFP144
LQFP144
LQFP144
[1]
需要注意的是部分LPC2926 , LPC2927和LPC2929没有完全引脚部分LPC2917 , LPC2919和LPC2917 / 01兼容,
LPC2919 / 01 。调制和采样控制子系统( MSCSS )和定时器块具有上减少引出线
LPC2926/2927/2929.
LPC2926_27_29
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启5 - 2010年9月28日
3 95
恩智浦半导体
LPC2926/2927/2929
ARM9微控制器的CAN ,LIN和USB
4.框图
JTAG
接口
LPC2926/2927/2929
ITCM
32 KB
测试/调试
接口
8 KB的SRAM
DTCM
32 KB
ARM968E-S
1主
2奴隶
主
主
GPDMA控制器
向量
打断
调节器
SLAVE
AHB到DTL
桥
SLAVE
SLAVE
GPDMA寄存器
主
时钟
GENERATION
单位
RESET
GENERATION
单位
动力
管理
单位
AHB到DTL
桥
力。时钟,并
复位子系统
SLAVE
SLAVE
USB OTG /设备
调节器
外部静态
内存控制器
SLAVE
嵌入式SRAM 16 KB
AHB
多
层
矩阵
SLAVE
嵌入式SRAM 32 KB
SLAVE
嵌入式闪存
七百六十八分之五百十二KB
SLAVE
AHB到APB
桥
一般子系统
系统控制
事件路由器
CHIP功能ID
16 KB
EEPROM
SLAVE
TIMER0 / 1 MTMR
PWM0/1/2/3
3.3 V ADC1 / 2
5 V ADC0
QUADRATURE
编码器
SLAVE
CAN0/1
全球
验收
滤波器
UART/LIN0/1
I2C0/1
AHB到APB
桥
网络子系统
AHB到APB
桥
MSC子系统
SLAVE
AHB到APB
桥
外围子系统
通用I / O
PORTS 0/1/2/3/5
定时器0/1/2/3
SPI0/1/2
RS485 UART0 / 1
WDT
002aae143
灰色阴影块代表的外设和内存区域的GPDMA访问。
图1 。
LPC2926 /二千九百二十九分之二千九百二十七框图。
LPC2926_27_29
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启5 - 2010年9月28日
4 95
恩智浦半导体
LPC2926/2927/2929
ARM9微控制器的CAN ,LIN和USB
5.管脚信息
5.1钢钉
144
109
108
73
37
72
002aae144
1
LPC2926FBD144
LPC2927FBD144
LPC2929FBD144
36
图2 。
引脚配置SOT486-1 ( LQFP144 )
5.2引脚说明
5.2.1一般说明
该LPC2926 /二千九百二十九分之二千九百二十七使用五个端口:端口0与32引脚,端口1和端口2与28针
每个端口3与16引脚, 5口与2个引脚。口4不使用。该引脚为每个
功能分配被控制由SFSP登记在系统控制单元(SCU ) 。
的功能组合在每个端口引脚示于在此所述销的描述表
部分。
5.2.2 LQFP144引脚分配
表3中。
引脚名称
LQFP144引脚分配
针
描述
功能0
(默认)
TDO
P2[21]/SDI2/
PCAP2[1]/D19
P0[24]/TXD1/
TXDC1/SCS2[0]
P0[25]/RXD1/
RXDC1/SDO2
P0[26]/TXD1/SDI2
P0[27]/RXD1/SCK2
P0[28]/CAP0[0]/
MAT0[0]
P0[29]/CAP0[1]/
MAT0[1]
V
DD ( IO )
1
[1]
2
[1]
3
[1]
4
[1]
5
[1]
6
[1]
7
[1]
8
[1]
9
GPIO2 , 21针
GPIO0 , 24针
GPIO0 , 25针
GPIO0 , 26针
GPIO0 , 27针
GPIO0 , 28针
GPIO0 , 29针
功能1
功能2
功能3
IEEE 1149.1测试数据出来
SPI2 SDI
UART1的TxD
UART1的RxD
-
-
-
-
PWM2 CAP1
CAN1 TXD
CAN1 RXD
UART1的TxD
UART1的RxD
TIMER0 CAP0
TIMER0 CAP1
EXTBUS D19
SPI2 SCS0
SPI2 SDO
SPI2 SDI
SPI2 SCK
TIMER0 MAT0
TIMER0 MAT1
对于I / O 3.3 V电源供电
LPC2926_27_29
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
启5 - 2010年9月28日
5 95
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
版本04 - 2010年4月14日
产品数据表
1.概述
该LPC2927 / 2929结合了ARM968E -S CPU内核,具有两个集成TCM模块
在高达125 MHz的全速USB 2.0 OTG和设备操作频率
控制器, CAN和LIN , 56 KB的SRAM ,高达768 KB的快闪存储器,外部存储器
接口, 3个10位的ADC ,和多个串行和并行在单个芯片中的接口
定位于消费电子,工业和通信市场。为了优化系统电源
消费方面, LPC2927 / 2929有一个非常灵活的时钟产生单元( CGU )的
提供了动态时钟门控和缩放。
2.特点和好处科幻TS
ARM968E -S处理器,在高达125 MHz的最高频率运行。
在125 MHz的四个独立的层多层AHB系统总线。
片上存储器:
两个紧耦合存储器(TCM ) , 32 KB指令TCM ( ITCM ) , 32 kB数据
TCM ( DTCM ) 。
两个独立的内部静态RAM ( SRAM )的实例; 32 KB SRAM和16 KB
SRAM 。
8 KB的SRAM ETB也可用于代码执行和数据。
高达768 KB的高速闪存程序存储器。
16 KB的EEPROM真实,字节可擦除和可编程。
双主控,在AHB多层矩阵八通道GPDMA控制器,它可以
可与串行外围接口(SPI)接口和UART接口,以及用于
存储器到存储器之间的传输,包括中医的回忆。
外部静态存储器控制器( SMC )有8个存储;达32位的数据
公交车;多达24位的地址总线。
串行接口:
用专用的DMA控制器的USB 2.0全速设备/ OTG控制器和
片上的设备的物理层。
双通道CAN控制器,支持了FullCAN和广泛的信息过滤。
两个LIN主控制器与LIN通信完全的硬件支持。该
LIN接口可配置为UART提供两个额外的UART
接口。
两个550的UART与16字节的Tx和Rx FIFO的深度, DMA的支持,
RS485 / EIA- 485 ( 9位)的支持。
三全双工Q- SPI接口有四个从机选择线; 16位宽; 8个单元深;
发送FIFO和Rx FIFO。
两个我
2
C总线接口。
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
其它外设:
一个10位ADC,具有5.0 V的测量范围和八个输入通道
转换时间低至2.44
μs
每通道。
两个10位ADC ,每8通道, 3.3 V测量范围提供
额外的16个模拟输入的转换时间低至2.44
μs
每通道。
每个通道提供了一个比较功能,以最大限度地减少中断。
所有的ADC多个触发启动选项:定时器, PWM , ADC等,以及外部
信号输入。
4个32位定时器,每个包含四个捕获和比较寄存器连接到
I / O操作。
四六通道的PWM (脉宽调制器)与捕获和陷阱
功能。
两个专用的32位定时器调度和同步PWM及ADC 。
正交编码器接口,可以监控一个外部正交编码器。
32位看门狗定时器与变化保护,安全运行的时钟。
多达104个通用I / O引脚可编程的上拉,下拉或总线
门将。
向量中断控制器( VIC )与16个优先级。
截至21平触发的外部中断引脚,包括USB , CAN和LIN唤醒
功能。
可配置的时钟输出引脚用于驱动外部系统时钟。
处理器唤醒从通过外部中断引脚关断; CAN或LIN活性。
灵活的复位发生器单元( RGU )可以控制各个模块的复位。
灵活的时钟产生单元( CGU0 )能够控制个人的时钟频率
模块:
片上低功耗环形振荡器; 0.4 MHz的固定的连接频率;一直到
提供Safe_Clock源系统监控。
片上晶体振荡器与推荐工作范围从10 MHz到
25兆赫。 PLL输入范围为10 MHz至25 MHz的。
片内PLL允许CPU运行在高达125 MHz的最大CPU速率。
代高达11基时钟。
七小数分频器。
第二CGU ( CGU1 )有自己的PLL生成USB时钟和一个可配置的时钟
输出。
高度可配置的系统电源管理单元( PMU ) :
时钟控制各个模块。
可以最小化系统运行功耗在任何CON组fi guration 。
标准的ARM测试和调试接口,提供实时在线仿真器。
边界扫描测试的支持。
ETM / ETB调试功能,具有8 KB的SRAM专用也可访问
应用程序代码和数据的存储。
双电源:
CPU工作电压: 1.8 V
±
5 %.
I / O工作电压: 2.7 V至3.6 V ;输入宽容可达5.5 V.
144引脚LQFP封装。
40 °C
+85
°C
环境工作温度范围。
LPC2927_29_4
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本04 - 2010年4月14日
2 95
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
3.订购信息
表1中。
订购信息
包
名字
LPC2927FBD144
LPC2929FBD144
描述
VERSION
SOT486-1
SOT486-1
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
类型编号
3.1订购选项
表2中。
部分选项
FL灰
内存
512 KB
768 KB
SRAM
SMC
USB
UART
OTG /
RS485
设备
是的
是的
2
2
LIN 2.0 /
UART
2
2
可以
包
类型编号
LPC2927FBD144
LPC2929FBD144
56 KB +
32-bit
2
×
32 KB中医
56 KB +
32-bit
2
×
32 KB中医
2
2
LQFP144
LQFP144
[1]
需要注意的是部分LPC2927和LPC2929没有完全引脚部分LPC2917 , LPC2919和LPC2917 / 01 , LPC2919 / 01兼容。该
调制和采样控制子系统( MSCSS )和定时器模块对LPC2927 / 2929减少引出线。
LPC2927_29_4
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本04 - 2010年4月14日
3 95
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
5.管脚信息
5.1钢钉
144
109
108
73
37
72
002aae144
1
LPC2927FBD144
LPC2929FBD144
36
图2 。
引脚配置SOT486-1 ( LQFP144 )
5.2引脚说明
5.2.1一般说明
该LPC2927 / 2929使用网络连接已经端口:端口0与32引脚,端口1和端口2与28引脚的每个,
端口3与16引脚, 5端口与2个引脚。口4不使用。该引脚为每个
功能分配被控制由SFSP登记在系统控制单元(SCU ) 。
的功能组合在每个端口引脚示于在此所述销的描述表
部分。
5.2.2 LQFP144引脚分配
表3中。
引脚名称
LQFP144引脚分配
针
描述
功能0
(默认)
TDO
P2[21]/SDI2/
PCAP2[1]/D19
P0[24]/TXD1/
TXDC1/SCS2[0]
P0[25]/RXD1/
RXDC1/SDO2
P0[26]/TXD1/SDI2
P0[27]/RXD1/SCK2
P0[28]/CAP0[0]/
MAT0[0]
P0[29]/CAP0[1]/
MAT0[1]
V
DD ( IO )
1
[1]
2
[1]
3
[1]
4
[1]
5
[1]
6
[1]
7
[1]
8
[1]
9
GPIO2 , 21针
GPIO0 , 24针
GPIO0 , 25针
GPIO0 , 26针
GPIO0 , 27针
GPIO0 , 28针
GPIO0 , 29针
功能1
功能2
功能3
IEEE 1149.1测试数据出来
SPI2 SDI
UART1的TxD
UART1的RxD
-
-
-
-
PWM2 CAP1
CAN1 TXD
CAN1 RXD
UART1的TxD
UART1的RxD
TIMER0 CAP0
TIMER0 CAP1
EXTBUS D19
SPI2 SCS0
SPI2 SDO
SPI2 SDI
SPI2 SCK
TIMER0 MAT0
TIMER0 MAT1
对于I / O 3.3 V电源供电
LPC2927_29_4
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
版本04 - 2010年4月14日
5 95
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
牧师02 - 2009年6月22日
初步数据表
1.概述
该LPC2927 / 2929结合了ARM968E -S CPU内核,具有两个集成TCM模块
在高达125 MHz的全速USB 2.0 OTG和设备操作频率
控制器, CAN和LIN , 56 KB的SRAM ,高达768 KB的FL灰存储器,外部存储器
接口, 3个10位的ADC ,和多个串行和并行在单个芯片中的接口
定位于消费电子,工业,医疗和通信市场。要优化
系统功耗, LPC2927 / 2929有一个非常灵活的时钟产生单元
( CGU ),提供动态时钟门控和缩放。
2.特点
I
ARM968E -S处理器,在高达125 MHz的最高频率运行。
I
在125 MHz的四个独立的层多层AHB系统总线。
I
片上存储器:
N
两个紧耦合存储器(TCM ) , 32 KB指令TCM ( ITCM ) , 32 kB数据
TCM ( DTCM ) 。
N
两个独立的内部静态RAM ( SRAM )的实例; 32 KB SRAM和16 KB
SRAM 。
N
8 KB的SRAM ETB也可用于代码执行和数据。
N
高达768 KB的高速FL灰的程序存储器。
N
16 KB的EEPROM真实,字节可擦除和可编程。
I
双主控,在AHB多层矩阵八通道GPDMA控制器,它可以
可与SPI接口和UART的使用,以及用于存储器到存储器
转让包括中医的回忆。
I
外部静态存储器控制器( SMC )有8个存储;达32位的数据
公交车;多达24位的地址总线。
I
串行接口:
N
用专用的DMA控制器的USB 2.0全速设备/ OTG控制器和
片上的设备的物理层。
N
双通道CAN控制器,支持了FullCAN和广泛的信息网络滤波。
N
两个LIN主控制器与LIN通信完全的硬件支持。该
LIN接口可以CON组fi gured作为UART提供两个额外的UART
接口。
N
两个550的UART与16字节的Tx和Rx FIFO的深度, DMA的支持,
RS485 / EIA- 485 ( 9位)的支持。
N
三全双工Q- SPI接口有四个从机选择线; 16位宽; 8个单元深;
发送FIFO和Rx FIFO。
N
两个我
2
C总线接口。
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
I
其它外设:
N
一个10位ADC,具有5.0 V的测量范围和八个输入通道
转换时间低至2.44
s
每通道。
N
两个10位ADC ,每8通道, 3.3 V测量范围提供
额外的16个模拟输入的转换时间低至2.44
s
每通道。
每个通道提供了一个比较功能,以最大限度地减少中断。
N
所有的ADC多个触发启动选项:定时器, PWM , ADC等,以及外部
信号输入。
N
4个32位定时器,每个包含四个捕获和比较寄存器连接到
I / O操作。
N
四六通道的PWM (脉冲宽度调制)与捕获和陷阱
功能。
N
两个专用的32位定时器调度和同步PWM及ADC 。
N
正交编码器接口,可以监控一个外部正交编码器。
N
32位看门狗定时器与变化保护,安全运行的时钟。
I
多达104个通用I / O引脚可编程的上拉,下拉或总线
门将。
I
向量中断控制器( VIC )与16个优先级。
I
截至21平触发的外部中断引脚,包括USB , CAN和LIN唤醒
功能。
I
CON连接可配置的时钟输出引脚用于驱动外部系统时钟。
I
处理器唤醒从通过外部中断引脚关断; CAN或LIN活性。
I
灵活的复位发生器单元( RGU )可以控制各个模块的复位。
I
灵活的时钟产生单元( CGU0 )能够控制个人的时钟频率
模块:
N
片上低功耗环形振荡器; 0.4 MHz的固定的连接频率;一直到
提供Safe_Clock源系统监控。
N
片上晶体振荡器与推荐工作范围从10 MHz到
25兆赫。 PLL输入范围为10 MHz至25 MHz的。
N
片内PLL允许CPU运行在高达125 MHz的最大CPU速率。
N
代高达11基时钟。
N
七小数分频器。
I
第二CGU ( CGU1 )有自己的PLL生成USB时钟和一个反面的网络连接可配置的时钟
输出。
I
高CON连接可配置系统电源管理单元( PMU ) :
N
时钟控制各个模块。
N
可以最小化系统运行功耗在任何CON组fi guration 。
I
标准的ARM测试和调试接口,提供实时在线仿真器。
I
边界扫描测试的支持。
I
ETM / ETB调试功能,具有8 KB的SRAM专用也可访问
应用程序代码和数据的存储。
I
双电源:
N
CPU工作电压: 1.8 V
±
5 %.
N
I / O工作电压: 2.7 V至3.6 V ;输入宽容可达5.5 V.
I
144引脚LQFP封装。
I
40 °C
+85
°C
环境工作温度范围。
LPC2927_29_2
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月22日
2 95
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
3.订购信息
表1中。
订购信息
包
名字
LPC2927FBD144
LPC2929FBD144
描述
VERSION
SOT486-1
SOT486-1
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
类型编号
3.1订购选项
表2中。
部分选项
FL灰
内存
512 KB
768 KB
SRAM
SMC
USB
UART
OTG /
RS485
设备
是的
是的
2
2
LIN 2.0 /
UART
2
2
可以
包
类型编号
LPC2927FBD144
LPC2929FBD144
56 KB +
32-bit
2
×
32 KB中医
56 KB +
32-bit
2
×
32 KB中医
2
2
LQFP144
LQFP144
[1]
需要注意的是部分LPC2927和LPC2929没有完全引脚部分LPC2917 , LPC2919和LPC2917 / 01 , LPC2919 / 01兼容。该
MSCSS和定时器模块对LPC2927 / 29减少的引脚排列。
LPC2927_29_2
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月22日
3 95
恩智浦半导体
LPC2927/2929
ARM9微控制器的CAN ,LIN和USB
5.管脚信息
5.1钢钉
144
109
108
73
37
72
002aae144
1
LPC2927FBD144
LPC2929FBD144
36
图2 。
引脚CON组fi guration为SOT486-1 ( LQFP144 )
5.2引脚说明
5.2.1一般说明
该LPC2927 / 2929使用网络连接已经端口:端口0与32引脚,端口1和端口2与28引脚的每个,
端口3与16引脚, 5端口与2个引脚。口4不使用。该引脚为每个
功能分配控制的SFSP登记在SCU 。该功能
结合每个端口引脚都显示在本节中的引脚说明表。
5.2.2 LQFP144引脚分配
表3中。
引脚名称
LQFP144引脚分配
针
描述
功能0
(默认)
TDO
P2[21]/SDI2/
PCAP2[1]/D19
P0[24]/TXD1/
TXDC1/SCS2[0]
P0[25]/RXD1/
RXDC1/SDO2
P0[26]/TXD1/SDI2
P0[27]/RXD1/SCK2
P0[28]/CAP0[0]/
MAT0[0]
P0[29]/CAP0[1]/
MAT0[1]
V
DD ( IO )
P2[22]/SCK2/
PCAP2[2]/D20
LPC2927_29_2
功能1
功能2
功能3
1
[1]
2
[1]
3
[1]
4
[1]
5
[1]
6
[1]
7
[1]
8
[1]
9
10
[1]
IEEE 1149.1测试数据出来
GPIO 2 , 21针
GPIO 0 , 24针
GPIO 0 , 25针
GPIO 0 ,引脚26
GPIO 0 ,引脚27
GPIO 0 ,引脚28
GPIO 0 ,引脚29
对于I / O 3.3 V电源供电
GPIO 2 ,销22
SPI2 SCK
PWM2 CAP2
EXTBUS D20
SPI2 SDI
UART1的TxD
UART1的RxD
-
-
-
-
PWM2 CAP1
CAN1 TXD
CAN1 RXD
UART1的TxD
UART1的RxD
TIMER0 CAP0
TIMER0 CAP1
EXTBUS D19
SPI2 SCS0
SPI2 SDO
SPI2 SDI
SPI2 SCK
TIMER0 MAT0
TIMER0 MAT1
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月22日
5 95