LPC2917/2919/01
ARM9微控制器,带有CAN和LIN
牧师02 - 2009年6月17日
初步数据表
1.概述
该LPC2917 / 2919 / 01结合了ARM968E -S CPU内核,具有两个集成TCM
在高达125 MHz ,CAN和LIN , 56 KB的SRAM ,最多的频率下工作的块
768 KB FL灰存储器,外部存储器接口, 2个10位ADC和多个串行和
在面向消费,工业,医疗单芯片的并行接口,
通信市场。为了优化系统功耗, LPC2917 / 2919 / 01
有一个非常灵活的时钟产生单元( CGU ),提供动态时钟门控和
缩放。
2.特点
I
ARM968E -S处理器,在高达125 MHz的最高频率运行。
I
在125 MHz的三个独立的层多层AHB系统总线。
I
片上存储器:
N
两个紧耦合存储器(TCM ) , 16 KB指令TCM ( ITCM ) , 16 kB数据
TCM ( DTCM ) 。
N
两个独立的内部静态RAM ( SRAM )的实例; 32 KB SRAM和16 KB
SRAM 。
N
8 KB的SRAM ETB也可用于代码执行和数据。
N
高达768 KB的高速FL灰的程序存储器。
N
16 KB的EEPROM真实,字节可擦除和可编程。
I
双主控,在AHB多层矩阵八通道GPDMA控制器,它可以
可与SPI接口和UART的使用,以及用于存储器到存储器
转让包括中医的回忆。
I
外部静态存储器控制器( SMC )有8个存储;达32位的数据
公交车;多达24位的地址总线。
I
串行接口:
N
双通道CAN控制器,支持了FullCAN和广泛的信息网络滤波
N
两个LIN主控制器与LIN通信完全的硬件支持。该
LIN接口可以CON组fi gured作为UART提供两个额外的UART
接口。
N
两个550的UART与16字节的Tx和Rx FIFO的深度, DMA的支持,
RS485 / EIA- 485 ( 9位)的支持。
N
三全双工Q- SPI接口有四个从机选择线; 16位宽; 8个单元深;
发送FIFO和Rx FIFO。
N
两个我
2
C总线接口。
恩智浦半导体
LPC2917 / 01 ; LPC2919 / 01
ARM9微控制器,带有CAN和LIN
I
其它外设:
N
两个10位模数转换器, 8个信道的每个,以3.3V的测量范围和转换
时间低至2.44
s
每通道。每个通道提供了一个比较函数
最大限度地减少中断。
N
所有的ADC多个触发启动选项:定时器, PWM , ADC等,以及外部
信号输入。
N
4个32位定时器,每个包含四个捕获和比较寄存器连接到
I / O操作。
N
四六通道的PWM (脉冲宽度调制)与捕获和陷阱
功能。
N
两个专用的32位定时器调度和同步PWM及ADC 。
N
正交编码器接口,可以监控一个外部正交编码器。
N
32位看门狗定时器与变化保护,安全运行的时钟。
I
多达108个通用I / O引脚可编程的上拉,下拉或总线
门将。
I
向量中断控制器( VIC )与16个优先级。
I
截至19平触发的外部中断引脚,包括CAN和LIN唤醒
功能。
I
CON连接可配置的时钟输出引脚用于驱动外部系统时钟。
I
处理器唤醒从通过外部中断引脚关断; CAN或LIN活性。
I
灵活的复位发生器单元( RGU )可以控制各个模块的复位。
I
灵活的时钟产生单元( CGU0 )能够控制个人的时钟频率
模块:
N
片上低功耗环形振荡器; 0.4 MHz的固定的连接频率;一直到
提供Safe_Clock源系统监控。
N
片上晶体振荡器与推荐工作范围从10 MHz到
25兆赫。 PLL输入范围为10 MHz至25 MHz的。
N
片内PLL允许CPU运行在高达125 MHz的最大CPU速率。
N
代高达11基时钟。
N
七小数分频器。
I
第二CGU ( CGU1 )有自己的PLL产生一个反面的网络连接可配置时钟输出。
I
高CON连接可配置系统电源管理单元( PMU ) :
N
时钟控制各个模块。
N
可以最小化系统运行功耗在任何CON组fi guration 。
I
标准的ARM测试和调试接口,提供实时在线仿真器。
I
边界扫描测试的支持。
I
ETM / ETB调试功能,具有8 KB的SRAM专用也可访问
应用程序代码和数据的存储。
I
双电源:
N
CPU工作电压: 1.8 V
±
5 %.
N
I / O工作电压: 2.7 V至3.6 V ;输入宽容可达5.5 V.
I
144引脚LQFP封装。
I
40 °C
+85
°C
环境工作温度范围。
LPC2917_19_01_2
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月17日
2 86
恩智浦半导体
LPC2917 / 01 ; LPC2919 / 01
ARM9微控制器,带有CAN和LIN
3.订购信息
表1中。
订购信息
包
名字
LPC2917FBD144/01
LPC2919FBD144/01
描述
VERSION
SOT486-1
SOT486-1
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
LQFP144塑料低廓四方扁平的封装; 144导线;体20
×
20
×
1.4 mm
类型编号
3.1订购选项
表2中。
部分选项
FL灰内存
512 KB
768 KB
SRAM
56 KB + 2
×
16 KB中医
56 KB + 2
×
16 KB中医
SMC
32-bit
32-bit
LIN 2.0
2
2
可以
2
2
包
LQFP144
LQFP144
类型编号
LPC2917FBD144/01
LPC2919FBD144/01
LPC2917_19_01_2
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月17日
3 86
恩智浦半导体
LPC2917 / 01 ; LPC2919 / 01
ARM9微控制器,带有CAN和LIN
4.框图
JTAG
接口
LPC2917/01
LPC2919/01
ITCM
16 KB
测试/调试
接口
8 KB的SRAM
DTCM
16 KB
ARM968E-S
1
×
主
2
×
SLAVE
向量
打断
调节器
时钟
GENERATION
UNIT CGU0 / 1
RESET
GENERATION
单位
动力
管理
单位
AHB到DTL
桥
SLAVE
主
SLAVE
AHB到DTL
桥
SLAVE
SLAVE
GPDMA寄存器
GPDMA控制器
主
外部静态
内存控制器
嵌入式SRAM 16 KB
SLAVE
SLAVE
嵌入式SRAM 32 KB
SLAVE
SLAVE
AHB
多
层
矩阵
嵌入式闪存
七百六十八分之五百十二KB
SLAVE
AHB到APB
桥
系统控制
事件路由器
16 KB
EEPROM
TIMER0 / 1 MTMR
PWM0/1/2/3
3.3 V ADC1 / 2
AHB到APB
桥
SLAVE
QUADRATURE
编码器
AHB到APB
桥
SLAVE
AHB到APB
桥
CHIP功能ID
通用I / O
PORTS 0/1/2/3
定时器0/1/2/3
CAN0/1
全球
验收
滤波器
LIN0/1
I
2
C0/1
SPI0/1/2
RS485 UART0 / 1
WDT
002aad959
灰色阴影块代表的外设和内存区域的GPDMA访问。
图1 。
LPC2917 / 2919 / 01框图
LPC2917_19_01_2
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月17日
4 86
恩智浦半导体
LPC2917 / 01 ; LPC2919 / 01
ARM9微控制器,带有CAN和LIN
5.管脚信息
5.1钢钉
144
109
108
73
37
72
002aae265
1
LPC2917FBD144/01
LPC2919FBD144/01
36
图2 。
引脚CON组fi guration为SOT486-1 ( LQFP144 )
5.2引脚说明
5.2.1一般说明
该LPC2917 / 2919 / 01拥有多达四个端口:两个32每针,一个28针和一个
16个引脚。向其中各功能分配被控制由SFSP登记在销
在SCU 。这些功能结合在每个端口引脚都显示在引脚说明表
本节。
5.2.2 LQFP144引脚分配
表3中。
引脚名称
TDO
P2[21]/SDI2/
PCAP2[1]/D19
LQFP144引脚分配
针
1
[1]
2
[1]
描述
默认功能
IEEE 1149.1测试数据出来
GPIO 2 , 21针
GPIO 0 , 24针
SPI2 SDI
UART1的TxD
PWM2 CAP1
CAN1 TXD
EXTBUS D19
SPI2 SCS0
功能1
功能2
功能3
P0[24]/TXD1/
3
[1]
TXDC1/SCS2[0
]
P0[25]/RXD1/
RXDC1/SDO2
P0[26]/TXD1/
SDI2
P0[27]/RXD1/
SCK2
4
[1]
5
[1]
6
[1]
GPIO 0 , 25针
GPIO 0 ,引脚26
GPIO 0 ,引脚27
GPIO 0 ,引脚28
GPIO 0 ,引脚29
对于I / O 3.3 V电源供电
UART1的RxD
-
-
-
-
CAN1 RXD
UART1的TxD
UART1的RxD
TIMER0 CAP0
TIMER0 CAP1
SPI2 SDO
SPI2 SDI
SPI2 SCK
TIMER0 MAT0
TIMER0 MAT1
P0 [ 28 ] / CAP0 [0] / 7
[1]
MAT0[0]
P0 [ 29 ] / CAP0 [1] / 8
[1]
MAT0[1]
V
DD ( IO )
LPC2917_19_01_2
9
NXP B.V. 2009保留所有权利。
初步数据表
牧师02 - 2009年6月17日
5 86