LPC2364/66/68
单芯片16位/ 32位微控制器;高达512 KB的FL灰
与ISP / IAP ,以太网, USB 2.0 ,CAN和10位ADC / DAC
牧师01 - 2006年9月22日
初步数据表
1.概述
该LPC2364 / 68分之66微控制器是基于16位/ 32位ARM7TDMI -S CPU与
实时仿真,结合具有高达512 KB的嵌入式微控制器
高速FL灰的记忆。 128位宽度的存储器接口和独特的加速
结构使32位代码能够在最大时钟速率代码。对于关键
在中断服务程序和DSP算法的性能,这可以提高性能
最多不超过Thumb模式30%。对于关键的代码大小的应用程序,可使用16位
Thumb模式将超过30 %,减少了代码以最小的性能损失。
该LPC2364 / 66 / 68顷理想的多用途串行通信的应用程序。他们
集成了10/100以太网媒体访问控制器( MAC ) , USB全速设备
与4 KB的RAM终点, 4个UART , 2个CAN通道,一个SPI接口,两个
同步串行端口( SSP ) ,三个I
2
I2C接口,以及I
2
s接口。这种混合的
串行通信接口结合片上4MHz内部振荡器,
SRAM高达32 KB, 16 KB的SRAM用于以太网, 8 KB的SRAM用于USB和一般
用途使用,加上2 KB的电池供电的SRAM ,使这些器件非常好
非常适合于通信网关,协议转换器。多个32位定时器,一个
改进的10位ADC , 10位DAC ,一个PWM单元, CAN控制单元,和至多70快
GPIO以及多达12个边沿或电平触发的外部中断引脚,使这些
微控制器特别适用于工业控制和医疗系统。
2.特点
ARM7TDMI - S处理器,在高达72 MHz的运行。
高达512 KB的片上闪存程序存储器,具有在系统编程( ISP)和
在应用编程( IAP )功能。闪存程序存储器的ARM
局部总线的高性能CPU访问。
8/32 KB SRAM ARM局部总线的高性能CPU访问的。
16 KB的SRAM用于以太网接口。也可以用作通用的SRAM 。
8 KB的SRAM用于通用DMA的使用也由USB访问。
双AHB系统,它提供了同步以太网DMA , USB DMA和
程序执行从片上闪存与功能之间没有竞争。一
总线桥使以太网的DMA访问其它AHB子系统。
先进的向量中断控制器,支持多达32个向量中断。
通用AHB DMA控制器( GPDMA ),其可与SSP串行使用
接口,在I
2
S端子和SD / MMC卡端口,以及用于存储器到存储器
接送。
串行接口: