LPC1759/58/56/54/52/51
32位ARM Cortex-M3的MCU ;高达512 KB的FL灰和64 KB
SRAM具有以太网, USB 2.0主机/设备/ OTG , CAN
版本04 - 2010年1月26日
产品数据表
1.概述
该LPC1759 / 58 / 54分之56 / 52 / 51顷的ARM Cortex -M3微控制器的嵌入式
应用为特色的集成和低功耗的高水平。在ARM
Cortex-M3的是下一代核心,提供了系统的增强功能,如增强
调试功能,并支持块的集成更高的水平。
的LPC1758 / 57分之56 / 54 /五十一分之五十二工作在高达100 MHz的CPU频率。该
LPC1759工作在高达120MHz的CPU频率。在ARM Cortex- M3 CPU
采用3级流水线,并采用了哈佛结构,具有独立的地方
指令和数据总线以及第三总线,用于外设。在ARM Cortex- M3
CPU还包括支持推测性分支的内部预取单元。
的LPC1759的/外围补五十六分之五十八/ 54 /五十一分之五十二包括高达512 KB的闪存
内存,高达64 KB的数据存储器,以太网MAC , USB设备/主机/ OTG接口,
8通道通用DMA控制器, 4个UART , 2个CAN通道,2个SSP控制器,
SPI接口,2个我
2
C总线接口, 2输入与加2输出I
2
S- bus接口, 6声道
12位ADC , 10位DAC ,马达控制PWM ,正交编码器接口,4个通用
通用定时器, 6路输出通用PWM ,超低功耗实时时钟( RTC )
有独立的电池供电,并且多达52个通用I / O引脚。
2.特点
ARM Cortex-M3处理器,在高达100 MHz的频率下运行
( LPC1758 / 56 / 54分之57 / 52/ 51)高达120兆赫( LPC1759 )或。内存保护单元
( MPU ),支持8个区域被包括在内。
ARM Cortex-M3的内置嵌套向量中断控制器( NVIC ) 。
高达512 KB的片上闪存程序存储器。增强型闪存存储器加速器
可实现高速零等待状态120 MHz的操作。
在系统编程( ISP)和在应用编程( IAP )通过片
引导程序的软件。
片上SRAM包括:
与用于高性能本地代码/数据总线在CPU上高达32kB的SRAM
CPU访问。
两/个16 KB的SRAM块与更高的吞吐量单独的访问路径。
可用于以太网(仅LPC1758 ) ,USB和DMA这些SRAM模块
存储器,以及用于一般用途的CPU的指令和数据的存储。
八通道通用DMA控制器( GPDMA )的多层AHB
矩阵可与SSP中使用,我
2
S-总线,UART,所述模拟 - 数字和
数字 - 模拟转换器的外围设备,定时器匹配信号,并为
存储器到存储器之间的传输。