LPC11U2x
32位ARM Cortex -M0微控制器;高达32 KB的闪存;向上
10 KB的SRAM和4 KB的EEPROM ; USB设备; USART
第1版 - 2011年11月29日
初步数据表
1.概述
该LPC11U2x是ARM的Cortex -M0基础,低成本的32位MCU系列,专为
8位/ 16位微控制器应用,提供高性能,低功耗,简单的指令
置和存储具有降低代码大小一起寻址相比现有8位/ 16位
架构。
该LPC11U2x工作在高达50 MHz的CPU频率。
配备了一个高度灵活和可配置的全速USB 2.0设备控制器,该
LPC11U2x带来了无与伦比的设计灵活性,并无缝集成到如今的
苛刻的连接解决方案。
该LPC11U2x的周边包括高达32 KB的闪存存储器,高达
10 KB的SRAM数据存储器和4 KB的EEPROM, 1个快速模式Plus我
2
C- BUS接口,
一个RS - 485 / EIA- 485 USART与同步模式和智能卡支持
接口,两个SSP接口,四个通用计数器/定时器,一个10位ADC
(模拟 - 数字转换器) ,和多达54个通用I / O引脚。
2.特点和好处科幻TS
系统:
ARM Cortex-M0处理器,在高达50 MHz的频率下运行。
ARM的Cortex -M0内置嵌套向量中断控制器( NVIC ) 。
从多个输入源非屏蔽中断( NMI )输入选择。
系统节拍定时器。
内存:
高达32 KB片上闪存程序存储器。
截至4 KB的片上EEPROM数据存储器;字节可擦除和可编程字节。
高达10 KB的SRAM数据存储器。
16 KB的引导ROM 。
在系统编程( ISP)和在应用编程( IAP)的闪存和
通过片上引导程序软件EEPROM 。
基于ROM的USB驱动程序。通过USB闪存的更新支持。
基于ROM的32位的整数除法例程。
调试选项:
标准的JTAG (联合测试行动小组)的测试接口BSDL (边界扫描
描述语言) 。
串行线调试。
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
数字外设:
最多54个通用I / O( GPIO ),可配置的上拉引脚/下拉
电阻器,中继器模式,开漏方式。
多达8个GPIO管脚可以被选择作为边缘和电平触发的中断源。
两个GPIO分组中断模块可以基于一个中断
一组GPIO引脚的输入状态的可编程的模式。
高电流源输出驱动器(20 mA)的一个引脚上。
在真正的开漏引脚的高灌电流驱动器(20 mA)的。
四个通用计数器/定时器,共有多达5个捕获输入和13
匹配输出。
可编程窗口看门狗定时器( WWDT )用专用,内部
低功耗看门狗振荡器( WDO ) 。
模拟外设:
10位ADC之间的8引脚输入复用。
串行接口:
USB 2.0全速设备控制器。
USART (通用同步异步接收器/发送器)与
小数波特率发生器,内部FIFO ,一个完全的调制解调器控制握手
接口,并支持RS-485/ 9位模式和同步模式。 USART
支持异步智能卡接口( ISO 7816-3 ) 。
两个SSP (同步串行端口)控制器, FIFO和多协议
的能力。
I
2
C总线接口,支持完整的我
2
C总线规范和快速模式Plus运动升级版
高达1兆比特/秒与多个地址识别和监控模式的数据速率。
时钟产生:
晶体振荡器为1 MHz到25 MHz的(系统振荡器)的工作范围。
12 MHz的高频内部RC振荡器( IRC ),可以有选择地作为
一个系统时钟。
内部低功耗,低频看门狗振荡器( WDO ),具有可编程
频率输出。
PLL允许CPU运行到最大CPU速率与系统振荡器
或IRC作为时钟源。
第二,专用PLL提供了USB接口。
时钟输出功能,与分频器,可以反映晶体振荡器,主
钟, IRC或看门狗振荡器。
功率控制:
集成PMU (电源管理单元)时将功耗降至最低
睡眠,深度睡眠,掉电和深度掉电模式。
居住在引导ROM电源配置文件允许优化的性能和最小化
功耗通过一个简单的函数调用任何特定的应用程序。
四个低功耗模式:睡眠,深度睡眠,掉电和深度
掉电。
通过复位处理器唤醒,从深度睡眠和省电模式,可选
GPIO引脚,看门狗中断,或USB端口活动。
处理器唤醒从使用一个特殊功能引脚深度掉电模式。
上电复位( POR ) 。
掉电检测与中断和强制复位四个独立的阈值。
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
2 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
唯一设备序列号以供识别。
采用3.3 V单电源供电( 1.8 V至3.6 V ) 。
温度范围
40 C
+85
C.
作为LQFP64 , LQFP48 , TFBGA48和HVQFN33封装。
3.应用
消费类外设
医
工业控制
手持式扫描仪
USB音频设备
4.订购信息
表1中。
订购信息
包
名字
LPC11U23FBD48/301
LPC11U24FHI33/301
LPC11U24FBD48/301
LPC11U24FET48/301
LPC11U24FHN33/401
LPC11U24FBD48/401
LPC11U24FBD64/401
LQFP48
HVQFN33
LQFP48
TFBGA48
HVQFN33
LQFP48
LQFP64
描述
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料的热增强型非常薄四方扁平封装;没有线索; 33
接线端子;体5
5
0.85 mm
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料薄细间距球栅阵列封装; 48球;机身4.5
4.5
0.7 mm
塑料的热增强型非常薄四方扁平封装;没有线索; 33
接线端子;体7
7
0.85 mm
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料低廓四方扁平的封装; 64线索;体10
10
1.4 mm
VERSION
SOT313-2
不适用
SOT313-2
SOT1155-2
不适用
SOT313-2
SOT314-2
类型编号
4.1订购选项
表2中。
部分订购选项
闪存EEPROM主
USB
USB I
2
C总线SSP ADC
GPIO套餐
( KB ) ( KB )
SRAM SRAM
FM +
频道
( KB的)
( KB的)
1
2
2
2
4
4
4
6
6
6
6
8
8
8
2
2
2
2
2
2
2
1
1
1
1
1
1
1
1
1
1
1
1
1
1
2
2
2
2
2
2
2
8
8
8
8
8
8
8
40
26
40
40
26
40
54
LQFP48
HVQFN33 ( 5
5 )
LQFP48
TFBGA48
HVQFN33 ( 7
7)
LQFP48
LQFP64
32
32
产品型号
LPC11U23FBD48 / 301 24
LPC11U24FHI33/301
LPC11U24FET48/301
LPC11U24FBD48 / 301 32
LPC11U24FHN33 / 401 32
LPC11U24FBD48 / 401 32
LPC11U24FBD64 / 401 32
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
3 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
5.框图
SWD , JTAG
XTALIN XTALOUT
RESET
LPC11U2x
测试/调试
接口
系统振荡器
IRC , WDO
BOD
POR
PLL0
USB PLL
时钟
代,
电源控制,
系统
功能
CLKOUT
ARM
CORTEX-M0
系统总线
EEPROM
1/2/4 KB
FL灰
24/32 KB
SLAVE
SRAM
8/10 KB
SLAVE
只读存储器
16 KB
SLAVE
主
SLAVE
USB设备
调节器
USB_DP
USB_DM
USB_VBUS
USB_FTOGGLE ,
USB_CONNECT
GPIO端口0/1
快速
GPIO
SLAVE
AHB -LITE总线
SLAVE
AHB到APB
桥
USART /
智能卡接口
10位ADC
I
2
C总线
16位计数器/定时器0
SSP0
16位计数器/定时器1
32位计数器/定时器0
32位计数器/定时器1
系统控制
窗口看门狗
定时器
PMU
SSP1
IOCON
RXD
TXD
DCD , DSR
(1)
, RI
(1)
CTS , RTS , DTR
SCLK
CT16B0_MAT [1 :0]的
CT16B0_CAP0
CT16B1_MAT [1 :0]的
CT16B1_CAP0
CT32B0_MAT [3 :0]的
CT32B0_CAP0
CT32B1_MAT [3 :0]的
CT32B1_CAP [1 :0]的
(2)
AD [ 7:0]
SCL,SDA
SCK0 , SSEL0 ,
MISO0 , MOSI0
SCK1 , SSEL1 ,
MISO1 , MOSI1
GPIO引脚
GPIO引脚
GPIO引脚
GPIO中断
GPIO GROUP0中断
GPIO GROUP1中断
002aag333
( 1 )不适用于HVQFN33包。
(2) CT32B1_CAP1中仅TFBGA48可用。
图1 。
框图
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
4 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
6.管脚信息
6.1钢钉
PIO0_16/AD5/CT32B1_MAT3/WAKEUP
26
1号航站楼
索引区
PIO1_19/DTR/SSEL1
RESET/PIO0_0
PIO0_1/CLKOUT/CT32B0_MAT2/USB_FTOGGLE
XTALIN
XTALOUT
V
DD
PIO0_20/CT16B1_CAP0
PIO0_2/SSEL0/CT16B0_CAP0
1
2
3
4
5
6
7
8
32
31
30
29
28
27
25
24
23
22
SWDIO/PIO0_15/AD4/CT32B1_MAT2
PIO1_15/DCD/CT16B0_MAT2/SCK1
PIO0_17/RTS/CT32B0_CAP0/SCLK
PIO0_18/RXD/CT32B0_MAT0
PIO0_19/TXD/CT32B0_MAT1
PIO0_23/AD7
V
DD
TRST/PIO0_14/AD3/CT32B1_MAT1
TDO/PIO0_13/AD2/CT32B1_MAT0
TMS/PIO0_12/AD1/CT32B1_CAP0
TDI/PIO0_11/AD0/CT32B0_MAT3
PIO0_22/AD6/CT16B1_MAT1/MISO1
SWCLK/PIO0_10/SCK0/CT16B0_MAT2
PIO0_9/MOSI0/CT16B0_MAT1
PIO0_8/MISO0/CT16B0_MAT0
LPC11U24
21
20
19
33 V
SS
10
11
12
13
14
15
PIO0_6/USB_CONNECT/SCK0
16
PIO0_7/CTS
9
18
17
USB_DM
PIO0_3/USB_VBUS
PIO0_4/SCL
PIO0_5/SDA
PIO0_21/CT16B1_MAT0/MOSI1
USB_DP
002aag621
透明的顶视图
图2 。
引脚配置( HVQFN33 )
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
5 67
LPC11U2x
32位ARM Cortex -M0微控制器;高达32 KB的闪存;向上
10 KB的SRAM和4 KB的EEPROM ; USB设备; USART
第1版 - 2011年11月29日
初步数据表
1.概述
该LPC11U2x是ARM的Cortex -M0基础,低成本的32位MCU系列,专为
8位/ 16位微控制器应用,提供高性能,低功耗,简单的指令
置和存储具有降低代码大小一起寻址相比现有8位/ 16位
架构。
该LPC11U2x工作在高达50 MHz的CPU频率。
配备了一个高度灵活和可配置的全速USB 2.0设备控制器,该
LPC11U2x带来了无与伦比的设计灵活性,并无缝集成到如今的
苛刻的连接解决方案。
该LPC11U2x的周边包括高达32 KB的闪存存储器,高达
10 KB的SRAM数据存储器和4 KB的EEPROM, 1个快速模式Plus我
2
C- BUS接口,
一个RS - 485 / EIA- 485 USART与同步模式和智能卡支持
接口,两个SSP接口,四个通用计数器/定时器,一个10位ADC
(模拟 - 数字转换器) ,和多达54个通用I / O引脚。
2.特点和好处科幻TS
系统:
ARM Cortex-M0处理器,在高达50 MHz的频率下运行。
ARM的Cortex -M0内置嵌套向量中断控制器( NVIC ) 。
从多个输入源非屏蔽中断( NMI )输入选择。
系统节拍定时器。
内存:
高达32 KB片上闪存程序存储器。
截至4 KB的片上EEPROM数据存储器;字节可擦除和可编程字节。
高达10 KB的SRAM数据存储器。
16 KB的引导ROM 。
在系统编程( ISP)和在应用编程( IAP)的闪存和
通过片上引导程序软件EEPROM 。
基于ROM的USB驱动程序。通过USB闪存的更新支持。
基于ROM的32位的整数除法例程。
调试选项:
标准的JTAG (联合测试行动小组)的测试接口BSDL (边界扫描
描述语言) 。
串行线调试。
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
数字外设:
最多54个通用I / O( GPIO ),可配置的上拉引脚/下拉
电阻器,中继器模式,开漏方式。
多达8个GPIO管脚可以被选择作为边缘和电平触发的中断源。
两个GPIO分组中断模块可以基于一个中断
一组GPIO引脚的输入状态的可编程的模式。
高电流源输出驱动器(20 mA)的一个引脚上。
在真正的开漏引脚的高灌电流驱动器(20 mA)的。
四个通用计数器/定时器,共有多达5个捕获输入和13
匹配输出。
可编程窗口看门狗定时器( WWDT )用专用,内部
低功耗看门狗振荡器( WDO ) 。
模拟外设:
10位ADC之间的8引脚输入复用。
串行接口:
USB 2.0全速设备控制器。
USART (通用同步异步接收器/发送器)与
小数波特率发生器,内部FIFO ,一个完全的调制解调器控制握手
接口,并支持RS-485/ 9位模式和同步模式。 USART
支持异步智能卡接口( ISO 7816-3 ) 。
两个SSP (同步串行端口)控制器, FIFO和多协议
的能力。
I
2
C总线接口,支持完整的我
2
C总线规范和快速模式Plus运动升级版
高达1兆比特/秒与多个地址识别和监控模式的数据速率。
时钟产生:
晶体振荡器为1 MHz到25 MHz的(系统振荡器)的工作范围。
12 MHz的高频内部RC振荡器( IRC ),可以有选择地作为
一个系统时钟。
内部低功耗,低频看门狗振荡器( WDO ),具有可编程
频率输出。
PLL允许CPU运行到最大CPU速率与系统振荡器
或IRC作为时钟源。
第二,专用PLL提供了USB接口。
时钟输出功能,与分频器,可以反映晶体振荡器,主
钟, IRC或看门狗振荡器。
功率控制:
集成PMU (电源管理单元)时将功耗降至最低
睡眠,深度睡眠,掉电和深度掉电模式。
居住在引导ROM电源配置文件允许优化的性能和最小化
功耗通过一个简单的函数调用任何特定的应用程序。
四个低功耗模式:睡眠,深度睡眠,掉电和深度
掉电。
通过复位处理器唤醒,从深度睡眠和省电模式,可选
GPIO引脚,看门狗中断,或USB端口活动。
处理器唤醒从使用一个特殊功能引脚深度掉电模式。
上电复位( POR ) 。
掉电检测与中断和强制复位四个独立的阈值。
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
2 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
唯一设备序列号以供识别。
采用3.3 V单电源供电( 1.8 V至3.6 V ) 。
温度范围
40 C
+85
C.
作为LQFP64 , LQFP48 , TFBGA48和HVQFN33封装。
3.应用
消费类外设
医
工业控制
手持式扫描仪
USB音频设备
4.订购信息
表1中。
订购信息
包
名字
LPC11U23FBD48/301
LPC11U24FHI33/301
LPC11U24FBD48/301
LPC11U24FET48/301
LPC11U24FHN33/401
LPC11U24FBD48/401
LPC11U24FBD64/401
LQFP48
HVQFN33
LQFP48
TFBGA48
HVQFN33
LQFP48
LQFP64
描述
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料的热增强型非常薄四方扁平封装;没有线索; 33
接线端子;体5
5
0.85 mm
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料薄细间距球栅阵列封装; 48球;机身4.5
4.5
0.7 mm
塑料的热增强型非常薄四方扁平封装;没有线索; 33
接线端子;体7
7
0.85 mm
塑料低廓四方扁平的封装; 48线索;体7
7
1.4 mm
塑料低廓四方扁平的封装; 64线索;体10
10
1.4 mm
VERSION
SOT313-2
不适用
SOT313-2
SOT1155-2
不适用
SOT313-2
SOT314-2
类型编号
4.1订购选项
表2中。
部分订购选项
闪存EEPROM主
USB
USB I
2
C总线SSP ADC
GPIO套餐
( KB ) ( KB )
SRAM SRAM
FM +
频道
( KB的)
( KB的)
1
2
2
2
4
4
4
6
6
6
6
8
8
8
2
2
2
2
2
2
2
1
1
1
1
1
1
1
1
1
1
1
1
1
1
2
2
2
2
2
2
2
8
8
8
8
8
8
8
40
26
40
40
26
40
54
LQFP48
HVQFN33 ( 5
5 )
LQFP48
TFBGA48
HVQFN33 ( 7
7)
LQFP48
LQFP64
32
32
产品型号
LPC11U23FBD48 / 301 24
LPC11U24FHI33/301
LPC11U24FET48/301
LPC11U24FBD48 / 301 32
LPC11U24FHN33 / 401 32
LPC11U24FBD48 / 401 32
LPC11U24FBD64 / 401 32
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
3 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
5.框图
SWD , JTAG
XTALIN XTALOUT
RESET
LPC11U2x
测试/调试
接口
系统振荡器
IRC , WDO
BOD
POR
PLL0
USB PLL
时钟
代,
电源控制,
系统
功能
CLKOUT
ARM
CORTEX-M0
系统总线
EEPROM
1/2/4 KB
FL灰
24/32 KB
SLAVE
SRAM
8/10 KB
SLAVE
只读存储器
16 KB
SLAVE
主
SLAVE
USB设备
调节器
USB_DP
USB_DM
USB_VBUS
USB_FTOGGLE ,
USB_CONNECT
GPIO端口0/1
快速
GPIO
SLAVE
AHB -LITE总线
SLAVE
AHB到APB
桥
USART /
智能卡接口
10位ADC
I
2
C总线
16位计数器/定时器0
SSP0
16位计数器/定时器1
32位计数器/定时器0
32位计数器/定时器1
系统控制
窗口看门狗
定时器
PMU
SSP1
IOCON
RXD
TXD
DCD , DSR
(1)
, RI
(1)
CTS , RTS , DTR
SCLK
CT16B0_MAT [1 :0]的
CT16B0_CAP0
CT16B1_MAT [1 :0]的
CT16B1_CAP0
CT32B0_MAT [3 :0]的
CT32B0_CAP0
CT32B1_MAT [3 :0]的
CT32B1_CAP [1 :0]的
(2)
AD [ 7:0]
SCL,SDA
SCK0 , SSEL0 ,
MISO0 , MOSI0
SCK1 , SSEL1 ,
MISO1 , MOSI1
GPIO引脚
GPIO引脚
GPIO引脚
GPIO中断
GPIO GROUP0中断
GPIO GROUP1中断
002aag333
( 1 )不适用于HVQFN33包。
(2) CT32B1_CAP1中仅TFBGA48可用。
图1 。
框图
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
4 67
恩智浦半导体
LPC11U2x
32位ARM Cortex -M0微控制器
6.管脚信息
6.1钢钉
PIO0_16/AD5/CT32B1_MAT3/WAKEUP
26
1号航站楼
索引区
PIO1_19/DTR/SSEL1
RESET/PIO0_0
PIO0_1/CLKOUT/CT32B0_MAT2/USB_FTOGGLE
XTALIN
XTALOUT
V
DD
PIO0_20/CT16B1_CAP0
PIO0_2/SSEL0/CT16B0_CAP0
1
2
3
4
5
6
7
8
32
31
30
29
28
27
25
24
23
22
SWDIO/PIO0_15/AD4/CT32B1_MAT2
PIO1_15/DCD/CT16B0_MAT2/SCK1
PIO0_17/RTS/CT32B0_CAP0/SCLK
PIO0_18/RXD/CT32B0_MAT0
PIO0_19/TXD/CT32B0_MAT1
PIO0_23/AD7
V
DD
TRST/PIO0_14/AD3/CT32B1_MAT1
TDO/PIO0_13/AD2/CT32B1_MAT0
TMS/PIO0_12/AD1/CT32B1_CAP0
TDI/PIO0_11/AD0/CT32B0_MAT3
PIO0_22/AD6/CT16B1_MAT1/MISO1
SWCLK/PIO0_10/SCK0/CT16B0_MAT2
PIO0_9/MOSI0/CT16B0_MAT1
PIO0_8/MISO0/CT16B0_MAT0
LPC11U24
21
20
19
33 V
SS
10
11
12
13
14
15
PIO0_6/USB_CONNECT/SCK0
16
PIO0_7/CTS
9
18
17
USB_DM
PIO0_3/USB_VBUS
PIO0_4/SCL
PIO0_5/SDA
PIO0_21/CT16B1_MAT0/MOSI1
USB_DP
002aag621
透明的顶视图
图2 。
引脚配置( HVQFN33 )
LPC11U2X
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
初步数据表
第1版 - 2011年11月29日
5 67