LP8340低压差,低I
Q
, 1.0A CMOS线性稳压器
2003年10月
LP8340
低压差,低I
Q
, 1.0A CMOS线性稳压器
概述
该LP8340低压降CMOS线性稳压器可
在5V , 3.3V , 2.5V , 1.8V和可调输出版本。封装
年龄在6LD LLP封装, 3LD DPAK 。该LP8340可以
提供高达1.0A的输出电流。
典型压差电压为420mV ,在1.0A的5.0V ver-
锡永, 540mV 1.0A时为3.3V版本, 670mV时为1.0A
在2.5V版本和680mV ,在800毫安为1.8V版本。
该LP8340包括齐纳修整带隙电压
参考,折返电流限制和热过载保护
限制。
该LP8340设有一个PMOS输出晶体管,它不像
PNP型低压降稳压器,无需驱动器基地
电流。这使得设备的接地电流保持少
超过50μA在工作温度,电源电压和
无论负载电流。
特点
n
n
n
n
n
n
n
n
n
n
±
1.5 %(典型) V
OUT
公差
420mV的典型压差
@
1.0A (V
O
= 5V)
宽工作范围
内部1.0A PMOS晶体管输出
19μA典型静态电流
热过载限制
折返电流限制
齐纳修剪带隙基准
节省空间的LLP封装
温度范围
- LP8340C
0 ° C至125°C
- LP8340I
-40_C到125_C
应用
n
n
n
n
硬盘驱动器
笔记本电脑
电池供电的电子产品
便携式仪表
典型应用
固定V
OUT
20060901
可调式V
OUT
20060902
2003美国国家半导体公司
DS200609
www.national.com
LP8340
连接图
6引脚LLP
固定输出电压
6引脚LLP
可调输出电压
20060906
20060904
底部视图
底部视图
注意:
V
IN
引脚(引脚1 & 6 )必须在外部连接在一起的全1安培操作(每针500毫安最大值) 。
V
OUT
感(引脚5 )必须连接到V
OUT
( 4针) 。
T0-252
20060905
顶视图
3
www.national.com
LP8340低压差,低I
Q
, 1.0A CMOS线性稳压器
2003年10月
LP8340
低压差,低I
Q
, 1.0A CMOS线性稳压器
概述
该LP8340低压降CMOS线性稳压器可
在5V , 3.3V , 2.5V , 1.8V和可调输出版本。封装
年龄在6LD LLP封装, 3LD DPAK 。该LP8340可以
提供高达1.0A的输出电流。
典型压差电压为420mV ,在1.0A的5.0V ver-
锡永, 540mV 1.0A时为3.3V版本, 670mV时为1.0A
在2.5V版本和680mV ,在800毫安为1.8V版本。
该LP8340包括齐纳修整带隙电压
参考,折返电流限制和热过载保护
限制。
该LP8340设有一个PMOS输出晶体管,它不像
PNP型低压降稳压器,无需驱动器基地
电流。这使得设备的接地电流保持少
超过50μA在工作温度,电源电压和
无论负载电流。
特点
n
n
n
n
n
n
n
n
n
n
±
1.5 %(典型) V
OUT
公差
420mV的典型压差
@
1.0A (V
O
= 5V)
宽工作范围
内部1.0A PMOS晶体管输出
19μA典型静态电流
热过载限制
折返电流限制
齐纳修剪带隙基准
节省空间的LLP封装
温度范围
- LP8340C
0 ° C至125°C
- LP8340I
-40_C到125_C
应用
n
n
n
n
硬盘驱动器
笔记本电脑
电池供电的电子产品
便携式仪表
典型应用
固定V
OUT
20060901
可调式V
OUT
20060902
2003美国国家半导体公司
DS200609
www.national.com
LP8340
连接图
6引脚LLP
固定输出电压
6引脚LLP
可调输出电压
20060906
20060904
底部视图
底部视图
注意:
V
IN
引脚(引脚1 & 6 )必须在外部连接在一起的全1安培操作(每针500毫安最大值) 。
V
OUT
感(引脚5 )必须连接到V
OUT
( 4针) 。
T0-252
20060905
顶视图
3
www.national.com