飞思卡尔半导体公司
超前信息
文档编号: LP1072
修订版0.3 , 12/2005
LP1072
支持802.11a / b / g的基带系统
解
1
1.1
介绍
该LP1070系列
目录
1引言。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1
2规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
3功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4
4 LP1072接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
5定时器/复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 16
6引脚和足迹。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
7直流电气规格。 。 。 。 。 。 。 。 。 。 。 。 24
8时序特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
9机械尺寸。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 29
10开发支持。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 29
11附录: LP1071的比较
LP1072 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。三十
12修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 31
飞思卡尔半导体公司的802.11 LP1070系列
包括高性能的,高度优化的PHY
和MAC基带无线局域网处理器,充分
实现了IEEE 802.11a , 802.11b和802.11g PHY
标准。这些基带处理器正准备
通过设置新的革命性的无线局域网产业
对于功耗,尺寸,成本的标准和
性能。
该LP1070系列基于飞思卡尔的专利
无线宽带信号处理器 ( WBSP ) ,一
创新性和革命性的接收器架构,
显著降低尺寸和功率消耗,同时
提供了最大的灵活性,以支持多个
无线标准,没有额外的开销。
除了其优越的性能和超低
功耗, LP1070处理器提供的
客户可以灵活地定制芯片
特性,以他们的需求。随着软件的控制下,
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
飞思卡尔半导体公司2005年版权所有。
初步
介绍
终端厂商可以调整芯片的性能得到他们选择的精确平衡,当谈到
到的功耗和性能。
1.2
概述
高性能的LP1072基带处理器集成了IEEE 802.11a / b / g的PHY和MAC全
功能与业界最低的功耗相比,在任何基带处理器
市场。
该LP1072的目的是针对嵌入式设备和小外形尺寸的WLAN设备。支持
用于SDIO和CF卡+主机接口,加上其超低功耗和小
尺寸使其适用于移动设备的最优解。它被设计与一个通用的RF接口
让它在市场上几乎所有的射频器件接口。它已被完全测试与接口
从马克西姆和络达科技,从而为终端厂商在增加灵活性的射频解决方案
选择根据其应用和形状因子的最合适的RF部件。
该LP1072的集成ADC和DAC减少材料和整体的终端制造商的账单
系统的成本。集成的内部存储器,无需外部的MAC存储器,还
降低成本,节省了宝贵的电路板空间的小型设备。
该LP1072还提供了WLAN安全的最高级别的充分支持WPA和AES 。
1.3
特点
完全符合了802.11a / b / g标准
超低功耗,延长了电池寿命并降低热耗散
超小型封装: 13.0 X 13.0 X 1.0 (最大)毫米
完全嵌入ARM7TDMI微处理器,用于在主机处理器上没有负载,从而导致
在支持不同的主机平台最大的灵活性
802.11e标准草案的实施,支持服务质量( QoS)的实时应用
支持WPA和AES ,为增强安全性
自动电源管理以降低功耗
片上ADC和DAC ,以降低系统BOM和节省电路板面积
片上PLL时钟发生器
片上ROM / RAM省去了外部存储的MAC
直接内存访问( DMA ),以降低CPU使用率
使用DMA高通量实现
支持SDIO主机接口
支持CF卡主机接口
支持16位的SRAM仿真模式
串行EEPROM接口,初始化和启动装置
8个通用I / O( GPIO )引脚,以提高灵活性
UART接口,支持诊断工具和通用的数据传输
LP1072超前信息,牧师0.3
2
初步
飞思卡尔半导体公司
特定网络阳离子
JTAG接口进行测试和调试
硬件引擎的WEP , TKIP和AES支持更少的处理器负载
支持直接变频(零中频)无线电架构,节省了RF元件,降低
BOM成本,简化电路板布局
通用RF接口,让它几乎在WLAN RF组件的工作原理。目前,全
从马克西姆和络达RF测试。
通过提供软件控制的权衡总PHY灵活地满足客户的要求
竞争的性能指标之间
2
特定网络阳离子
表1.
特征
网络标准支持
网络架构
数据速率
调制技术
安全
接收器灵敏度
(采用Maxim的RF)
IEEE的802.11 a / b / g标准
基础设施建设,即席
802.11一个/克: 6,9, 12,18 ,24, 36 ,48, 54 Mbps的
802.11 : 1,2, 5.5 , 11Mbps的
BPSK,QPSK ,16QAM,64QAM , CCK ,OFDM, DSSS
40位和128位WEP , TKIP , WPA , AES
802.11克802.11
6 Mbps的: -91.0 dBm1Mbps : -97.1 dBm的
9 Mbps的: -89.7 DBM2 Mbps的: -93.6 dBm的
12 Mbps的: -87.3 dBm5.5Mbps : -92.2 dBm的
18 Mbps的: -85.8 dBm11Mbps : -89.5 dBm的
24 Mbps的: -81.4 dBm的
36 Mbps的: -78.3 dBm的
48 Mbps的: -74.8 dBm的
54Mbps的: -73.0 dBm的
接收: 150毫瓦AVG( @ 54Mbps的)
听: 132毫瓦
睡眠:少than1毫瓦
I / O : 3.3
±
0.3伏
核心: 1.8
±
5 % VDC
0
o
C至+70
o
℃; < 95%的湿度
SDIO ;兼容SDIO卡规格,版本1.00
CF卡+ ;兼容CF +和CF卡规格版本2.0
16位的SRAM仿真模式
JTAG
8个GPIO引脚
一个UART
串行EEPROM
微软的Windows CE.net 3.0 , 4.2
微软的Pocket PC 2002 , 2003
详细
耗电量
电源电压
工作温度
主机接口
其他接口
操作系统支持
LP1072超前信息,牧师0.3
飞思卡尔半导体公司
初步
3
功能说明
表1.产品规格(续)
特征
封装选项
半导体技术
射频支持
证明
详细
200针VFBGA , 13.0 X 13.0 X 1.0 (最大)毫米
0.18微米
美信,络达
Wi-Fi技术(包括WPA ) , WQHL , FCC第15部分
3
功能说明
LP1072芯片边界
片上
的RAM / ROM的
图1
是LP1072的功能框图。
SHARED
内存
ARM7TDMI
MAC子系统
内存
调节器
协议
加速器
子系统
ARM
接口
WEP
发动机
通用
主持人
接口
SHARED
内存
调节器
AHB
AES
发动机
802.11
协议
加速器
AHB
ARM
子系统
PHY
子系统
AFE
AFE
控制
I / Q ADC
I / Q DAC
AUX ADC
AHB
桥
看门狗
定时器
打断
调节器
SDIO
注册
时钟
控制
时钟
门
ARM
接口
MAC -PHY
接口
WBSP
TM
UART
JTAG
EEPROM
接口
GPIO
人民币
注册
APB +
AUX DAC
主持人
接口
时钟选择
逻辑
DMA
RSSI
ADC
PLL
CLKIN
(从TCXO )
图1.功能框图
3.1
嵌入式处理器子系统
嵌入式处理器子系统包括以下内容:
嵌入式ARM7TDMI微处理器在88 MHz频率运行
一个ARM外围子系统通过一个扩展的APB ( APB + )总线访问
LP1072超前信息,牧师0.3
4
初步
飞思卡尔半导体公司
功能说明
3.1.1
UART
UART被用于测试和诊断的目的,并且能够支持的数据传输率
高达115.2 kbps的。
3.1.2
TBA
JTAG
3.1.3
串行EEPROM接口
该LP1072支持外部串行EEPROM ,用于存储引导程序, MAC地址,校准
数据和任何其他供应商特定的数据。该LP1072支持的尺寸串行EEPROM从8千位
(组织为每个8位或1024× 1024 8项)达到512千位(组织为65,536 ×8 ) 。串行
从下面的供应商的EEPROM已经过测试和验证与LP1072的工作:
ATMEL ( HTTP : /www.atmel.com )
意法半导体( http://www.st.com )
Microchip的技术( http://www.microchip.com )
Catalyst半导体( http://www.catsemi.com )
集成的硅解决方案公司( http://www.issi.com )
该EEPROM是通过通用输入输出支持。没有专用硬件来支持任我
2
C或SPI
串行EEPROM 。
串行EEPROM接口的工作频率为400千赫的3.0 V的电源电压
3.1.4
GPIO
以支持特定于供应商的需求, LP1072提供八个双向通用输入输出
( GPIO )引脚。每个引脚可独立配置为输入,输出或一个中断源。上电复位,
在默认的GPIO作为输入,即输出驱动器能够将不起作用。
3.1.5
人民币寄存器
该模块包含了包含在BRC和芯片全复位控制两个CPU所有的复位逻辑。它
也定义了用于存储器地址重映射的控制。
3.1.6
TBA
看门狗
3.1.7
TBA
中断控制器
LP1072超前信息,牧师0.3
飞思卡尔半导体公司
初步
5