LMX2485 / LMX2485E高性能Δ-Σ低功耗双半导体PLLatinum频率
合成
2008年2月27日
LMX2485/LMX2485E
50兆赫 - 3.0 GHz的高性能Δ-Σ低
电源切换半导体PLLatinum 频率合成器800
兆赫整数PLL
概述
该LMX2485是一款低功耗,高性能的Σ-Δ
小数N分频PLL与辅助整数N分频PLL 。该装置
采用美国国家半导体的先进的亲是捏造
塞斯。
与Δ-Σ架构,小数杂散以较低的偏移
频率推至更高的频率外循环
带宽。推动密切的鞭策和相位噪声的能力
能量以更高的频率是MOD-的直接函数
软件模拟器订单。与模拟补偿,数字馈
在LMX2485用于背部的技术是高度耐
在温度改变和变化在晶片处理。
该LMX2485 Δ-Σ调制器可编程至高达
四阶,它允许设计人员选择最佳
调制器以适应相位噪声,刺激,并锁定时间
系统的要求。
串行数据,用于编程LMX2485经由传送
三线高速( 20 MHz)的MICROWIRE接口。该
LMX2485提供精细的频率分辨率,低杂散,快亲
编程速度,并且一个字写入以改变
频率。这使得它非常适合直接数字调制
的应用,其中所述N计数器直接调制
信息。该LMX2485可在一个24引脚
4.0 X 4.0 X 0.8毫米LLP封装。
■
卫星电视和有线电视调谐器
■
WLAN标准
特点
四预分频系数较低的分频比
■
射频锁相环:
8/9/12/13或16/17/20/21
■
IF PLL :
8/9或16/17
先进的Σ-Δ小数补偿
■
12位或22位可选小数模
■
到第四阶可编程Δ-Σ调制器
为改善锁定时间和编程功能
■
快速锁定/周跳减少
■
集成的超时计数器
■
一字一句写更改与快速锁定频率
宽工作范围
■
LMX2485射频锁相环: 500 MHz至3.0 GHz的
■
LMX2485E RF PLL : 50 MHz至3.0 GHz的
实用功能
■
数字锁定检测输出
■
硬件和软件关断控制
■
片上晶振参考频率倍增。
■
RF相位比较频率高达50 MHz的
■
2.5与I 3.6伏特操作
CC
= 5.0 mA的3.0 V
应用
■
蜂窝电话和基站
CDMA,WCDMA, GSM / GPRS, TDMA ,EDGE PDC
■
直接数字调制应用
功能框图
20087701
半导体PLLatinum 是美国国家半导体公司的商标。
2008美国国家半导体公司
200877
www.national.com
LMX2485/LMX2485E
接线图
顶视图
24引脚LLP ( SQ )
20087722
引脚说明
针#
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
引脚名称
GND
CPoutRF
GND
VddRF1
finRF
FinRF *
LE
数据
CLK
VddRF2
CE
VddRF5
FTEST / LD
finIF
VddIF1
GND
CPoutIF
VddIF2
OSCOUT
ENOSC
OSCIN
NC
VddRF3
FLoutRF
VddRF4
I / O
-
O
-
-
I
I
I
I
I
-
I
I
O
I
-
-
O
-
O
I
I
I
-
O
-
RF PLL电荷泵输出。
RF PLL模拟地。
RF PLL模拟电源。
射频锁相环高频输入引脚。
射频锁相环互补的高频输入引脚。分流到地与一个100pF的电容。
MICROWIRE负荷启用。高阻抗CMOS输入。存储在移位寄存器中的数据是
加载到内部锁存器,当LE变为高电平
MICROWIRE数据。高阻抗二进制串行数据输入。
MICROWIRE时钟。高阻抗CMOS时钟输入。对于各种计数器的数据是
移入24位移位寄存器在上升沿
电源为RF PLL数字电路。
芯片使能控制引脚。必须拉高正常运行。
电源的射频锁相环电路。
测试频率输出/锁定检测。
中频锁相环高频输入引脚。
IF PLL模拟电源。
中频锁相环数字地。
中频锁相环电荷泵输出
IF PLL电源。
缓冲输出的OSCIN信号。
振荡器启用。当此设置为高时, OSCOUT引脚使能不管的状态
其它引脚或寄存器位。
输入TCXO信号。
该引脚必须悬空。
电源为RF PLL数字电路。
射频锁相环快速锁定输出。也可以作为可编程三态CMOS输出。
RF PLL模拟电源。
引脚说明
地底。这是在包装的底部,并必须接地。
www.national.com
2
LMX2485/LMX2485E
绝对最大额定值
(注1,2 )
参数
电源电压
电压的任何引脚与GND = 0V
存储温度范围
焊接温度(焊接4秒。 )
符号
V
CC
V
i
T
s
T
L
民
-0.3
-0.3
-65
价值
典型值
最大
4.25
V
CC
+0.3
+150
+260
单位
V
V
°C
°C
推荐工作条件
参数
电源电压(注1 )
工作温度
符号
V
CC
T
A
民
2.5
-40
价值
典型值
3.0
25
最大
3.6
+85
单位
V
°C
注1 :
“绝对最大额定值”,表示以后可能会损坏设备的限制。 "Recommended工作Conditions"表示条件
针对该设备所拟功能,但不保证特定的性能极限。关于规范保证和测试环境,请参阅
电气特性。保证规格仅适用于列出的测试条件。在VddRF1 , VddRF2所有的电源引脚上的电压,
VddRF3 , VddRF4 , VddRF5 , VddIF1和VddIF2必须是相同的。 V
CC
将被用来指代该电压加在这些引脚与我
CC
将被用来指总和
通过所有这些电源引脚的所有电流。
注2 :
该设备是一个带有ESD额定值< 2千伏高性能RF集成电路,是ESD敏感。处理这种设备的组装应
仅在ESD -免费工作站来完成。
电气特性
符号
ICC参数
I
CC
RF
电源电流,
RF合成器
参数
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
条件
价值
民
典型值
最大
单位
IF PLL关闭
射频锁相环开
电荷泵TRI -STATE
3.3
mA
I
CC
IF
中频锁相环开
电源电流, IF
RF PLL关闭
合成
电荷泵TRI -STATE
电源电流,
全合成
掉电电流
中频锁相环开
射频锁相环开
电荷泵TRI -STATE
CE = ENOSC = 0V
CLK , DATA , LE = 0V
RF_P = 8
RF_P = 16
RF_P = 8
RF_P = 16
500 - 3000兆赫
50 - 500兆赫( LMX2485E只)
500
500
50
50
-15
-8
1.7
mA
I
CC
总
I
CC
PD
5.0
mA
1
10
A
RF合成器参数
操作
频率
(注3)
LMX2485
LMX2485
E
2000
3000
2000
3000
0
8
50
RF_CPG = 0
V
CPoutRF
= V
CC
/2
I
CPoutRF
SRCE
RF电荷泵来源RF_CPG = 1
V
CPoutRF
= V
CC
/2
当前
(注5 )
...
RF_CPG = 15
V
CPoutRF
= V
CC
/2
3
f
finRF
兆赫
p
finRF
输入灵敏度
相位检测器
频率
(注4 )
DBM
f
COMP
兆赫
95
190
...
1520
A
A
A
A
www.national.com
LMX2485/LMX2485E
符号
相位噪声
参数
条件
价值
民
典型值
-202
-202
-206
-208
-210
-209
最大
单位
RF_CPG = 0
L
F1Hz
RF
RF_CPG = 1
RF合成器
归一化相位噪声RF_CPG = 3
贡献(注7 )
RF_CPG = 7
RF_CPG = 15
L
F1Hz
IF
IF合成器
归一化相位噪声
贡献
高电平输入电压
低电平输入电压
高电平输入电流V
IH
= V
CC
低电平输入电流
高电平的输出
电压
低电平输出
电压
数据时钟设置
时间
时钟脉冲宽度高
时钟脉冲宽度低
V
IL
= 0 V
I
OH
= -500 A
I
OL
= 500 A
-1.0
-1.0
V
CC
-0.4
1.6
dBc的/赫兹
dBc的/赫兹
数字接口( DATA , CLK , LE , ENOSC , CE , FTEST / LD , FLoutRF )
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
V
CC
0.4
1.0
1.0
V
V
A
A
V
0.4
V
与Microwire接口时序
t
CS
t
CH
t
CWH
t
CWL
t
ES
t
EW
见MICROWIRE输入时序
25
8
25
25
25
25
ns
ns
ns
ns
ns
ns
数据时钟保持时间见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
时钟加载使集
见MICROWIRE输入时序
运行时间
启用负载脉冲宽度见MICROWIRE输入时序
注3 :
至少100伏的压摆率/美国被推荐用于低于500 MHz的频率以获得最佳性能。
注4 :
对于鉴相器频率20 MHz以上,周跳减少( CSR)可能是必需的。法律分频比也是必需的。
注5 :
请参考表中第
2.4.2 RF_CPG - 射频锁相环
电荷泵增益的电荷泵电流的完整列表。
注6 :
为了测量带内支线,小数字被选择为使得当减小到最低的条件,分数分子是1 。骨刺
偏移频率被选择为比较频率的降低分数的分母划分。环路带宽必须足够宽,以否定
环路滤波器的影响。测定条件是:支线偏移频率= 10 kHz时,环路带宽为100 kHz时,分数= 1/2000 ,频率比较
= 20兆赫, RF_CPG = 7, DITH = 0,和一个四阶调制器( FM = 0)。这些都是在调节范围内相对稳定。
注7 :
归一化的相位噪声的贡献被定义为:L
N
( F) = L ( F) - 20log ( N) - 10log (F
COMP
)式的L(f )被定义为单边带相位噪声
在偏移的频率f测量的,在一个1赫兹的带宽。偏移频率f ,必须选择比PLL环路带宽足够小,但大
足以避免引用来源实质性的相位噪声贡献。测定条件为:偏置频率= 11 kHz时,环路带宽= 100
千赫RF_CPG = 7,分数= 1/2000 ,比较频率= 20MHz时, FM = 0, DITH = 0 。
MICROWIRE输入时序图
20087775
5
www.national.com
LMX2485 / LMX2485E高性能Δ-Σ低功耗双半导体PLLatinum频率
合成
2006年10月
LMX2485/LMX2485E
50兆赫 - 3.0 GHz的高性能Δ-Σ低
功耗双半导体PLLatinum
频率合成器
800 MHz的整数PLL
概述
该LMX2485是一款低功耗,高性能的Σ-Δ
小数N分频PLL与辅助整数N分频PLL 。该装置
采用美国国家半导体的先进的亲是捏造
塞斯。
与Δ-Σ架构,小数杂散以较低的偏移
频率被推向外侧的更高频率
环路带宽。推接近鞭策和相位的能力
噪声能量到更高的频率是一个直接的函数
调制器的顺序。与模拟补偿,数字
在LMX2485使用反馈技术是具有很高的耐
在晶片流程 - 在温度变化和变型
ING 。的LMX2485 Δ-Σ调制器是可编程的
上升到第四阶,这允许设计人员选择
最佳调制器以适应相位噪声,鞭策和
锁定系统的时间要求。
串行数据,用于编程LMX2485经由传送
三线高速( 20 MHz)的MICROWIRE接口。
该LMX2485提供精细的频率分辨率,低杂散,
快的编程速度,而一个字写改变
的频率。这使得它非常适合直接数字调制
化的应用,其中N计数器是直接调制
随着信息。该LMX2485可在一个24引脚
4.0 X 4.0 X 0.8毫米LLP封装。
n
直接数字调制应用
n
卫星电视和有线电视调谐器
n
WLAN标准
特点
四预分频系数较低的分频比
n
射频锁相环:
8/9/12/13或16/17/20/21
n
IF PLL :
8/9或16/17
先进的Σ-Δ小数补偿
n
12位或22位可选小数模
n
到第四阶可编程Δ-Σ调制器
为改善锁定时间和编程功能
n
快速锁定/周跳减少
n
集成的超时计数器
n
一字一句写更改与快速锁定频率
宽工作范围
n
LMX2485射频锁相环: 500 MHz至3.0 GHz的
n
LMX2485E RF PLL : 50 MHz至3.0 GHz的
实用功能
n
数字锁定检测输出
n
硬件和软件关断控制
n
片上晶振参考频率倍增。
n
RF相位比较频率高达50 MHz的
n
2.5与I 3.6伏特操作
CC
= 5.0 mA的3.0 V
应用
n
蜂窝电话和基站
CDMA,WCDMA, GSM / GPRS, TDMA ,EDGE PDC
功能框图
20087701
半导体PLLatinum
是美国国家半导体公司的商标。
2006美国国家半导体公司
DS200877
www.national.com
LMX2485/LMX2485E
接线图
顶视图
24引脚LLP ( SQ )
20087722
引脚说明
针#
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
针
名字
GND
CPoutRF
GND
VddRF1
finRF
FinRF *
LE
数据
CLK
VddRF2
CE
VddRF5
FTEST / LD
finIF
VddIF1
GND
CPoutIF
VddIF2
OSCOUT
ENOSC
OSCIN
NC
VddRF3
FLoutRF
VddRF4
I / O
-
O
-
-
I
I
I
I
I
-
I
I
O
I
-
-
O
-
O
I
I
I
-
O
-
引脚说明
地底。这是在包装的底部,并必须接地。
RF PLL电荷泵输出。
RF PLL模拟地。
RF PLL模拟电源。
射频锁相环高频输入引脚。
射频锁相环互补的高频输入引脚。分流到地与一个100pF
电容。
MICROWIRE负荷启用。高阻抗CMOS输入。存储在移位数据
寄存器被加载到内部锁存器当LE变为高电平
MICROWIRE数据。高阻抗二进制串行数据输入。
MICROWIRE时钟。高阻抗CMOS时钟输入。对于各种计数器的数据是
移入24位移位寄存器在上升沿
电源为RF PLL数字电路。
芯片使能控制引脚。必须拉高正常运行。
电源的射频锁相环电路。
测试频率输出/锁定检测。
中频锁相环高频输入引脚。
IF PLL模拟电源。
中频锁相环数字地。
中频锁相环电荷泵输出
IF PLL电源。
缓冲输出的OSCIN信号。
振荡器启用。当此设置为高时, OSCOUT引脚使能不管
其它引脚的状态或寄存器位。
输入TCXO信号。
该引脚必须悬空。
电源为RF PLL数字电路。
射频锁相环快速锁定输出。也可以作为可编程三态CMOS输出。
RF PLL模拟电源。
www.national.com
2
LMX2485/LMX2485E
绝对最大额定值
(注1,2 )
参数
电源电压
电压的任何引脚与GND = 0V
存储温度范围
焊接温度(焊接4秒。 )
符号
V
CC
V
i
T
s
T
L
价值
民
-0.3
-0.3
-65
典型值
最大
4.25
V
CC
+0.3
+150
+260
单位
V
V
C
C
推荐工作条件
参数
电源电压(注1 )
工作温度
符号
V
CC
T
A
价值
民
2.5
-40
典型值
3.0
25
最大
3.6
+85
单位
V
C
注1 :
“绝对最大额定值”,表示以后可能会损坏设备的限制。 "Recommended工作Conditions"注明的条件
该设备拟功能,但不保证特定的性能极限。关于规范保证和测试环境,请参阅电气
的特点。保证规格仅适用于列出的测试条件。在VddRF1 , VddRF2 , VddRF3所有的电源引脚上的电压,
VddRF4 , VddRF5 , VddIF1和VddIF2必须是相同的。 V
CC
将被用来指代该电压加在这些引脚与我
CC
将被用于指代所有电流的总和
通过所有这些电源引脚。
注2 :
此设备是一个带有ESD额定值的高性能射频集成电路
& LT ;
2千伏,是ESD敏感。操作本设备以及大会应当只
在ESD -免费工作站来完成。
电气特性
符号
ICC参数
I
CC
RF
电源电流,
RF合成器
电源电流,
IF合成器
电源电流,
全合成
掉电电流
参数
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
条件
价值
民
典型值
最大
单位
IF PLL关闭
射频锁相环开
电荷泵TRI -STATE
中频锁相环开
RF PLL关闭
电荷泵TRI -STATE
中频锁相环开
射频锁相环开
电荷泵TRI -STATE
CE = ENOSC = 0V
CLK , DATA , LE = 0V
RF_P = 8
RF_P = 16
RF_P = 8
RF_P = 16
500 - 3000兆赫
50 - 500兆赫( LMX2485E只)
500
500
50
50
-15
3.3
mA
I
CC
IF
1.7
mA
I
CC
总
5.0
mA
I
CC
PD
1
10
A
RF合成器参数
操作
频率
(注3)
LMX2485
LMX2485E
2000
3000
2000
3000
0
-5
50
RF_CPG = 0
V
CPoutRF
= V
CC
/2
I
CPoutRF
SRCE
RF电荷泵
源出电流
(注5 )
RF_CPG = 1
V
CPoutRF
= V
CC
/2
...
RF_CPG = 15
V
CPoutRF
= V
CC
/2
DBM
兆赫
f
finRF
p
finRF
输入灵敏度
相位检测器
频率
(注4 )
f
COMP
兆赫
95
190
...
1520
A
A
A
A
3
www.national.com
LMX2485/LMX2485E
电气特性
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
符号
相位噪声
RF_CPG = 0
L
F1Hz
RF
RF_CPG = 1
RF合成器
归一化相位噪声RF_CPG = 3
贡献(注7 )
RF_CPG = 7
RF_CPG = 15
L
F1Hz
IF
IF合成器
归一化相位噪声
贡献
高电平输入电压
低电平输入电压
高电平输入电流V
IH
= V
CC
低电平输入电流
高电平的输出
电压
低电平输出
电压
数据时钟设置
时间
时钟脉冲宽度高
时钟脉冲宽度低
时钟加载启用
成立时间
负载脉冲启用
宽度
V
IL
= 0 V
I
OH
= -500 A
I
OL
= 500 A
-1.0
-1.0
V
CC
-0.4
1.6
-202
-202
-206
-208
-210
-209
参数
条件
价值
民
典型值
(续)
单位
最大
dBc的/赫兹
dBc的/赫兹
数字接口( DATA , CLK , LE , ENOSC , CE , FTEST / LD , FLoutRF )
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
V
CC
0.4
1.0
1.0
V
V
A
A
V
0.4
V
与Microwire接口时序
t
CS
t
CH
t
CWH
t
CWL
t
ES
t
EW
见MICROWIRE输入时序
25
8
25
25
25
25
ns
ns
ns
ns
ns
ns
数据时钟保持时间见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
注3 :
至少100伏的压摆率/美国被推荐用于低于500 MHz的频率以获得最佳性能。
注4 :
对于鉴相器频率20 MHz以上,周跳减少( CSR)可能是必需的。法律分频比也是必需的。
注5 :
请参考表中第
2.4.2 RF_CPG - RF PLL电荷泵增益的电荷泵电流的完整列表。
注6 :
为了测量带内支线,小数字被选择为使得当减小到最低的条件,分数分子是1 。骨刺的偏移
频率被选择为比较频率被降低分数的分母划分。环路带宽必须足够宽,以否定
环路滤波器的影响。测定条件是:支线偏移频率= 10 kHz时,环路带宽为100 kHz时,分数= 1/2000 ,比较频率=
20兆赫, RF_CPG = 7, DITH = 0,和一个四阶调制器( FM = 0)。这些都是在调节范围内相对稳定。
注7 :
归一化的相位噪声的贡献被定义为:L
N
( F) = L ( F) - 20log ( N) - 10log (F
COMP
)式的L(f )被定义为单边带相位噪声
在偏移的频率f测量的,在一个1赫兹的带宽。偏移频率f ,必须选择比PLL环路带宽足够小,但足够大
避免引用来源实质性的相位噪声贡献。测定条件为:偏置频率= 11 kHz时,环路带宽= 100千赫
RF_CPG = 7,分数= 1/2000 ,比较频率= 20MHz时, FM = 0, DITH = 0 。
MICROWIRE输入时序图
20087775
5
www.national.com
LMX2485 / LMX2485E高性能Δ-Σ低功耗双半导体PLLatinum频率
合成
2006年2月
LMX2485/LMX2485E
50兆赫 - 3.0 GHz的高性能Δ-Σ低
功耗双半导体PLLatinum
频率合成器
800 MHz的整数PLL
概述
该LMX2485是一款低功耗,高性能的Σ-Δ
小数N分频PLL与辅助整数N分频PLL 。该装置
采用美国国家半导体的先进的亲是捏造
塞斯。
与Δ-Σ架构,小数杂散以较低的偏移
频率被推向外侧的更高频率
环路带宽。推接近鞭策和相位的能力
噪声能量到更高的频率是一个直接的函数
调制器的顺序。与模拟补偿,数字
在LMX2485使用反馈技术是具有很高的耐
在晶片流程 - 在温度变化和变型
ING 。的LMX2485 Δ-Σ调制器是可编程的
上升到第四阶,这允许设计人员选择
最佳调制器以适应相位噪声,鞭策和
锁定系统的时间要求。
串行数据,用于编程LMX2485经由传送
三线高速( 20 MHz)的MICROWIRE接口。
该LMX2485提供精细的频率分辨率,低杂散,
快的编程速度,而一个字写改变
的频率。这使得它非常适合直接数字调制
化的应用,其中N计数器是直接调制
随着信息。该LMX2485可在一个24引脚
4.0 X 4.0 X 0.8毫米LLP封装。
n
直接数字调制应用
n
卫星电视和有线电视调谐器
n
WLAN标准
特点
四预分频系数较低的分频比
n
射频锁相环:
8/9/12/13或16/17/20/21
n
IF PLL :
8/9或16/17
先进的Σ-Δ小数补偿
n
12位或22位可选小数模
n
到第四阶可编程Δ-Σ调制器
为改善锁定时间和编程功能
n
快速锁定/周跳减少
n
集成的超时计数器
n
一字一句写更改与快速锁定频率
宽工作范围
n
LMX2485射频锁相环: 500 MHz至3.0 GHz的
n
LMX2485E RF PLL : 50 MHz至3.0 GHz的
实用功能
n
数字锁定检测输出
n
硬件和软件关断控制
n
片上晶振参考频率倍增。
n
RF相位比较频率高达50 MHz的
n
2.5与I 3.6伏特操作
CC
= 5.0 mA的3.0 V
应用
n
蜂窝电话和基站
CDMA,WCDMA, GSM / GPRS, TDMA ,EDGE PDC
功能框图
20087701
半导体PLLatinum
是美国国家半导体公司的商标。
2006美国国家半导体公司
DS200877
www.national.com
LMX2485/LMX2485E
接线图
顶视图
24引脚LLP ( SQ )
20087722
引脚说明
针#
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
针
名字
GND
CPoutRF
GND
VddRF1
finRF
FinRF *
LE
数据
CLK
VddRF2
CE
VddRF5
FTEST / LD
finIF
VddIF1
GND
CPoutIF
VddIF2
OSCOUT
ENOSC
OSCIN
NC
VddRF3
FLoutRF
VddRF4
I / O
-
O
-
-
I
I
I
I
I
-
I
I
O
I
-
-
O
-
O
I
I
I
-
O
-
引脚说明
地底。这是在包装的底部,并必须接地。
RF PLL电荷泵输出。
RF PLL模拟地。
RF PLL模拟电源。
射频锁相环高频输入引脚。
射频锁相环互补的高频输入引脚。分流到地与一个100pF
电容。
MICROWIRE负荷启用。高阻抗CMOS输入。存储在移位数据
寄存器被加载到内部锁存器当LE变为高电平
MICROWIRE数据。高阻抗二进制串行数据输入。
MICROWIRE时钟。高阻抗CMOS时钟输入。对于各种计数器的数据是
移入24位移位寄存器在上升沿
电源为RF PLL数字电路。
芯片使能控制引脚。必须拉高正常运行。
电源的射频锁相环电路。
测试频率输出/锁定检测。
中频锁相环高频输入引脚。
IF PLL模拟电源。
中频锁相环数字地。
中频锁相环电荷泵输出
IF PLL电源。
缓冲输出的OSCIN信号。
振荡器启用。当此设置为高时, OSCOUT引脚使能不管
其它引脚的状态或寄存器位。
输入TCXO信号。
该引脚必须悬空。
电源为RF PLL数字电路。
射频锁相环快速锁定输出。也可以作为可编程三态CMOS输出。
RF PLL模拟电源。
www.national.com
2
LMX2485/LMX2485E
绝对最大额定值
(注1,2 )
参数
电源电压
电压的任何引脚与GND = 0V
存储温度范围
焊接温度(焊接4秒。 )
符号
V
CC
V
i
T
s
T
L
价值
民
-0.3
-0.3
-65
典型值
最大
4.25
V
CC
+0.3
+150
+260
单位
V
V
C
C
推荐工作条件
参数
电源电压(注1 )
工作温度
符号
V
CC
T
A
价值
民
2.5
-40
典型值
3.0
25
最大
3.6
+85
单位
V
C
注1 :
“绝对最大额定值”,表示以后可能会损坏设备的限制。 "Recommended工作Conditions"注明的条件
该设备拟功能,但不保证特定的性能极限。关于规范保证和测试环境,请参阅电气
的特点。保证规格仅适用于列出的测试条件。在VddRF1 , VddRF2 , VddRF3所有的电源引脚上的电压,
VddRF4 , VddRF5 , VddIF1和VddIF2必须是相同的。 V
CC
将被用来指代该电压加在这些引脚与我
CC
将被用于指代所有电流的总和
通过所有这些电源引脚。
注2 :
此设备是一个带有ESD额定值的高性能射频集成电路
& LT ;
2千伏,是ESD敏感。操作本设备以及大会应当只
在ESD -免费工作站来完成。
电气特性
符号
ICC参数
I
CC
RF
电源电流,
RF合成器
电源电流,
IF合成器
电源电流,
全合成
掉电电流
参数
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
条件
价值
民
典型值
最大
单位
IF PLL关闭
射频锁相环开
电荷泵TRI -STATE
中频锁相环开
RF PLL关闭
电荷泵TRI -STATE
中频锁相环开
射频锁相环开
电荷泵TRI -STATE
CE = ENOSC = 0V
CLK , DATA , LE = 0V
RF_P = 8
RF_P = 16
RF_P = 8
RF_P = 16
500 - 3000兆赫
50 - 500兆赫( LMX2485E只)
500
500
50
50
-15
3.3
mA
I
CC
IF
1.7
mA
I
CC
总
5.0
mA
I
CC
PD
1
10
A
RF合成器参数
操作
频率
(注3)
LMX2485
LMX2485E
2000
3000
2000
3000
0
-5
50
RF_CPG = 0
V
CPoutRF
= V
CC
/2
I
CPoutRF
SRCE
RF电荷泵
源出电流
(注5 )
RF_CPG = 1
V
CPoutRF
= V
CC
/2
...
RF_CPG = 15
V
CPoutRF
= V
CC
/2
DBM
兆赫
f
finRF
p
finRF
输入灵敏度
相位检测器
频率
(注4 )
f
COMP
兆赫
95
190
...
1520
A
A
A
A
3
www.national.com
LMX2485/LMX2485E
电气特性
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
符号
相位噪声
RF_CPG = 0
L
F1Hz
RF
RF_CPG = 1
RF合成器
归一化相位噪声RF_CPG = 3
贡献(注7 )
RF_CPG = 7
RF_CPG = 15
L
F1Hz
IF
IF合成器
归一化相位噪声
贡献
高电平输入电压
低电平输入电压
高电平输入电流V
IH
= V
CC
低电平输入电流
高电平的输出
电压
低电平输出
电压
数据时钟设置
时间
时钟脉冲宽度高
时钟脉冲宽度低
时钟加载启用
成立时间
负载脉冲启用
宽度
V
IL
= 0 V
I
OH
= -500 A
I
OL
= 500 A
-1.0
-1.0
V
CC
-0.4
1.6
-202
-202
-206
-208
-210
-209
参数
条件
价值
民
典型值
(续)
单位
最大
dBc的/赫兹
dBc的/赫兹
数字接口( DATA , CLK , LE , ENOSC , CE , FTEST / LD , FLoutRF )
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
V
CC
0.4
1.0
1.0
V
V
A
A
V
0.4
V
与Microwire接口时序
t
CS
t
CH
t
CWH
t
CWL
t
ES
t
EW
见MICROWIRE输入时序
25
8
25
25
25
25
ns
ns
ns
ns
ns
ns
数据时钟保持时间见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
注3 :
至少100伏的压摆率/美国被推荐用于低于500 MHz的频率以获得最佳性能。
注4 :
对于鉴相器频率20 MHz以上,周跳减少( CSR)可能是必需的。法律分频比也是必需的。
注5 :
请参考表中第
2.4.2 RF_CPG - RF PLL电荷泵增益的电荷泵电流的完整列表。
注6 :
为了测量带内支线,小数字被选择为使得当减小到最低的条件,分数分子是1 。骨刺的偏移
频率被选择为比较频率被降低分数的分母划分。环路带宽必须足够宽,以否定
环路滤波器的影响。测定条件是:支线偏移频率= 10 kHz时,环路带宽为100 kHz时,分数= 1/2000 ,比较频率=
20兆赫, RF_CPG = 7, DITH = 0,和一个四阶调制器( FM = 0)。这些都是在调节范围内相对稳定。
注7 :
归一化的相位噪声的贡献被定义为:L
N
( F) = L ( F) - 20log ( N) - 10log (F
COMP
)式的L(f )被定义为单边带相位噪声
在偏移的频率f测量的,在一个1赫兹的带宽。偏移频率f ,必须选择比PLL环路带宽足够小,但足够大
避免引用来源实质性的相位噪声贡献。测定条件为:偏置频率= 11 kHz时,环路带宽= 100千赫
RF_CPG = 7,分数= 1/2000 ,比较频率= 20MHz时, FM = 0, DITH = 0 。
MICROWIRE输入时序图
20087775
5
www.national.com
LMX2485 / LMX2485E高性能Δ-Σ低功耗双半导体PLLatinum频率
合成
2006年2月
LMX2485/LMX2485E
50兆赫 - 3.0 GHz的高性能Δ-Σ低
功耗双半导体PLLatinum
频率合成器
800 MHz的整数PLL
概述
该LMX2485是一款低功耗,高性能的Σ-Δ
小数N分频PLL与辅助整数N分频PLL 。该装置
采用美国国家半导体的先进的亲是捏造
塞斯。
与Δ-Σ架构,小数杂散以较低的偏移
频率被推向外侧的更高频率
环路带宽。推接近鞭策和相位的能力
噪声能量到更高的频率是一个直接的函数
调制器的顺序。与模拟补偿,数字
在LMX2485使用反馈技术是具有很高的耐
在晶片流程 - 在温度变化和变型
ING 。的LMX2485 Δ-Σ调制器是可编程的
上升到第四阶,这允许设计人员选择
最佳调制器以适应相位噪声,鞭策和
锁定系统的时间要求。
串行数据,用于编程LMX2485经由传送
三线高速( 20 MHz)的MICROWIRE接口。
该LMX2485提供精细的频率分辨率,低杂散,
快的编程速度,而一个字写改变
的频率。这使得它非常适合直接数字调制
化的应用,其中N计数器是直接调制
随着信息。该LMX2485可在一个24引脚
4.0 X 4.0 X 0.8毫米LLP封装。
n
直接数字调制应用
n
卫星电视和有线电视调谐器
n
WLAN标准
特点
四预分频系数较低的分频比
n
射频锁相环:
8/9/12/13或16/17/20/21
n
IF PLL :
8/9或16/17
先进的Σ-Δ小数补偿
n
12位或22位可选小数模
n
到第四阶可编程Δ-Σ调制器
为改善锁定时间和编程功能
n
快速锁定/周跳减少
n
集成的超时计数器
n
一字一句写更改与快速锁定频率
宽工作范围
n
LMX2485射频锁相环: 500 MHz至3.0 GHz的
n
LMX2485E RF PLL : 50 MHz至3.0 GHz的
实用功能
n
数字锁定检测输出
n
硬件和软件关断控制
n
片上晶振参考频率倍增。
n
RF相位比较频率高达50 MHz的
n
2.5与I 3.6伏特操作
CC
= 5.0 mA的3.0 V
应用
n
蜂窝电话和基站
CDMA,WCDMA, GSM / GPRS, TDMA ,EDGE PDC
功能框图
20087701
半导体PLLatinum
是美国国家半导体公司的商标。
2006美国国家半导体公司
DS200877
www.national.com
LMX2485/LMX2485E
接线图
顶视图
24引脚LLP ( SQ )
20087722
引脚说明
针#
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
针
名字
GND
CPoutRF
GND
VddRF1
finRF
FinRF *
LE
数据
CLK
VddRF2
CE
VddRF5
FTEST / LD
finIF
VddIF1
GND
CPoutIF
VddIF2
OSCOUT
ENOSC
OSCIN
NC
VddRF3
FLoutRF
VddRF4
I / O
-
O
-
-
I
I
I
I
I
-
I
I
O
I
-
-
O
-
O
I
I
I
-
O
-
引脚说明
地底。这是在包装的底部,并必须接地。
RF PLL电荷泵输出。
RF PLL模拟地。
RF PLL模拟电源。
射频锁相环高频输入引脚。
射频锁相环互补的高频输入引脚。分流到地与一个100pF
电容。
MICROWIRE负荷启用。高阻抗CMOS输入。存储在移位数据
寄存器被加载到内部锁存器当LE变为高电平
MICROWIRE数据。高阻抗二进制串行数据输入。
MICROWIRE时钟。高阻抗CMOS时钟输入。对于各种计数器的数据是
移入24位移位寄存器在上升沿
电源为RF PLL数字电路。
芯片使能控制引脚。必须拉高正常运行。
电源的射频锁相环电路。
测试频率输出/锁定检测。
中频锁相环高频输入引脚。
IF PLL模拟电源。
中频锁相环数字地。
中频锁相环电荷泵输出
IF PLL电源。
缓冲输出的OSCIN信号。
振荡器启用。当此设置为高时, OSCOUT引脚使能不管
其它引脚的状态或寄存器位。
输入TCXO信号。
该引脚必须悬空。
电源为RF PLL数字电路。
射频锁相环快速锁定输出。也可以作为可编程三态CMOS输出。
RF PLL模拟电源。
www.national.com
2
LMX2485/LMX2485E
绝对最大额定值
(注1,2 )
参数
电源电压
电压的任何引脚与GND = 0V
存储温度范围
焊接温度(焊接4秒。 )
符号
V
CC
V
i
T
s
T
L
价值
民
-0.3
-0.3
-65
典型值
最大
4.25
V
CC
+0.3
+150
+260
单位
V
V
C
C
推荐工作条件
参数
电源电压(注1 )
工作温度
符号
V
CC
T
A
价值
民
2.5
-40
典型值
3.0
25
最大
3.6
+85
单位
V
C
注1 :
“绝对最大额定值”,表示以后可能会损坏设备的限制。 "Recommended工作Conditions"注明的条件
该设备拟功能,但不保证特定的性能极限。关于规范保证和测试环境,请参阅电气
的特点。保证规格仅适用于列出的测试条件。在VddRF1 , VddRF2 , VddRF3所有的电源引脚上的电压,
VddRF4 , VddRF5 , VddIF1和VddIF2必须是相同的。 V
CC
将被用来指代该电压加在这些引脚与我
CC
将被用于指代所有电流的总和
通过所有这些电源引脚。
注2 :
此设备是一个带有ESD额定值的高性能射频集成电路
& LT ;
2千伏,是ESD敏感。操作本设备以及大会应当只
在ESD -免费工作站来完成。
电气特性
符号
ICC参数
I
CC
RF
电源电流,
RF合成器
电源电流,
IF合成器
电源电流,
全合成
掉电电流
参数
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
条件
价值
民
典型值
最大
单位
IF PLL关闭
射频锁相环开
电荷泵TRI -STATE
中频锁相环开
RF PLL关闭
电荷泵TRI -STATE
中频锁相环开
射频锁相环开
电荷泵TRI -STATE
CE = ENOSC = 0V
CLK , DATA , LE = 0V
RF_P = 8
RF_P = 16
RF_P = 8
RF_P = 16
500 - 3000兆赫
50 - 500兆赫( LMX2485E只)
500
500
50
50
-15
3.3
mA
I
CC
IF
1.7
mA
I
CC
总
5.0
mA
I
CC
PD
1
10
A
RF合成器参数
操作
频率
(注3)
LMX2485
LMX2485E
2000
3000
2000
3000
0
-5
50
RF_CPG = 0
V
CPoutRF
= V
CC
/2
I
CPoutRF
SRCE
RF电荷泵
源出电流
(注5 )
RF_CPG = 1
V
CPoutRF
= V
CC
/2
...
RF_CPG = 15
V
CPoutRF
= V
CC
/2
DBM
兆赫
f
finRF
p
finRF
输入灵敏度
相位检测器
频率
(注4 )
f
COMP
兆赫
95
190
...
1520
A
A
A
A
3
www.national.com
LMX2485/LMX2485E
电气特性
(V
CC
= 3.0V ; -40℃
≤
T
A
≤
+ 85°C ,除非另有说明)
符号
相位噪声
RF_CPG = 0
L
F1Hz
RF
RF_CPG = 1
RF合成器
归一化相位噪声RF_CPG = 3
贡献(注7 )
RF_CPG = 7
RF_CPG = 15
L
F1Hz
IF
IF合成器
归一化相位噪声
贡献
高电平输入电压
低电平输入电压
高电平输入电流V
IH
= V
CC
低电平输入电流
高电平的输出
电压
低电平输出
电压
数据时钟设置
时间
时钟脉冲宽度高
时钟脉冲宽度低
时钟加载启用
成立时间
负载脉冲启用
宽度
V
IL
= 0 V
I
OH
= -500 A
I
OL
= 500 A
-1.0
-1.0
V
CC
-0.4
1.6
-202
-202
-206
-208
-210
-209
参数
条件
价值
民
典型值
(续)
单位
最大
dBc的/赫兹
dBc的/赫兹
数字接口( DATA , CLK , LE , ENOSC , CE , FTEST / LD , FLoutRF )
V
IH
V
IL
I
IH
I
IL
V
OH
V
OL
V
CC
0.4
1.0
1.0
V
V
A
A
V
0.4
V
与Microwire接口时序
t
CS
t
CH
t
CWH
t
CWL
t
ES
t
EW
见MICROWIRE输入时序
25
8
25
25
25
25
ns
ns
ns
ns
ns
ns
数据时钟保持时间见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
见MICROWIRE输入时序
注3 :
至少100伏的压摆率/美国被推荐用于低于500 MHz的频率以获得最佳性能。
注4 :
对于鉴相器频率20 MHz以上,周跳减少( CSR)可能是必需的。法律分频比也是必需的。
注5 :
请参考表中第
2.4.2 RF_CPG - RF PLL电荷泵增益的电荷泵电流的完整列表。
注6 :
为了测量带内支线,小数字被选择为使得当减小到最低的条件,分数分子是1 。骨刺的偏移
频率被选择为比较频率被降低分数的分母划分。环路带宽必须足够宽,以否定
环路滤波器的影响。测定条件是:支线偏移频率= 10 kHz时,环路带宽为100 kHz时,分数= 1/2000 ,比较频率=
20兆赫, RF_CPG = 7, DITH = 0,和一个四阶调制器( FM = 0)。这些都是在调节范围内相对稳定。
注7 :
归一化的相位噪声的贡献被定义为:L
N
( F) = L ( F) - 20log ( N) - 10log (F
COMP
)式的L(f )被定义为单边带相位噪声
在偏移的频率f测量的,在一个1赫兹的带宽。偏移频率f ,必须选择比PLL环路带宽足够小,但足够大
避免引用来源实质性的相位噪声贡献。测定条件为:偏置频率= 11 kHz时,环路带宽= 100千赫
RF_CPG = 7,分数= 1/2000 ,比较频率= 20MHz时, FM = 0, DITH = 0 。
MICROWIRE输入时序图
20087775
5
www.national.com