LM27262 Intel的CPU核心电压稳压器控制器的VRD10兼容个人电脑
2004年10月
LM27262
英特尔CPU核心电压稳压器控制器的VRD10
兼容PC机
概述
该LM27262是一款多功能同步降压稳压电压
荡器控制器根据英特尔VRD10设计,试样
fication 。这是一个固定频率的电压模式控制PWM
与参考电压的平均电流调制到
实现期望的输出阻抗。这种方法im-
份的伪电流模式行为的控制回路。
该部分提供了一个电压调节器的控制consist-
荷兰国际集团或者2-,3-或4-相,以提供功率到桌面
中央处理器。脉冲通过脉冲相位电流平衡,确保AC-
策展的电流共享。超过90A的CPU内核电流可
而不需要过度的设计显著支持
电源路径。该LM27262包含一个精密的6位digital-
到模拟转换器(DAC ) ,它使用通过提供一个VID码
在CPU进行编程所需的CPU核心电压。该
稳压器的输出电压可以通过动态调整
改变VID代码“对飞” 。
该部分的目的是提供铺设所有指定的功能
列于VRD- 10规范,使得它简单,只要
可以为用户实现完全兼容的CPU核心
供应英特尔奔腾
4普雷斯科特
处理器。
该LM27262可在一个48引脚TSSOP封装,
在一个48引脚的LLP封装。
n
n
n
n
n
用户可编程的,损耗低,负载线斜率
用户可编程的标准VID偏移
用户可编程的VCORE转换率
5V电源轨欠压锁定( UVLO )
过电压保护( OVP ) ,低电压
保护( UVP )以及过电流保护( OCP ) ,以
对潜在的灾难性事件辩护
可用于用户可编程故障锁存器
禁止稳压事件的电力系统故障
的快速瞬态响应
VID -过渡屏蔽PWRGOOD输出
真差分电流检测的每个阶段确保可靠
准确的负载均流
用户可编程的逐周期电流限制
n
n
n
n
n
关键的特定连接的阳离子
n
快速瞬态响应,以减少输出电容器
需求
n
通过使用外部的门更短的设计周期
驱动器可降低功耗,便于PCB的
布局和更低的噪声敏感度
n
完全集成的解决方案。所有VRD - 10控制功能
通过单个设备提供
n
精确的电流平衡,消除管得太多
设计电源路径
n
固定频率PWM最大限度地减少EMI问题
n
低输入电容的要求,由于多相
交错
n
故障锁存允许使用更小的电源路径
部件和最小化损坏的机会
在出现故障的情况下的负载
n
只需要购买尽可能多的驱动程序,因为设计需求
同时保持在库存中只有一个控制器
特点
n
兼容“ VRD10电压调节
规范“的英特尔奔腾4和普雷斯科特
处理器
n
支持英特尔SpeedStep动态节能
技术
(盖瑟维尔- III
) ,这使得实时动态
CPU核心电压的切换和CPU时钟
频率
n
使用外部栅极驱动器( LM2724 )最大
布局的灵活性和抗噪声能力
n
固定频率PWM架构
n
引脚可选的内部或外部参考电压
n
0.5 %,核心电压设置点精度时使用
外部参考电压
n
0.9%的精确的内部带隙基准
n
2-,3-或4-相操作
n
乱相的开关降低了输入纹波电流,
从而最大限度地降低输入电容的要求
n
的VID码可编程输出电压范围
0.8375V至1.6000V
应用
n
服务器和台式电脑的CPU内核电源
需要2 ,3-或4-相稳压输送
高达100A
n
使用台式机CPU的可移动笔记本电脑
n
用2-低成本运输的笔记本电脑或
3相的设计
奔腾
是英特尔公司的商标。
2005美国国家半导体公司
DS200834
www.national.com
LM27262
引脚说明
(这里提到的所有引脚编号对应TSSOP /
LLP封装)
引脚1/44 ,阶段:
三电平逻辑输入:高逻辑电平
开关控制器进入两相工作模式下, A相
和C的活性。低逻辑电平触发3相操作,
阶段A,B和C的活性, OPEN (浮动)输入激活
4相操作
引脚2/45 , IREF :
连接一个1%电阻接地,以节目
精密电流源为一个标准的偏移电压
通常-25mV ,一个电阻两端之间连接
VPROG和VSTDOS引脚。建议使用电流值
约80μA 。典型的电阻值为R = 1.4V /
80μA等于17.4k 。
引脚3/46 , VSTDOS :
输入; V
VSTDOS
= V
VPROG
– V
OS
。这
引脚可设置可编程偏移电压(通常为
为25mV ) 。偏移通过一个外部的1%电阻编程
连接之间的VPROG和VSTDOS引脚。该
偏置引脚2电流乘以这个偏移编程
明电阻。
脚四十七分之四, VPROG :
输出用于编程一个标准
抵消。连接VPROG和VST-之间的1 %电阻
DOS。 VPROG输出电压缓冲内部DAC
输出。
引脚5/48 :
无连接引脚
销6/1 , SLADJ1 :
通过外部负载线斜率调整
电阻分压器
销7/2 , SLADJ2 :
通过外部负载线斜率调整
电阻分压器
引脚8 - 13 / 3-8 , VID0 - VID5 :
电压识别码输入
针14/9 , VDAC :
缓冲输出的板载DAC的。电压
通过VID码来确定。
销15-18 / 10-13 :
无连接引脚
销19/14 , CLIMADJ :
输出电流限制调节输入
一相。 4相操作电流限制是4倍
单相电流限制,用于3相运行是3倍
单相极限,和2倍的单相电流为
两相工作
销20/15 , REFINT :
内部/外部参考电压SE-
经文逻辑输入。当逻辑高电平时,选择内部参考
ENCE
销21/16 , VCC5V :
5V电源输入部分。
应去耦至GND引脚与1uF的电容。
销22/17 , VREF :
内部参考电压输出或克斯特
根据REFINT输入逻辑最终参考电压输入
状态
销23/18 , GND :
该芯片的接地引脚。使用的5V电源
接地连接,使单点接地连接
在这个引脚。
引脚24 - 27 / 19-22 :
无连接引脚
销28-31 / 23-26 :掘进- DRIVEA :
PWM逻辑电平输出
提出了分阶段D设备之间通过A.
没有短路保护。
脚27分之32 , DELAY :
OVP , UVP和OCP锁存关断延迟
调整脚。延迟编程电容连接
与此引脚与地之间。该引脚禁用UVP , OVP
和OCP闭锁接地时,方便调试
销33/28 , VCORE :
CPU核心电压轨连接。这
引脚为OVP / UVP检测点。
脚二十九分之三十四, COMP :
输出误差放大器。使用外部
环路补偿的连接
销35/30 , VFB :
误差放大器的输入端。使用外部循环
补偿器连接端子31分之36 , VILD : D相电流
检测电阻低侧连接输入
销37/32 , VIHD :
D相电流检测电阻的高边
连接输入
脚33分之38 , VILC :
C相电流检测电阻的低边
连接输入
脚三十四分之三十九, VIHC :
C相电流检测电阻的高边
连接输入
40/35引脚, VILB :
B相电流检测电阻的低边
连接输入
脚三十六分之四十一, VIHB :
B相电流检测电阻的高边
连接输入
42/37引脚, VILA :
A相电流检测电阻的低边
连接输入
脚38分之43 ,温哥华岛卫生局:
A相电流检测电阻的高边
连接输入
脚39分之44 , VIDPGD :
VID电源良好输出延迟。输出
把该被延迟约一个VID_PWRGD信号
2毫秒接收外部提供的活性高后
信号来弗龙。销VIDPGD应连接到
系统的VID_PWRGD输入。这个延时保证了核心电压
6位VID信号相继落户后,才将开机。
该LM27262才会启用后的延迟超时。
销45/40 , VIDSLEW :
连接该引脚间的电阻
而软上限销编程VCORE转换率
VID TRANSITIONS
脚41分之46 ,软上限:
软启动/软停止电容器连接
化;这个输出电流源的充电电流,以软启动
电容在电源上。内部50K电阻放电
在关闭电源的软启动电容器
销47/42 , PWRGD :
电源良好输出,开漏输出,主动
高
销48/43 ,弗龙:
逻辑输入,轮流开关稳压
荡器打开和关闭。如果VCC5V存在时LM27262是
关机然后DRIVEx输出为低电平有效。弗龙
拥有2毫秒的断言延迟。当弗龙撤除,
该VID DAC锁存器的最新VID代码并执行
软停止。没有对弗龙解除断言延迟。
律师事务所DAP , SUB :
模具基体。裸露的芯片连接
应连接到地potentful 。
www.national.com
4