LM2501移动像素链路( MPL )相机接口串行器和解串
超前信息
2004年6月
LM2501
移动像素链路( MPL )摄像头接口和串行
解串器
概述
该LM2501器件是一个串行器/解串器,能够适应
现有的视频总线来移动像素链路( MPL ) 。 MPL是
旨在取代内广泛LVCMOS视频接口
便携式电子设备受益其成本,尺寸
EMI和功耗。
通过使用LM2501的SERDES芯片组,该互连是
来自12个活跃的信号缩小到只有3有源信号
提供一种减少了75 %。这简化interconect和柔性
设计,尺寸和成本。
包含在一个24引脚超薄CSP封装, Serial-
izer所在的视频源(摄像机) ,并转化旁边
从LVCMOS电平串行MPL水平的并行总线
传输柔性电缆与解串器通过设
相应的目标视频输入端口。
一个额外的时钟传输被提供给提供一个时钟信号
到目标。例如,从主电路板的倒装
棋盘上的摄像头模块的位置。传输
时钟也受益于MPL的低功率发射
和低EMI 。
该POWER_DOWN ( PD * )输入控制的电源状态
MPL接口。当PD *断言,在MD , MC和WC
信号被关闭以节省电流,降低功耗
耗散。
特点
n
n
n
n
n
160 Mbps的原始吞吐量
MPL - 0符合MPL物理层规范
可配置的串行解串器或
完整的LVCMOS到MPL翻译
串行的8位相机接口
- 8位颜色数据
- 加VSYNC和HSYNC位
在链路功率关断模式将静态功耗
10 μA (实际TBD)
1.7V - 3.1V和2.9-3.1V电源电压
接口为1.8V - 3.0V逻辑
提供小型24L UCSP封装
- 3.5毫米× 4.5毫米
- 0.6 mm最大高度
n
n
n
n
系统优势
n
n
n
n
n
降低线接口
低功耗
低EMI
额外的时钟运输
内在的电平转换
典型应用图
20091601
订购信息
NSID
LM2501SL
套餐类型
24引脚超薄CSP 3.5 X 4.5 X 0.6毫米
包ID
SLE24A
I2C
是菲利普斯公司的注册商标。
2004美国国家半导体公司
DS200916
www.national.com
LM2501
引脚说明
引脚名称
号
针脚数
1
1
1
2
I / O类型
描述
MPL串行总线引脚
MD
MC
MG
模式[1:0 ]
IO , MPL
IO , MPL
地
我, LVCMOS
MPL数据线。序列化是一个线路驱动器。解串器是接收器。通过配置
将模式[1 :0]引脚。
MPL的时钟线。序列化是一个线路驱动器。解串器是接收器。通过配置
将模式[1 :0]引脚。
请参阅以下VSSA 。
模式配置输入引脚:
模式[1: 0],
记
- 适用于REV只有F / G样品。
00 :解串器
01 :串行器与PD输入*
10 :保留
11 :保留
POWER_DOWN 。输入引脚。低电平有效。当PD *是低的设备处于睡眠
状态。
8位双向数据总线 - 串行输入解串器输出
VSYNC - 串行器输入,解串器输出
HSYNC - 输入串行器,解串器输出
像素时钟。输入串行器,解串器输出
额外的时钟输入WhisperClock链接 - 解串器输入。串行输出。
额外WhisperClock MPL信号 - 串行器是一个MPL输入信号,解串器是
一个MPL的输出信号。
电源引脚的MPL接口。 3.0V
±
3%
接地引脚为MPL接口,也被称为MG( MPL接地)
电源引脚的数字内核和串行器PLL 。 3.0V
±
3%
接地引脚为数字核心和串行器PLL 。
电源引脚并行接口。 1.7V至3.1V
接地引脚并行接口。
配置/并行总线引脚
PD *
D0–D7
VS
HS
PCLK
WHISPER时钟
WClkIO
WC
1
8
1
1
1
1
1
我, LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , MPL
电源/接地引脚
V
DDA
V
SSA
V
DD
V
SS
V
DDIO
V
SSIO
1
1
1
1
1
1
动力
地
动力
地
动力
地
注意事项:
I =输入, O =输出, IO =输入/输出
不浮动未使用的输入。
ES修订说明
REV D / E
F版
版本G
采样MPL200EVK
S / D *和TM引脚变为模式[ 1:0]
MPL RX增强
使用之前版本的数据表
使用此版本的数据表
3
www.national.com
LM2501
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
DDA
)
电源电压(V
DD
)
电源电压(V
DDIO
)
LVCMOS输入/输出电压
MPL的输入/输出电压
结温
储存温度
无铅焊接温度,
4秒
ESD额定值:
HBM , 1.5 kΩ的,100pF电容
≥
±
2千伏
-0.3V到+ TBDV
-0.3V到+ TBDV
-0.3V到+ TBDV
-0.3V到(V
DDIO
+0.3V)
待定
+150C
-65 ° C至+ 150°C
+260C
EIAJ , 0Ω , 200 pF的
24L UCSP封装
减免TBD套餐25℃以上
≥
±
200V
TBD W
TBD毫瓦/°C的
最大封装功耗容量在25℃
推荐工作
条件
最小典型最大
电源电压
V
DDA
到V
SSA
和
V
DD
到V
SS
V
DDIO
到V
SSIO
保良局时钟频率
WC时钟频率
环境温度
2.9
1.7
4
4
0
25
3.0
3.1
3.1
16
28
70
V
V
兆赫
兆赫
C
单位
电气特性
在推荐,除非另有规定工作电源和温度范围内。 (注2 )
符号
MPL
I
OLL
I
OMS
I
OHL
I
B
V
IH
V
IL
I
IN
I
IH
I
IL
V
OH
V
OL
I
OS
逻辑低电流
中秋节当期
逻辑高电流
电流偏置
输入电压高电平
输入电压低电平
输入电流(包括我
OZ
)
输入电流的高级别
输入电流低的水平
输出电压较高水平
输出电压低的水平
输出短路
当前
总供给
电流 - 已启用
I
OH
= -2毫安
I
OL
= 2毫安
V
OUT
= 0V
待定
0.8 I
B
4.8 I
B
5.0 I
B
3.0 I
B
1.0 I
B
150
V
DDIO
+0.3
0.3 V
DDIO
0
0
0
+5
+1
+1
0.2 V
DDIO
1.2 I
B
5.3 I
B
A
A
A
A
参数
条件
民
典型值
最大
单位
LVCMOS ( 1.7V至3.1V )
0.7 V
DDIO
0.3
5
1
1
0.8 V
DDIO
V
V
A
A
A
V
V
mA
电源电流
I
CC
PCLK = 16MHz时
WC = 28MHz的
MD = 0101-1010
图案
C
L
= 15 pF的
串行器
待定
解串器
待定
1
1
待定
10
10
A
A
A
待定
A
I
CCZ
电源电流 - 禁用
POWER_DOWN模式PD * = L
PD * = L
www.national.com
4
LM2501
开关特性
在推荐,除非另有规定工作电源和温度范围内。 (注2 )
符号
t
SET
t
HOLD
t
上升
t
秋天
PC
低
PC
高
t
DVBC
t
DVAC
t
DVBC
t
DVAC
POWER UP时序(见
图5,图6 )
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
拉巴斯
t
PZA
WC起动延时
WC低初始化低
状态
WC脉冲宽高
WC低状态
WC
IN
以WC
OUT
潜伏期
( SER )
待定
SER PLL锁定时间
MC低初始化低
状态
MC脉冲宽度高
MC低状态
SER延迟
DES延迟
禁用时间断电
启用时间从电源
关闭
图6
11
11
11
图5
计划版本G ES测试芯片
对T双WC CYC计数
1
给T
4
( SER )的参数,以支持更高
WC率。
100
11
11
11
6
12
12
12
7
9
4,096
12
12
12
待定
待定
13
13
13
13
13
13
8
WC
CYC
WC
CYC
WC
CYC
WC
CYC
WC
CYC
WC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
s
s
参数
设置时间 - 数据到时钟
保持时间 - 时钟到数据
上升时间
下降时间
PCLK低
PCLK高
数据有效时钟前
数据有效的时钟后
图1
图2
待定
待定
输出,
C
L
= 15 pF的
50
50
输入
条件
图2
民
待定
待定
典型值
最大
单位
ns
ns
ns
ns
%
%
ns
ns
并行总线时序
串行总线时序
POWER OFF时序
5
www.national.com
LM2501移动像素链路( MPL )相机接口串行器和解串
超前信息
2004年6月
LM2501
移动像素链路( MPL )摄像头接口和串行
解串器
概述
该LM2501器件是一个串行器/解串器,能够适应
现有的视频总线来移动像素链路( MPL ) 。 MPL是
旨在取代内广泛LVCMOS视频接口
便携式电子设备受益其成本,尺寸
EMI和功耗。
通过使用LM2501的SERDES芯片组,该互连是
来自12个活跃的信号缩小到只有3有源信号
提供一种减少了75 %。这简化interconect和柔性
设计,尺寸和成本。
包含在一个24引脚超薄CSP封装, Serial-
izer所在的视频源(摄像机) ,并转化旁边
从LVCMOS电平串行MPL水平的并行总线
传输柔性电缆与解串器通过设
相应的目标视频输入端口。
一个额外的时钟传输被提供给提供一个时钟信号
到目标。例如,从主电路板的倒装
棋盘上的摄像头模块的位置。传输
时钟也受益于MPL的低功率发射
和低EMI 。
该POWER_DOWN ( PD * )输入控制的电源状态
MPL接口。当PD *断言,在MD , MC和WC
信号被关闭以节省电流,降低功耗
耗散。
特点
n
n
n
n
n
160 Mbps的原始吞吐量
MPL - 0符合MPL物理层规范
可配置的串行解串器或
完整的LVCMOS到MPL翻译
串行的8位相机接口
- 8位颜色数据
- 加VSYNC和HSYNC位
在链路功率关断模式将静态功耗
10 μA (实际TBD)
1.7V - 3.1V和2.9-3.1V电源电压
接口为1.8V - 3.0V逻辑
提供小型24L UCSP封装
- 3.5毫米× 4.5毫米
- 0.6 mm最大高度
n
n
n
n
系统优势
n
n
n
n
n
降低线接口
低功耗
低EMI
额外的时钟运输
内在的电平转换
典型应用图
20091601
订购信息
NSID
LM2501SL
套餐类型
24引脚超薄CSP 3.5 X 4.5 X 0.6毫米
包ID
SLE24A
I2C
是菲利普斯公司的注册商标。
2004美国国家半导体公司
DS200916
www.national.com
LM2501
引脚说明
引脚名称
号
针脚数
1
1
1
2
I / O类型
描述
MPL串行总线引脚
MD
MC
MG
模式[1:0 ]
IO , MPL
IO , MPL
地
我, LVCMOS
MPL数据线。序列化是一个线路驱动器。解串器是接收器。通过配置
将模式[1 :0]引脚。
MPL的时钟线。序列化是一个线路驱动器。解串器是接收器。通过配置
将模式[1 :0]引脚。
请参阅以下VSSA 。
模式配置输入引脚:
模式[1: 0],
记
- 适用于REV只有F / G样品。
00 :解串器
01 :串行器与PD输入*
10 :保留
11 :保留
POWER_DOWN 。输入引脚。低电平有效。当PD *是低的设备处于睡眠
状态。
8位双向数据总线 - 串行输入解串器输出
VSYNC - 串行器输入,解串器输出
HSYNC - 输入串行器,解串器输出
像素时钟。输入串行器,解串器输出
额外的时钟输入WhisperClock链接 - 解串器输入。串行输出。
额外WhisperClock MPL信号 - 串行器是一个MPL输入信号,解串器是
一个MPL的输出信号。
电源引脚的MPL接口。 3.0V
±
3%
接地引脚为MPL接口,也被称为MG( MPL接地)
电源引脚的数字内核和串行器PLL 。 3.0V
±
3%
接地引脚为数字核心和串行器PLL 。
电源引脚并行接口。 1.7V至3.1V
接地引脚并行接口。
配置/并行总线引脚
PD *
D0–D7
VS
HS
PCLK
WHISPER时钟
WClkIO
WC
1
8
1
1
1
1
1
我, LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , LVCMOS
IO , MPL
电源/接地引脚
V
DDA
V
SSA
V
DD
V
SS
V
DDIO
V
SSIO
1
1
1
1
1
1
动力
地
动力
地
动力
地
注意事项:
I =输入, O =输出, IO =输入/输出
不浮动未使用的输入。
ES修订说明
REV D / E
F版
版本G
采样MPL200EVK
S / D *和TM引脚变为模式[ 1:0]
MPL RX增强
使用之前版本的数据表
使用此版本的数据表
3
www.national.com
LM2501
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
DDA
)
电源电压(V
DD
)
电源电压(V
DDIO
)
LVCMOS输入/输出电压
MPL的输入/输出电压
结温
储存温度
无铅焊接温度,
4秒
ESD额定值:
HBM , 1.5 kΩ的,100pF电容
≥
±
2千伏
-0.3V到+ TBDV
-0.3V到+ TBDV
-0.3V到+ TBDV
-0.3V到(V
DDIO
+0.3V)
待定
+150C
-65 ° C至+ 150°C
+260C
EIAJ , 0Ω , 200 pF的
24L UCSP封装
减免TBD套餐25℃以上
≥
±
200V
TBD W
TBD毫瓦/°C的
最大封装功耗容量在25℃
推荐工作
条件
最小典型最大
电源电压
V
DDA
到V
SSA
和
V
DD
到V
SS
V
DDIO
到V
SSIO
保良局时钟频率
WC时钟频率
环境温度
2.9
1.7
4
4
0
25
3.0
3.1
3.1
16
28
70
V
V
兆赫
兆赫
C
单位
电气特性
在推荐,除非另有规定工作电源和温度范围内。 (注2 )
符号
MPL
I
OLL
I
OMS
I
OHL
I
B
V
IH
V
IL
I
IN
I
IH
I
IL
V
OH
V
OL
I
OS
逻辑低电流
中秋节当期
逻辑高电流
电流偏置
输入电压高电平
输入电压低电平
输入电流(包括我
OZ
)
输入电流的高级别
输入电流低的水平
输出电压较高水平
输出电压低的水平
输出短路
当前
总供给
电流 - 已启用
I
OH
= -2毫安
I
OL
= 2毫安
V
OUT
= 0V
待定
0.8 I
B
4.8 I
B
5.0 I
B
3.0 I
B
1.0 I
B
150
V
DDIO
+0.3
0.3 V
DDIO
0
0
0
+5
+1
+1
0.2 V
DDIO
1.2 I
B
5.3 I
B
A
A
A
A
参数
条件
民
典型值
最大
单位
LVCMOS ( 1.7V至3.1V )
0.7 V
DDIO
0.3
5
1
1
0.8 V
DDIO
V
V
A
A
A
V
V
mA
电源电流
I
CC
PCLK = 16MHz时
WC = 28MHz的
MD = 0101-1010
图案
C
L
= 15 pF的
串行器
待定
解串器
待定
1
1
待定
10
10
A
A
A
待定
A
I
CCZ
电源电流 - 禁用
POWER_DOWN模式PD * = L
PD * = L
www.national.com
4
LM2501
开关特性
在推荐,除非另有规定工作电源和温度范围内。 (注2 )
符号
t
SET
t
HOLD
t
上升
t
秋天
PC
低
PC
高
t
DVBC
t
DVAC
t
DVBC
t
DVAC
POWER UP时序(见
图5,图6 )
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
拉巴斯
t
PZA
WC起动延时
WC低初始化低
状态
WC脉冲宽高
WC低状态
WC
IN
以WC
OUT
潜伏期
( SER )
待定
SER PLL锁定时间
MC低初始化低
状态
MC脉冲宽度高
MC低状态
SER延迟
DES延迟
禁用时间断电
启用时间从电源
关闭
图6
11
11
11
图5
计划版本G ES测试芯片
对T双WC CYC计数
1
给T
4
( SER )的参数,以支持更高
WC率。
100
11
11
11
6
12
12
12
7
9
4,096
12
12
12
待定
待定
13
13
13
13
13
13
8
WC
CYC
WC
CYC
WC
CYC
WC
CYC
WC
CYC
WC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
MC
CYC
s
s
参数
设置时间 - 数据到时钟
保持时间 - 时钟到数据
上升时间
下降时间
PCLK低
PCLK高
数据有效时钟前
数据有效的时钟后
图1
图2
待定
待定
输出,
C
L
= 15 pF的
50
50
输入
条件
图2
民
待定
待定
典型值
最大
单位
ns
ns
ns
ns
%
%
ns
ns
并行总线时序
串行总线时序
POWER OFF时序
5
www.national.com