LH5481
LH5491
特点
最快64
×
8/9级联FIFO
35/25/15兆赫
可扩展的字宽和
FIFO深度
几乎全/几乎空和
半满标志
完全独立的异步
输入和输出
LH5481输出使能数据的力量
输出为高阻抗状态
引脚兼容的替代赛普拉斯
CY7C408A / 09A或逻辑器件
L8C408 / 09的FIFO
工业标准引脚
包:
28引脚, 300mil的DIP
28引脚PLCC
功能说明
该LH5481和LH5491是高性能,异步
异步的先入先出( FIFO )存储器组织
64字深的8个或9位。八位
LH5481有一个输出使能( OE )功能,可
可用于强制的八个数据输出( DO )连接到高im-
pedance状态。该LH5491有九个数据输出。
这些FIFO接受八,九位数据的数据
输入( DI ) 。发生转变( SI )信号写入数据DI成
FIFO。一个移出( SO )信号的变化的数据存储到数据
输出( DO ) 。输出就绪( OR)信号指示
当有效数据出现在DO输出。
如果FIFO已满,无法接受更多的直接投资数据,
输入就绪( IR)将不会返回高, SI脉冲将
被忽略。如果FIFO是空的,无法移动的数据
在DO输出,或将不会返回偏高,使
脉冲将被忽略。在几乎满/几乎空
(AFE)标志被置位(高电平),当FIFO几乎满
(56字以上)或almost-空( 8个字以内) 。
可级联64
×
8 FIFO
可级联64
×
9 FIFO
半满( HF )标志置位(高电平)的FIFO时,
包含32个字以上。
读,写操作可以是异步的,
从而允许这些FIFO用作之间的缓冲
不同的工作频率的数字机器。该
高速使得这些FIFO非常适用于高perform-
ANCE通讯和控制应用。
引脚连接
28引脚PDIP
AFE
HF
IR
SI
DI
0
DI
1
V
SS
DI
2
DI
3
DI
4
DI
5
DI
6
DI
7
NC / DI
8
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
V
CC
MR
SO
OR
DO
0
DO
1
V
SS
DO
2
DO
3
DO
4
DO
5
DO
6
DO
7
OE / DO
8
5481-1D
顶视图
对于DIP封装图1.引脚连接
28引脚PLCC
AFE
V
CC
MR
HF
IR
SO
SI
顶视图
4
DI
0
DI
1
V
SS
DI
2
DI
3
DI
4
DI
5
5
6
7
8
9
10
11
3
2
1
28 27 26
25
24
23
22
21
20
19
OR
DO
0
DO
1
V
SS
DO
2
DO
3
DO
4
12 13 14 15 16 17 18
NC / DI
8
DO
6
DI
6
DI
7
OE / DO
8
DO
7
DO
5
5481-2D
图2. PLCC封装引脚连接
1
LH5481/91
64
×
8 / 64
×
9 FIFO
几乎全/
几乎空
SI
IR
输入
控制
逻辑
写指针
写多路复用器
半满
AFE
HF
.
.
.
数据输出
.
.
.
DO
0
DO
7
DO
8
(LH5491)
( LH5491 ) DI
0
- 迪
8
( LH5481 ) DI
0
- 迪
7
DATA IN
存储阵列
读出复
MR
主
RESET
读指针
产量
控制
逻辑
OE
(LH5481)
OR
SO
5481-3
图3. LH5481 / 91框图
引脚说明
针
PIN TYPE *
描述
针
PIN TYPE *
描述
DI
0
DI
7
DO
0
做
7
DI
0
DI
8
DO
0
做
8
SI
SO
IR
OR
I
O / Z
I
O
I
I
O
O
数据输入, LH5481
数据输出, LH5481
数据输入, LH5491
数据输出, LH5491
转变
移出
输入就绪
输出就绪
HF
AFE
MR
OE
V
CC
V
SS
O
O
I
I
V
V
半满标志
几乎全/ Almost-
空
主复位
OUTPUT ENABLE
( LH5481只)
正电源。
地
* I =输入, O =输出, Z =高阻抗,V =电源电压电平
2
64
×
8 / 64
×
9 FIFO
LH5481/91
绝对最大额定值
1,2
参数
等级
VCC范围
输入电压范围
直流输出电流
3
储存温度
直流电压应用到输出的高Z状态
静电放电电压
4
功率耗散(套餐限制)
-0.5V至7V的
-0.5 V至VCC + 0.5 V (不超过7 V )
±40
mA
–65
o
C至150
o
C
-0.5 V至VCC + 0.5 V (不超过7 V )
> 2000伏
1.0 W
注意事项:
1.所有电压都相对于VSS 。
2.强调高于“绝对最大额定值” ,即可能对器件造成永久性损坏。
这是一个压力等级仅用于瞬态条件。该器件在这些或任何其他条件功能操作
超出本规范的“工作范围”表示是不是暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
3.输出不应该被短路超过30秒。不超过一个的输出应在任何时候被短路。
只有4.样品测试。
工作范围
参数
1
民
最大
单位
o
C
描述
T
A
V
CC
VSS
V
IL
V
IH
温度,环境
电源电压
地
输入低电压(逻辑“0” )
2
输入高电压(逻辑' 1 ')
0.0
4.5
0.0
– 0.5
2.0
70
5.5
0.0
0.8
VCC + 0.5
V
V
V
V
注意事项:
1.所有电压都相对于VSS 。
2. FIFO的输入是能够承受-1.5V,冲为每个周期小于10纳秒。
DC电气特性
1
(以上经营范围内,除非另有说明)
参数
描述
测试条件
民
最大
单位
I
LI
I
LO
V
OH
V
OL
I
CCQ
I
CC
输入漏电流
输出漏电流(高阻)
输出高电压
输出低电压
电源静态电流
电源电流
2
V
CC
= 5.5 V, V
IN
= 0 V到V
CC
V
CC
= 5.5 V, V
OUT
= 0 V到V
CC
V
CC
= 4.5 V,I
OH
= -4毫安
V
CC
= 4.5 V,I
OL
= 8.0毫安
V
CC
= 5.5 V,I
OUT
= 0毫安
V
IN
≤
V
白细胞介素,
V
IN
≥
V
IH
FSI = 35 MHz时, FSO = 35 MHz的
–10
–10
2.4
10
10
A
A
V
0.4
25
45
V
mA
mA
注意事项:
1.所有电压都相对于VSS 。
2,国际刑事法院是取决于实际输出负载和循环率。指定的值与输出打开。
3
64
×
8 / 64
×
9 FIFO
LH5481/91
AC电气特性
1
(以上经营范围)
符号
参数
15MHz
民
最大
25MHz
民
最大
35MHz
民
最大
单位
f
O
t
PHSI
t
PLSI
t
SSI
t
恒指
t
DLIR
t
DHIR
t
PHSO
t
PLSO
t
DLOR
t
DHOR
t
SOR
t
HSO
t
FT
t
BT
t
爵士
t
HIR
t
PIR
t
POR
t
DLZOE
t
DHZOE
t
DHHF
t
DLHF
t
DLAFE
t
DHAFE
t
PMR
t
DSI
t
DOR
t
DIR
t
LXMR
t
AFE
t
HF
t
OD
工作频率
2
SI的时候了
3,8
SI低时间
3,8
数据建立到SI
4
从SI数据保持
4
延迟, SI HIGH到LOW IR
延迟, SI低到高IR
如此之高的时间
3
如此低的时间
3
延迟,这么高至或低
延迟,如此之低,以或高
数据建立到或高
从如此低的数据保持
下行时间
Bubblethrough时间
数据建立到IR
5
从红外数据保持
5
输入就绪脉冲高电平
8
输出就绪脉冲高电平
8
OE低到低Z ( LH5481 )
6,9
OE高来高Z( LH5481 )
6,9
SI低到高HF
如此低的HF的低
SO或SI低到外汇局LOW
SO或SI低到外汇局HIGH
MR脉冲宽度
高先生向SI高
MR为低或低
7
MR低到高IR
7
MR低输出低电平
7
MR低到高AFE
MR低到HF LOW
如此低的下一个数据输出有效
35
5
5
7
7
–1
0
15
20
15
20
–1
14
15
11
18
–1
12
20
24
11
18
20
24
–1
0
36
28
5
5
7
7
35
35
40
40
40
40
35
25
25
25
25
30
30
26
25
9
17
–1
10
18
20
9
17
18
20
–1
0
34
26
5
5
7
7
30
30
40
40
40
40
35
25
25
25
25
30
30
22
35
兆赫
ns
ns
ns
ns
16
18
ns
ns
ns
ns
16
18
ns
ns
ns
ns
30
25
ns
ns
ns
ns
ns
ns
25
25
36
36
36
36
ns
ns
ns
ns
ns
ns
ns
22
20
20
20
30
30
20
ns
ns
ns
ns
ns
ns
ns
注意事项:
1.所有时间的测量,在执行“ AC测试条件。 ”
2. f
O
= f
SI
= f
SO
.
3. t
PHSI
+ t
PLSI
= t
PHSO
+ t
PLSO
= I / F
O
.
4 t
SSI
和T
恒指
申请时内存没有满。
5. t
爵士
和T
HIR
申请时内存已满, SI高。
6.高阻抗转换参照的是稳态V
OH
- 500 mV至V
OL
+500 mV的电平上的输出。
7.复位后变为低电平,数据输出将处于低电平,红外变为高电平和OR变成LOW 。
8.常见的短线数字设备通过设计保证正常运行,级联配置。
5