添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第254页 > LF43881
LF43881
设备公司
8× 8位的数字滤波器
LF43881
设备公司
8× 8位的数字滤波器
描述
LF43881
是一个视频的高速数字
过滤器包含八个过滤单元
(抽头)内部级联和SHIFT-
和相加输出级。一个8×8的
乘法器, 3个分割登记,
和一个26位的累加器是CON-
tained在每个过滤单元。输出
在LF43881阶段包含一个26位
蓄能器可添加
任何滤波器级的内容发送到
输出级累加器右移
由8位。 8位无符号或两个的
数据补码格式和
系数可独立地
选择。
扩展系数和字长
可以通过级联mul-处理
tiple LF43881s实现较大
在不影响过滤器的长度
采样率。通过减少样品
率,单LF43881可以处理
较大的滤波器长度通过使用多个
通行证。采样率的范围可以
从0到40兆赫。 1000水龙头
不溢出可被处理
由于该设备的结构。
输出的采样率可以是重新
缩小以二分之一,三分之一,或单
通过使用第四输入抽样率
三抽取登记CON-
tained在每一个过滤器单元。矩阵
乘法,N ×N空间correla-
系统蒸发散/卷积,和其他2-D
对于图像处理操作可以
也使用这些寄存器来实现。
特点
u
u
u
u
25 MHz的最大采样速率
320 MHz的乘法累加率
8筛选细胞
8位无符号或二进制补码
数据
u
8位无符号或二进制补码
系数
u
26位数据输出
u
按住Shift键并相加输出级
结合滤波器输出
u
可扩展的数据大小,系数
大小和过滤器长度
u
用户可选2 :1,3 :1,或4:1的
抽取
u
替换哈里斯HSP43881
u
84引脚PLCC , J形引线
LF43881 B
LOCK
D
IAGRAM
DIN
7-0
8
DIENB , CIENB ,
ERASE , DCM
1-0
5
TCS
台泥
CIN
7-0
ADR
2-0
8
滤波器
细胞0
8
滤波器
小区1
8
滤波器
CELL 2
8
滤波器
小区3
8
滤波器
小区4
8
滤波器
小区5
8
滤波器
小区6
8
滤波器
CELL 7
TCCO
8
COUT
7-0
COENB
3
26
26
26
26
26
26
26
26
MUX
26
SHADD
SENBL
SENBH
RESET
26
产量
舞台
TO ALL细胞
CLK
所有的寄存器
SUM
25-0
视频影像产品
1
08/16/2000–LDS.43881-J
LF43881
设备公司
8× 8位的数字滤波器
F
IGURE
1. F
ILTER
C
ELL
D
IAGRAM
CIENB.D
DCM
0
.D
DCM
1
.D
台泥
CIN
7
CIN
7-0
LD
REG
C.TCCI
LD
D1 REG
LD
D2 REG
1
MUX
LD
D3 REG
1
MUX
三态缓冲器
对滤波器单元7只
TCCO
COUT
7-0
COENB
C
7-0
D.TCCI
D
7-0
0
0
B
DIENB.D
TCS
DIN
7
DIN
7-0
LD
X注册
C
8-0
X
8-0
米REG0
DCM
1
DCM
0
RESET
DIENB
CIENB
ADR
0
ADR
1
ADR
2
抹去
锁存器
DCM
1
.D
DCM
0
.D
RESET.D
DIENB.D
CIENB.D
ADR
0
.D
ADR
1
.D
ADR
2
.D
ERASE.D
RESET.D
ERASE.D
累加器
25-0
符号扩展
25-18
17-0
米REG1
小区n
细胞0
小区1
CELL 2
小区3
小区4
小区5
小区6
CELL 7
ACC.D
25-0
ADR
0
ADR
1
ADR
2
解码器
小区n
D
Q
LD调节性T
AOUT
25-0
CLK
RESET.D
所有的寄存器
所有的寄存器(除累加器, T- REGISTER )
视频影像产品
2
08/16/2000–LDS.43881-J
LF43881
设备公司
8× 8位的数字滤波器
F
IGURE
2.
O
安输出
S
TAGE
D
IAGRAM
SHADD
ADR
2-0
.D
26
26
26
26
26
26
26
26
FILTER小区描述
8位的系数被加载到
C寄存器( CIN
7-0
),并作为输出
COUT
7-0
(该COENB信号使
在COUT
7-0
输出) 。路径
采取的系数变化
根据抽取模式
选择。由于没有抽取的
直接从系数移动
C寄存器,绕过所有抽取
寄存器,并且可在
输出上下面的时钟周期。
当抽取选定后,
系数输出由1延迟,2,
或3个时钟周期,这取决于如何
许多抽取注册
系数通过( D1,D2,或
D3)。抽取的数
注册系数传递
通过由DCM确定
1-0
.
请参考表1选择
抽取模式。
CIENB使C和D寄存器
对于系数加载。寄存器
在CLK的上升沿被装入
当CIENB低。 CIENB是
锁存,并在内部延迟而
能够装载一个寄存器
时钟周期之后CIENB变为有效
(载荷发生在第二
上升CLK边缘CIENB去后
LOW ) 。因此, CIENB必须
前低一个时钟周期
系数被放置在CIN的
7-0
输入。这些系数被保持时
CIENB高。
DIENB使X寄存器的
加载数据。 X寄存器是
在CLK的上升沿装入
当DIENB低。 DIENB是
锁存,并在内部延迟(负载
ING发生在第二上升
CLK的DIENB后缘变低) 。
因此, DIENB要低1
数据之前的时钟周期被放置在
在DIN
7-0
输入。 X寄存器是
装载全部为零时DIENB是
高。
C寄存器的C的输出(
8-0
)和
X寄存器(X
8-0
)提供的输入
在8×8乘法器。乘数是
跟着两个流水线寄存器,
D
CELL结果
MUX
Q
26
0
18
MUX
标志
延期
25-18
17-0
17-0
1
0
26
产量
卜FF器
25-8
26
1
产量
MUX
26
0
D
Q
SENBL
SENBH
2
三州
卜FF器
26
CLK
RESET.D
所有的寄存器
所有的寄存器
M REG0和M REG1 。的输出
乘法器符号扩展,并
作为其中的一个输入到26位的
加法器。该26位的输出
蓄能器提供第二
输入到加法器。双方把累加器
荡器和T寄存器加载simul-
taneously用的输出
加法器。
蓄压器中装入
加法器的每一个时钟输出
周期,除非清除。清除
蓄能器可以使用能够实现
两种方法。第一种方法中,当
无论RESET和擦除低,
导致所有累加器和所有
在设备寄存器清零
在一起。 RESET和ERASE是
锁存,并在内部延迟caus-
荷兰国际集团的信息交换发生在第二
经过一个时钟周期复位和擦除去
活跃的。
在第二种方法中,只有当
ERASE为低,清除一个准确
mulator选定的单元格。该细胞是
使用ADR选择
2-0
输入
(解码单元n ) 。 ERASE被锁定
和延迟内部引起
结算发生在第二个时钟
擦除周期后变为有效。参考
表2用于清除寄存器和
蓄能器。
视频影像产品
3
08/16/2000–LDS.43881-J
LF43881
设备公司
8× 8位的数字滤波器
信号定义
动力
V
CC
和GND
+ 5V电源。所有引脚必须
连接。
时钟
T
ABLE
1.
DCM1
0
0
1
1
D
ECIMATION
M
ODE
S
选举
抽取功能
抽取寄存器未使用
使用的一个抽选寄存器(抽取由二分之一)
用了两个抽取寄存器(抽取了三分之一)
使用了三个抽取寄存器(通过抽取四分之一)
DCM0
0
1
0
1
T
ABLE
2.
抹去
0
0
1
1
R
EGISTER
0
1
0
1
A
CCUMULATOR
C
LEARING
CLK - 主时钟
CLK的上升沿选通所有
寄存器。所有时序规格
参考CLK的上升沿。
输入
DIN
7-0
- 数据输入
8位的数据被锁存到X寄存器
每个滤波单元的同时。该
TCS的信号选择适当的
数据格式类型。该DIENB信号
能够装载数据。
CIN
7-0
- 系数输入
8位系数被锁存到C
过滤单元0。台泥寄存器
信号选择适当的coeffi-
cient格式类型。该CIENB信号
使负载系数。
输出
SUM
25-0
- 数据输出
来自个体的26位结果
过滤器单元时会出现不良反应
2-0
is
用于选择所述滤波单元的结果。
SHADD与ADR结合
2-0
is
用于选择从输出
移位和相加输出级。
COUT
7-0
- 产出系数
从8位输出系数
过滤器单元7可被连接到所述
CIN
7-0
系数相同的输入
LF43881再循环的系数。
COUT
7-0
也可以连接到
CIN
7-0
另一LF43881级联
的设备。该COENB信号
使系数的输出。
RESET
结算影响
所有累加器和所有寄存器清零
仅由ADR2-0寻址累加器被清零
所有寄存器清零(累加器不清零)
没有清算时,内部状态保持不变
输出级的说明
中所含的26位的加法器
输出级可以添加的内容
任何过滤单元累加器(通过选择
ADR
2-0
)与18最显著
输出缓冲器的比特。其结果是
存储回的输出缓冲区。
整个操作只需一
时钟周期。八个至少显著
输出缓冲器的比特被丢失。
零多路复用器由控制
该SHADD输入信号。这使得
选择的无论是18最显
输出缓冲器或全部着位
零的加法器的输入。当
SHADD为低电平时,所有的零会
选择。当SHADD为高电平时,
输出的18个最显著位
缓冲区选择使SHIFT-
和相加操作。 SHADD是
锁和一个内部延迟
时钟周期。
输出多路转换器也CON-
由SHADD输入信号进行控制。
这允许选择一个过滤器的
电池蓄能器,通过ADR选择
2-0
,
或输出缓冲要被输出到
总和
25-0
总线。只有至少26
从任一个滤波单元显著位
蓄能器或输出缓冲器的
在SUM输出
25-0
。如果SHADD是
在连续两个时钟低电平
在当前循环(低和
先前时钟周期)时,输出
多路开关选择的内容
过滤单元蓄电池处理了
ADR
2-0
。否则,该输出
多路选择的内容
输出缓冲器。
如果相同的地址保留在
ADR
2-0
输入用于一个以上的时钟
周期, SUM
25-0
不会改变到
反映任何更新的解决
电池蓄能器。只从结果
第一选择的小区(第一时钟
周期),将被输出。这允许
慢速存储设备接口
当输出必须是有源
对于一个以上的时钟周期。正常
FIR操作不受影响,因为
ADR
2-0
依次改变。
数字系统
数据和系数可以是表象
sented为无符号或2的
补数。 TCS和
台泥输入确定的
两种格式被使用。所有值
表示为9位二进制补
内部换货号码。值
第九位被确定
数字系统选择。第九位
是一个符号扩展位,当两者的
补体模式被选择。当
未签名的模式选定后,
第九位是零。
视频影像产品
4
08/16/2000–LDS.43881-J
LF43881
设备公司
8× 8位的数字滤波器
CIENB - 系数输入使能
该CIENB输入使C和D
每一个过滤器单元的寄存器。而
CIENB为LOW时,C和适当
寄存器装入
上的上升沿系数数据
CLK 。而CIENB为高电平时,
在C和D寄存器内容
保持和CLK信号被忽略。
在其活动状态使用CIENB ,
系数数据可以从移
细胞与细胞。 CIENB要低1
呈现前时钟周期
对CIN系数数据
7-0
输入
因为它被锁存和延迟间
应受。
COENB - 系数输出使能
该COENB投入使
COUT
7-0
和TCCO输出。当
COENB为低电平,则输出
启用。当COENB为高电平时,
输出被放置在高阻抗
ANCE状态。
DCM
1-0
- 抽取控制
在DCM
1-0
输入选择num-
抽取的BER注册使用
(表1) 。系数传递
从一个小区到另一个的速率
通过DCM确定
1-0
。当没有
抽取的寄存器被选择,
的系数从细胞传递
到单元格CLK的每个上升沿
(不抽取) 。当一个decima-
选择置寄存器中, coeffi-
cients从细胞到细胞上通过
CLK的每一个其他的上升沿(2:1
抽取) 。当两个抽取
寄存器被选择,则coeffi-
cients从细胞到细胞上通过
CLK的每第三个上升沿(3:1
抽取)等。 DCM
1-0
is
锁存和内部延迟。
ADR
2-0
- 电池蓄能器选择
药品不良反应
2-0
输入选择哪个小区的
蓄能器可在
SUM
25-0
输出或添加到
输出级累加器。在这两种
的情况下, ADR
2-0
被锁存和延迟
一个时钟周期。如果同一
地址留在ADR
2-0
输入
对于一个以上的时钟周期,
SUM
25-0
如果CON组将不会改变
的累加器的变化帐篷。
只有从第一选择结果
单元(第一时钟周期)通过的ADR
2-0
将可用。 ADR
2-0
也可用于
选择要清除其蓄能器
当ERASE低。
SENBH - MSB输出使能
当SENBH为低, SUM
25-16
is
启用。当SENBH为高电平时,
SUM
25-16
被放置在高阻抗
ANCE状态。
SENBL - LSB输出使能
当SENBL为低, SUM
15-0
is
启用。当SENBL为高电平时,
SUM
15-0
被放置在高阻抗
ANCE状态。
RESET - 注册复位控制
当RESET为低电平时,所有寄存器
同时清除细胞除外
蓄能器。复位可以使用
用ERASE清除所有的细胞积聚
器。复位锁存和延迟
在内部。参见表2 。
擦除 - 擦除蓄能器控制
当ERASE为低,细胞精确
mulator通过ADR规定
2-0
is
清除。当RESET是低
用ERASE一起,所有的细胞
累加器被清零。请参阅
表2中。
控制
TCS - 数据格式控制
在TCS输入确定的互
pretation输入数据。当
TCS为高电平, 2的补码
算术被使用。当TCS是
低,无符号运算使用。
台泥 - 系数输入格式控制
在台泥输入决定
演绎系数。
当台泥为高电平, 2的补
精神疾病算术被使用。当台泥
为低电平,无符号算术被使用。
TCCO - 系数输出格式
该TCCO输出显示的格式
在COUT
7-0
系数输出。
TCCO遵循台泥输入。当
级联多个LF43881s中,
一个设备的TCCO输出应
连接的台泥输入
另一设备。该COENB信号
使TCCO 。
DIENB - 数据输入使能
该DIENB输入使X
注册的每个过滤单元。而
DIENB为低电平时,X寄存器
装载有数据存在于
DIN
7-0
上的上升沿输入
CLK 。虽然DIENB为高电平时,所有的位
DIN的
7-0
被强制为零,而且一
CLK的上升沿将加载X
所有的每一个过滤器单元的寄存器
零。 DIENB要低一个时钟
呈现所述输入之前周期
在DIN数据
7-0
输入,因为它是
锁存和内部延迟。
视频影像产品
5
08/16/2000–LDS.43881-J
查看更多LF43881PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    LF43881
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
LF43881
√ 欧美㊣品
▲10/11+
10256
贴◆插
【dz37.com】实时报价有图&PDF
查询更多LF43881供应信息

深圳市碧威特网络技术有限公司
 复制成功!