添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第856页 > LC72709
订购数量: EN5876
CMOS IC
LC72709E , 72709W
FM多重接收IC,适用于移动系统
概观
该LC72709E是一个数据解调集成电路,用于接收
调频多工广播的移动接收器
DARC格式。这种集成电路包括一个内置的带通滤波器
提取从FM基带信号DARC
信号。由于该芯片支持所有的FM多重的
广播帧结构(方法A, A' ,B和C) ,从
ITU-R的建议,这是最适合在收音机使用
在世界范围内使用了支持FM多重接收。
包装尺寸
单位:mm
3148-QIP44MA
[LC72709E]
功能
SCF为基础的免调整76 kHz的带通滤波器
支持FM多重广播帧结构
(方法A, B和C ),采用串行数据控制。
根据一个1T延迟 MSK的延迟检测电路
基于一个2T延迟误差校正功能(在
MSK检测阶段)
数字PLL基于时钟再生电路
移位寄存器型1T和2T延迟电路
块和帧同步检测电路
功能设置允许的BIC错误的次数,
同步保护的数目。
使用( 272 , 190 )码纠错
第4层的CRC校验码电路
用于片上帧存储器和内存控制电路
垂直校正
7.2 - MHz晶体振荡器电路
两个省电功能(待机和欧盟停止)
三洋: QIP44MA
单位:mm
3190-SQFP64
[LC72709W]
三洋: SQFP64
建行是SANYO ELECTRIC CO 。 , LTD。的注册商标。
建行是三洋独创总线格式,所有的公交车
地址,由SANYO控制。
三洋电机有限公司。半导体公司经营业务总部
东京办事处东京大厦。 , 1-10 , 1丁目,上野,台东区,东京, 110-8534 JAPAN
71598RM ( OT )第5876-1 / 16
LC72709E , 72709W
特定网络阳离子
绝对最大额定值
在Ta = 25 ° C,V
SS
= 0 V
参数
最大电源电压
输入电压
符号
V
DD
最大
V
IN
1
V
IN
2
V
OUT
1
V
OUT
2
I
OUT
钯最大
TOPR
TSTG
CE, CL , DI , RST , STNBY
销比V等
IN
1
DO
销比V等
OUT
1
BLOCK ,羊群, BCK , FCK , DO
LC72709E
LC72709W
Ta
85°C
条件
评级
-0.3到+7.0
-0.3到+7.0
-0.3到V
DD
+0.3
-0.3到+7.0
-0.3到V
DD
+0.3
0 4.0
250
200
-40至+85
-55到+125
单位
V
V
V
V
V
mA
mW
mW
°C
°C
输出电压
输出电流
允许功耗
工作温度
储存温度
允许的工作范围
在Ta = -40+ 80 ° C,V
SS
= 0 V
参数
电源电压
输入高电平电压
输入低电平电压
振荡器频率
输入灵敏度
输入幅度
[串行I / O * ]
时钟低级别的时间
时钟高电平时间
数据建立时间
数据保持时间
CE等待时间
CE建立时间
CE保持时间
数据锁存器更改时间
数据输出时间
4层CRC更改时间
*:
见串行数据时序图。
t
CL
t
CH
t
SU
t
HD
t
EL
t
ES
t
EH
t
LC
t
DD0
t
CRC
CL
CL
CL , DI
CL , DI
CL ,CE
CL ,CE
CL ,CE
CE
DO , CL
CRC4 , CL
277
0.7
0.7
0.7
0.7
0.7
0.7
0.7
0.7
555
0.7
s
s
s
s
s
s
s
s
ns
s
符号
V
DD
V
IH
V
IL
F
OSC
V
XI
V
MPX
CL , CE, DI , RST , STNBY
CL , CE, DI , RST , STNBY
该IC工作在一个范围内的频率
± 250 ppm的精度
与电容耦合正弦波输入
TO X
IN
MPXIN , 100 %调制复合
400
150
条件
评级
4.5
0.7 V
DD
V
SS
7.2
1500
500
典型值
最大
5.5
5.5
0.3 V
DD
单位
V
V
V
兆赫
毫伏有效值
毫伏有效值
电气特性
在V
DD
= 4.5 5.5伏,在可允许的操作范围
参数
输出高电平电压
输出低电平电压
输入高电平电流
输入低电平电流
输入阻抗
参考电压输出
带通滤波器的中心频率
-3 dB带宽
带延迟的时间差
收益
符号
V
OH
1
V
OL
1
V
OL
2
I
IH
1
I
IH
2
I
IL
R
MPX
V
REF
F
C
F
BW
D
GD
收益
ATT1
ATT2
阻带衰减
ATT3
ATT4
条件
I
O
= 2毫安, BCK , FCK , BLOCK ,羊群,
CRC4 , INT , CLK16 , DATA , IC1 , IC2
I
O
= 2毫安,适用于在相同的针与V
OH
1
I
O
= 2毫安, DO
V
IN
= 5.5 V , CE , CL , DI , RST , STNBY
V
IN
= V
DD
比我其他的D,输入引脚
IH
1
V
IN
= V
SS
D, CL , CE, DI , RST , STNBY ,
TP0到TP8 , TPC1 2 , TOSEL1 2 ,测试
MPXIN - VSSA;该F = 0至100千赫
V
REF
,的Vdda = 5 V
FLOOUT
藐视
藐视
MPXIN -藐视, F = 76千赫
藐视, F = 50千赫
藐视, F = 100千赫
藐视, F = 30千赫
藐视, F = 150千赫
25
15
50
50
20
50
2.5
76.0
19.0
±5
评级
V
DD
– 0.4
0.4
0.4
1.0
1.0
–1.0
典型值
最大
单位
V
V
V
A
A
A
k
V
千赫
千赫
s
dB
dB
dB
dB
dB
接下页。
第5876-2 / 16
LC72709E , 72709W
从接下页。
参数
关闭输出漏电流
滞后电压
内部反馈电阻
漏电流
符号
I
关闭
V
他的
R
f
I
DD
V
O
= V
DD
D, DO
CL , CE, DI , RST , STNBY
X
IN
, X
OUT
0.1 V
DD
1.0
18
25
条件
评级
典型值
最大
5
单位
A
V
M
mA
框图
1T延迟
时钟
再生
2T延迟
同步
再生
定时控制
错误
更正
2层CRC
MSK
更正
PN
解码
数据
ANTIALIASING
滤波器
地址
4层CRC
输出控制
( CPU接口)
存储阵列
引脚分配
第5876-3 / 16
LC72709E , 72709W
引脚说明
PIN号
LC72709E LC72709W
28
40
29
30
33
32
40
9
12
13
14
15
16
17
18
19
41
42
5
6
7
8
20
21
22
25
26
27
3
4
42
43
47
46
58
13
18
19
20
22
23
24
26
27
59
61
7
9
10
11
29
30
31
36
38
39
5
6
引脚名称
CL
CE
DI
RST
STNBY
TEST
TP0
TP1
TP2
TP3
TP4
TP5
TP6
TP7
TP8
TPC1
TPC2
TOSEL1
TOSEL2
CLK16
数据
FCK
BCK
植绒
CRC4
INT
IC1
IC2
时钟再生显示器
解调后的数据监测
帧起始信号输出
块起始信号输出
输出中的帧同步高电平。
输出中的同步块一个较高的水平。
4层CRCC检查结果输出
外部CPU中断信号
内部连接。这些引脚必须悬空。
产量
必须连接在V
DD
或V
SS
.
输入
建行串行接口
功能
时钟输入
数据控制输入
数据输入
系统复位输入端(低电平有效)
待机模式(高电平有效)
试验(必须连接在正常操作期间对地)。
输入
I / O
电路类型
31
44
DO
使用建行串行接口数据输出
产量
44
1
63
2
XIN
XOUT
系统时钟的产生晶体振子元件
连接
输入
产量
36
52
MPXIN
基带(复用)信号输入
输入
38
55
藐视
副载波输出( 76 - kHz滤波器输出)
产量
39
57
CIN
副载波输入(比较器输入)
输入
接下页。
第5876-4 / 16
LC72709E , 72709W
从接下页。
PIN号
LC72709E LC72709W
引脚名称
功能
I / O
电路类型
35
51
V
REF
基准电压输出(的Vdda / 2)
产量
37
34
54
50
V
DD
A
V
SS
A
V
DD
D
V
SS
D
模拟系统的电源
模拟系统接地
数字系统电源( 4.5至5.5V)
数字地面系统
2, 10, 24 3, 14, 35,
11,23, 43 15, 34, 62
1, 4, 8,
12, 16,
17, 21,
25, 28,
32, 33,
37, 41,
45, 48,
49, 53,
56, 60,
64
NC
没有连接
注:至少2000的pF的电容必须V之间插入
DD
D和V
SS
D会使用这种IC 。
数据I / O技术
建行技术
三洋音频集成电路的输入,并使用三洋建行(计算机控制总线)标准,该标准是一个串行总线输出数据
格式。该IC采用8位地址,建行,并使用以下地址。
I / O模式
输入
产量
输入
地址
B0
0
1
0
B1
1
1
0
B2
0
0
1
B3
1
1
1
A0
1
1
1
A1
1
1
1
A2
1
1
1
A3
1
1
1
16位的控制数据输入
为输入时钟数据输出(CL)的
数据输入(以8比特为单位),用于第4层的CRC校验电路
功能
数据输入时序
内部数据锁存
A10595
数据输出时序
A10596
注: DO引脚通常处于打开状态。
由于DO销是一个n沟道漏极开路引脚,所需要的数据所需的时间,从低电平变到高电平取决于的值
的上拉电阻。
第5876-5 / 16
订购数量: EN5876
CMOS IC
LC72709E , 72709W
FM多重接收IC,适用于移动系统
概观
该LC72709E是一个数据解调集成电路,用于接收
调频多工广播的移动接收器
DARC格式。这种集成电路包括一个内置的带通滤波器
提取从FM基带信号DARC
信号。由于该芯片支持所有的FM多重的
广播帧结构(方法A, A' ,B和C) ,从
ITU-R的建议,这是最适合在收音机使用
在世界范围内使用了支持FM多重接收。
包装尺寸
单位:mm
3148-QIP44MA
[LC72709E]
功能
SCF为基础的免调整76 kHz的带通滤波器
支持FM多重广播帧结构
(方法A, B和C ),采用串行数据控制。
根据一个1T延迟 MSK的延迟检测电路
基于一个2T延迟误差校正功能(在
MSK检测阶段)
数字PLL基于时钟再生电路
移位寄存器型1T和2T延迟电路
块和帧同步检测电路
功能设置允许的BIC错误的次数,
同步保护的数目。
使用( 272 , 190 )码纠错
第4层的CRC校验码电路
用于片上帧存储器和内存控制电路
垂直校正
7.2 - MHz晶体振荡器电路
两个省电功能(待机和欧盟停止)
三洋: QIP44MA
单位:mm
3190-SQFP64
[LC72709W]
三洋: SQFP64
建行是SANYO ELECTRIC CO 。 , LTD。的注册商标。
建行是三洋独创总线格式,所有的公交车
地址,由SANYO控制。
三洋电机有限公司。半导体公司经营业务总部
东京办事处东京大厦。 , 1-10 , 1丁目,上野,台东区,东京, 110-8534 JAPAN
71598RM ( OT )第5876-1 / 16
LC72709E , 72709W
特定网络阳离子
绝对最大额定值
在Ta = 25 ° C,V
SS
= 0 V
参数
最大电源电压
输入电压
符号
V
DD
最大
V
IN
1
V
IN
2
V
OUT
1
V
OUT
2
I
OUT
钯最大
TOPR
TSTG
CE, CL , DI , RST , STNBY
销比V等
IN
1
DO
销比V等
OUT
1
BLOCK ,羊群, BCK , FCK , DO
LC72709E
LC72709W
Ta
85°C
条件
评级
-0.3到+7.0
-0.3到+7.0
-0.3到V
DD
+0.3
-0.3到+7.0
-0.3到V
DD
+0.3
0 4.0
250
200
-40至+85
-55到+125
单位
V
V
V
V
V
mA
mW
mW
°C
°C
输出电压
输出电流
允许功耗
工作温度
储存温度
允许的工作范围
在Ta = -40+ 80 ° C,V
SS
= 0 V
参数
电源电压
输入高电平电压
输入低电平电压
振荡器频率
输入灵敏度
输入幅度
[串行I / O * ]
时钟低级别的时间
时钟高电平时间
数据建立时间
数据保持时间
CE等待时间
CE建立时间
CE保持时间
数据锁存器更改时间
数据输出时间
4层CRC更改时间
*:
见串行数据时序图。
t
CL
t
CH
t
SU
t
HD
t
EL
t
ES
t
EH
t
LC
t
DD0
t
CRC
CL
CL
CL , DI
CL , DI
CL ,CE
CL ,CE
CL ,CE
CE
DO , CL
CRC4 , CL
277
0.7
0.7
0.7
0.7
0.7
0.7
0.7
0.7
555
0.7
s
s
s
s
s
s
s
s
ns
s
符号
V
DD
V
IH
V
IL
F
OSC
V
XI
V
MPX
CL , CE, DI , RST , STNBY
CL , CE, DI , RST , STNBY
该IC工作在一个范围内的频率
± 250 ppm的精度
与电容耦合正弦波输入
TO X
IN
MPXIN , 100 %调制复合
400
150
条件
评级
4.5
0.7 V
DD
V
SS
7.2
1500
500
典型值
最大
5.5
5.5
0.3 V
DD
单位
V
V
V
兆赫
毫伏有效值
毫伏有效值
电气特性
在V
DD
= 4.5 5.5伏,在可允许的操作范围
参数
输出高电平电压
输出低电平电压
输入高电平电流
输入低电平电流
输入阻抗
参考电压输出
带通滤波器的中心频率
-3 dB带宽
带延迟的时间差
收益
符号
V
OH
1
V
OL
1
V
OL
2
I
IH
1
I
IH
2
I
IL
R
MPX
V
REF
F
C
F
BW
D
GD
收益
ATT1
ATT2
阻带衰减
ATT3
ATT4
条件
I
O
= 2毫安, BCK , FCK , BLOCK ,羊群,
CRC4 , INT , CLK16 , DATA , IC1 , IC2
I
O
= 2毫安,适用于在相同的针与V
OH
1
I
O
= 2毫安, DO
V
IN
= 5.5 V , CE , CL , DI , RST , STNBY
V
IN
= V
DD
比我其他的D,输入引脚
IH
1
V
IN
= V
SS
D, CL , CE, DI , RST , STNBY ,
TP0到TP8 , TPC1 2 , TOSEL1 2 ,测试
MPXIN - VSSA;该F = 0至100千赫
V
REF
,的Vdda = 5 V
FLOOUT
藐视
藐视
MPXIN -藐视, F = 76千赫
藐视, F = 50千赫
藐视, F = 100千赫
藐视, F = 30千赫
藐视, F = 150千赫
25
15
50
50
20
50
2.5
76.0
19.0
±5
评级
V
DD
– 0.4
0.4
0.4
1.0
1.0
–1.0
典型值
最大
单位
V
V
V
A
A
A
k
V
千赫
千赫
s
dB
dB
dB
dB
dB
接下页。
第5876-2 / 16
LC72709E , 72709W
从接下页。
参数
关闭输出漏电流
滞后电压
内部反馈电阻
漏电流
符号
I
关闭
V
他的
R
f
I
DD
V
O
= V
DD
D, DO
CL , CE, DI , RST , STNBY
X
IN
, X
OUT
0.1 V
DD
1.0
18
25
条件
评级
典型值
最大
5
单位
A
V
M
mA
框图
1T延迟
时钟
再生
2T延迟
同步
再生
定时控制
错误
更正
2层CRC
MSK
更正
PN
解码
数据
ANTIALIASING
滤波器
地址
4层CRC
输出控制
( CPU接口)
存储阵列
引脚分配
第5876-3 / 16
LC72709E , 72709W
引脚说明
PIN号
LC72709E LC72709W
28
40
29
30
33
32
40
9
12
13
14
15
16
17
18
19
41
42
5
6
7
8
20
21
22
25
26
27
3
4
42
43
47
46
58
13
18
19
20
22
23
24
26
27
59
61
7
9
10
11
29
30
31
36
38
39
5
6
引脚名称
CL
CE
DI
RST
STNBY
TEST
TP0
TP1
TP2
TP3
TP4
TP5
TP6
TP7
TP8
TPC1
TPC2
TOSEL1
TOSEL2
CLK16
数据
FCK
BCK
植绒
CRC4
INT
IC1
IC2
时钟再生显示器
解调后的数据监测
帧起始信号输出
块起始信号输出
输出中的帧同步高电平。
输出中的同步块一个较高的水平。
4层CRCC检查结果输出
外部CPU中断信号
内部连接。这些引脚必须悬空。
产量
必须连接在V
DD
或V
SS
.
输入
建行串行接口
功能
时钟输入
数据控制输入
数据输入
系统复位输入端(低电平有效)
待机模式(高电平有效)
试验(必须连接在正常操作期间对地)。
输入
I / O
电路类型
31
44
DO
使用建行串行接口数据输出
产量
44
1
63
2
XIN
XOUT
系统时钟的产生晶体振子元件
连接
输入
产量
36
52
MPXIN
基带(复用)信号输入
输入
38
55
藐视
副载波输出( 76 - kHz滤波器输出)
产量
39
57
CIN
副载波输入(比较器输入)
输入
接下页。
第5876-4 / 16
LC72709E , 72709W
从接下页。
PIN号
LC72709E LC72709W
引脚名称
功能
I / O
电路类型
35
51
V
REF
基准电压输出(的Vdda / 2)
产量
37
34
54
50
V
DD
A
V
SS
A
V
DD
D
V
SS
D
模拟系统的电源
模拟系统接地
数字系统电源( 4.5至5.5V)
数字地面系统
2, 10, 24 3, 14, 35,
11,23, 43 15, 34, 62
1, 4, 8,
12, 16,
17, 21,
25, 28,
32, 33,
37, 41,
45, 48,
49, 53,
56, 60,
64
NC
没有连接
注:至少2000的pF的电容必须V之间插入
DD
D和V
SS
D会使用这种IC 。
数据I / O技术
建行技术
三洋音频集成电路的输入,并使用三洋建行(计算机控制总线)标准,该标准是一个串行总线输出数据
格式。该IC采用8位地址,建行,并使用以下地址。
I / O模式
输入
产量
输入
地址
B0
0
1
0
B1
1
1
0
B2
0
0
1
B3
1
1
1
A0
1
1
1
A1
1
1
1
A2
1
1
1
A3
1
1
1
16位的控制数据输入
为输入时钟数据输出(CL)的
数据输入(以8比特为单位),用于第4层的CRC校验电路
功能
数据输入时序
内部数据锁存
A10595
数据输出时序
A10596
注: DO引脚通常处于打开状态。
由于DO销是一个n沟道漏极开路引脚,所需要的数据所需的时间,从低电平变到高电平取决于的值
的上拉电阻。
第5876-5 / 16
查看更多LC72709PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    LC72709
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
LC72709
√ 欧美㊣品
▲10/11+
9187
贴◆插
【dz37.com】实时报价有图&PDF
查询更多LC72709供应信息

深圳市碧威特网络技术有限公司
 复制成功!