订购数量: EN5744
CMOS IC
LC72705E
FM多重接收器IC的VICS系统
概观
该LC72705E是一个数据解调集成电路,用于接收
调频多工广播的移动接收器
DARC格式。这种集成电路包括一个译码器电路,其
执行所需的VICS处理,并且,在
用一个带通滤波器集成电路结合(或者是
LV3400M或LV3403M ) ,可以形成一个紧凑而
高功能VICS接收系统。注意,以
与VICS中心的合同,以评估该IC是必需的
和,以产生支持VICS道路的最终产品。
单位:mm
3148-QFP44MA
[LC72705E]
应用
接收器的DARC格式的移动接收FM
多路广播
功能
根据一个1T延迟 MSK的延迟检测电路
基于一个2T延迟误差校正功能(在
MSK检测阶段)
数字PLL基于时钟再生电路
移位寄存器型1T和2T延迟电路
块和帧同步检测电路
功能设置允许的BIC错误的次数,
的同步保护状态数
使用( 272 , 190 )码纠错
第4层的CRC校验码电路
用于片上帧存储器和内存控制电路
垂直校正
7.2 - MHz晶体振荡器电路
VICS解码器电路
三洋: QFP44MA
包装尺寸
建行是SANYO ELECTRIC CO 。 , LTD。的注册商标。
建行是三洋独创总线格式,所有的公交车
地址,由SANYO控制。
三洋电机有限公司。半导体公司经营业务总部
东京办事处东京大厦。 , 1-10 , 1丁目,上野,台东区,东京, 110-8534 JAPAN
51198RM ( OT )第5744-1 / 14
LC72705E
特定网络阳离子
绝对最大额定值
在Ta = 25 ° C,V
SS
= 0 V
参数
最大电源电压
输入电压
符号
V
DD
最大
V
IN
1
V
IN
2
V
OUT
1
V
OUT
2
I
OUT
钯最大
TOPR
TSTG
CE, CL , DI , RST , STNBY
销比V等
IN
1
DO
销比V等
OUT
1
BLOCK ,羊群, DO
Ta
≤
85°C
条件
评级
-0.3到+7.0
-0.3到+7.0
-0.3到V
DD
+ 0.3
-0.3到+7.0
-0.3到V
DD
+ 0.3
0 4.0
400
-40至+85
-55到+125
单位
V
V
V
V
V
mA
mW
°C
°C
输出电压
输出电流
允许功耗
工作温度
储存温度
允许的工作范围
在Ta = -40+ 85°C ,V
SS
= 0 V
参数
电源电压
输入高电平电压
符号
V
DD
V
IH
1
V
IH
2
V
IL
1
V
IL
2
F
OSC
V
XI
输入灵敏度
V
XI
[串行I / O * ]
时钟低级别的时间
时钟高电平时间
数据建立时间
数据保持时间
CE等待时间
CE建立时间
CE保持时间
数据锁存器更改时间
数据输出时间
4层CRC更改时间
记
*:
见串行数据时序图。
t
CL
t
CH
t
SU
t
HD
t
EL
t
ES
t
EH
t
LC
t
DDO
t
CRC
CL
CL
CL , DI
CL , DI
CL ,CE
CL ,CE
CL ,CE
CE
DO , CL
CRC4 , CL
277
0.7
0.7
0.7
0.7
0.7
0.7
0.7
0.7
555
0.7
s
s
s
s
s
s
s
s
ns
s
CL , CE, DI , RST , STNBY
MSK
适用于在相同的针与V
IH
1
适用于在相同的针与V
IH
2
该IC工作在一个范围内的频率
± 250 ppm的精度。
与电容耦合正弦波输入
TO X
IN
V
DD
= +4.5 V至+5.5 V
与电容耦合正弦波输入
TO X
IN
V
DD
= + 2.7V至+ 3.6V
400
条件
评级
民
2.7
0.7 V
DD
0.7 V
DD
V
SS
V
SS
7.2
典型值
最大
5.5
5.5
V
DD
0.3 V
DD
0.3 V
DD
单位
V
V
V
V
V
兆赫
输入低电平电压
振荡器频率
1500
毫伏有效值
400
900
毫伏有效值
电特性(1)
在V
DD
= +4.5至+5.5 V,在允许的工作范围
参数
符号
V
OH
1
输出高电平电压
V
OH
2
V
OL
1
输出低电平电压
V
OL
2
V
OL
3
输入高电平电流
I
IH
1
I
IH
2
I
IL
I
关闭
V
他的
R
f
I
DD
条件
I
O
= 1毫安, FILCK
I
O
= 2毫安, BLOCK ,羊群,
INT , CLK16 , DATA
I
O
= 1毫安,适用于在相同的针与V
OH
1
I
O
= 2毫安,适用于在相同的针与V
OH
2
I
O
= 2毫安, DO
V
IN
= 5.5 V , CE , CL , DI , RST , STNBY
V
IN
= V
DD
,输入引脚比我其他
IH
1
V
IN
= V
SS
, MSK , CL , CE, DI , RST ,
STNBY , TP0到TP8 , TPC1 2
TOSEL1 2 ,测试
V
O
= V
DD
, DO
MSK , CL , CE, DI , RST , STNBY
X
IN
, X
OUT
0.1 V
DD
1.0
16
25
评级
民
V
DD
– 1.0
V
DD
– 0.4
1.0
0.4
0.4
1.0
1.0
–1
5
典型值
最大
单位
V
V
V
V
V
A
A
A
A
V
M
mA
输入低电平电流
关闭输出漏电流
滞后电压
内部反馈电阻
漏电流
第5744-2 / 14
LC72705E
电特性(2)
在V
DD
= +2.7至+3.6 V,在允许的工作范围
参数
符号
V
OH
1
输出高电平电压
V
OH
2
V
OL
1
输出低电平电压
V
OL
2
V
OL
3
输入高电平电流
I
IH
1
I
IH
2
I
IL
I
关闭
V
他的
Rf
I
DD
条件
I
O
= 0.5毫安, FILCK
I
O
= 1毫安, BLOCK ,羊群,
INT , CLK16 , DATA
I
O
= 0.5毫安,适用于在相同的针与V
OH
1
I
O
= 1毫安,适用于在相同的针与V
OH
2
I
O
= 1毫安, DO
V
IN
= 5.5 V , CE , CL , DI , RST , STNBY
V
IN
= V
DD
,输入引脚比我其他
IH
1
V
IN
= V
SS
, MSK , CL , CE, DI , RST ,
STNBY , TP0到TP8 , TPC1 2
TOSEL1 2 ,测试
V
O
= V
DD
, DO
MSK , CL , CE, DI , RST , STNBY
X
IN
, X
OUT
0.1 V
DD
2.5
8
12
评级
民
V
DD
– 1.0
V
DD
– 0.4
1.0
0.4
0.4
1.0
1.0
–1
1
典型值
最大
单位
V
V
V
V
V
A
A
A
A
V
M
mA
输入低电平电流
关闭输出漏电流
滞后电压
内部反馈电阻
漏电流
框图
MSK信号输入
1T延迟
2T延迟
时钟
再生
MSK
更正
同步
再生
定时
控制
错误
更正
2层CRC
PN解码
数据
地址
VICS处理
存储阵列
4层CRC
输出控制
( CPU接口)
引脚分配
第5744-3 / 14
LC72705E
引脚功能
PIN号
7
26
27
28
32
30
44
9
12
13
14
15
16
17
18
19
6
8
20
21
4
10
11
23
22
24
25
34
35
36
37
39
41
42
43
针
MSK
CL
CE
DI
RST
STNBY
TEST
TP0
TP1
TP2
TP3
TP4
TP5
TP6
TP7
TP8
TPC1
TPC2
TOSEL1
TOSEL2
FILCK
CLK16
数据
块
植绒
CRC4
INT
IC0
IC1
IC2
IC3
IC4
IC5
IC6
IC7
内部连接。这些引脚必须悬空。
参考时钟输出为LV3400M / 03M
时钟再生显示器
解调后的数据监测
输出中的同步块一个较高的水平。
输出中的帧同步高电平。
4层CRCC检查结果输出
外部CPU中断信号
产量
必须连接在V
DD
或V
SS
.
输入
功能
76千赫的MSK信号的输入(来自LV3400M / 03M )
建行串行接口
时钟输入
数据控制输入
数据输入
系统复位输入端(低电平有效)
待机模式(高电平有效)
试验(必须连接在正常操作期间对地)。
输入
I / O
电路类型
29
DO
使用建行串行接口数据输出
产量
1
2
XIN
XOUT
系统时钟产生的晶体振荡器元件的连接
输入
产量
5, 31, 38
3, 33,40
V
DD
V
SS
电源( 2.7 5.5 V)
地
—
—
第5744-4 / 14
LC72705E
数据I / O技术
建行技术
三洋音频集成电路的输入,并使用三洋建行(计算机控制总线)标准,该标准是一个串行总线输出数据
格式。该IC采用8位地址,建行,并使用以下地址。
I / O模式
输入
产量
输入
地址
B0
0
1
0
B1
1
1
0
B2
0
0
1
B3
1
1
1
A0
1
1
1
A1
1
1
1
A2
1
1
1
A3
1
1
1
16位的控制数据输入
为输入时钟数据输出(CL)的
数据输入(以8比特为单位),用于第4层的CRC校验电路
功能
I / O模式datermined
数据输入时序
内部数据锁存
数据输出时序
注: DO引脚通常处于打开状态。
由于DO销是一个n沟道漏极开路引脚,所需要的数据所需的时间,从低电平变到高电平取决于的值
的上拉电阻。
第5744-5 / 14