注文コード第N条※ 6706
N※6706
91400
LC653706A/04A/02A
概要
CMOS LSI
中規模制御用
4 ビット 1 チップマイクロコンピュータ
LC653706A/04A/02Aは,½社CMOS4ビット1チップマイクロコンピュータLC650
0シリーズ内の中規模制御用機種であり,基本アーキテクチャおよび½令½系は同じになっている。I/O
ポートとして27本の高耐圧出力端子(蛍光表示管およびLED駆動可½),8本の入出力端子の合計35
本の端子を有し,デッキ,プレーヤなどの音響機器,事務機,通信機,自動車用機器,家電品など広い分野
の応用に適している。
特長
1) CMOS構造による½消費電力(½令によるスタンバイ機½付)
2) ROM/RAM
LC653706A
LC653704A
LC653702A
ROM:6K×8ビット,RAM:256×4ビット
ROM:4K×8ビット,RAM:256×4ビット
ROM:2K×8ビット,RAM:256×4ビット
3) ½令セット:LC6500シリーズ共通の81種
4) 動½温度:T½=40+85℃
5) 0.92m½の½令サイクルタイム
6) シリアルI/O内蔵
7) I/Oポート:合計35本
出力専用高耐圧ポート
入出力共通高耐圧ポート
入出力共通中耐圧ポート
8) 割り込み機½
タイマオーバフローによるベクタ割り込み(½令によるテストも可)
INT 端子,またはシリアルI/Oのフルエンプティによるベクタ割り込み(½令によるテストも可)
9) スタックレベル:8レベル(割り込みと共用)
10) タイマ:4ビット可変プリスケーラ+8ビットプログラマブルタイマ
11) ウォッチドッグリセット
4ビットフリーランタイマ+12ビットウォッチドッグタイマ
ウォッチドッグタイマリセット機½をオプションで割り付け可½
19本
8本
8本
Ver.1.01
D2195
91400 HK IM ◎保高No.6706-1 / 17
LC653706A/04A/02A
12) 短½波の連続パルス出力機½(PK0と兼用)
サイクルタイムの256倍周期/512倍周期を½フト切り換え可
13) システム仕様に適したクロック発振オプション選択ができる
発振回路オプション :1端子外部クロック
:2端子CF発振
分周路オプション :分周器なし,1/3分周器内蔵,1/4分周器内蔵
機½一覧比較表(LC6514B との比較)
項目
メ
モ
リ
ROM
LC653706A/04A/02A
6144×8ビット(370A)
4096×8ビット(3704A)
2048×8ビット(3702A)
256×4ビット
(3706A/04A/02A)
LC6514B
4096×8ビット
RAM
256×4ビット
½
令
内
蔵
機
½
フラグ,ワーキングレジスタ (16フラグ+8ワーキングレジスタ)×(16フラグ+8ワーキングレジスタ)×
1
1
½令セット
テーブル参照
割り込み
タイマ
スタックレベル
スタンバイ機½
ポートによる
スタンバイ解除方式
81(*1)
有
外部1,内部1
4ビット可変プリスケーラ+8ビットタ
イマ
8
HALT½令によるスタンバイ有
PA3=H→Lで解除
35本(2本増) (*2)
4/8ビット入出力
15V ½½½.(8本)
VDD45V(27本)
½H½または½L½レベルをポート単½でオ
プション選択可½(ポートC,Dのみ)
PU/ODオプション選択方式
有(サイクルタイムの256倍周期/
512倍周期)
0.92ms ( VDD ≧ 4.5V )
40℃+85℃
4.55.5V
3½A
½½½.(4MH½ CF)
セラミック発振(4MH½,800½H
½)
CF/RC選択
1/1,1/3,1/4選択
½H½または½L½レベルをポート単½でオ
プション選択可½(ポートC,Dのみ)
有
有
有
DIP42S,QIP48E
有
80
有
外部1,内部1
4ビット固定プリスケーラ+8ビットタ
イマ
8
HALT½令と
HOLD
端子の組み合わ
せにより2種類のスタンバイ有
PA30のうちいづれか1本のみ
L→Hで解除
33本
無
ノーマル耐圧(入出力8本,入力7本)
VDD45V(18本)
固定
プッシュプル出力/入力½フト切り替え
無
0.92ms ( VDD ≧ 4.5V )
30℃+70℃
4.06.0V
1½A
½½½.(800½H½ CF)
セラミック発振(800½H½)
無
無
無
無
有
無
DIP42S,QIP48
無
入
出
力
ポ
ー
ト
ポート数
シリアルポート
入出力耐圧
出力耐圧
リセット時出力レベル
入出力½式
短½波パルス出力
特
性
最小サイクルタイム
動½温度
電源電圧
電源電流
メイン発振
オ
プ
シ
ョ
ン
発振オプション
発振分周オプション
リセット時出力レベル
PU/OD
PD/OD
ウォッチドッグリセット
発
振
他
パッケージ
OTP
注)発振子,及び発振回路定数については,推奨回路決定次第順次アナウンスしていきますので、開発進捗状
況を必ずご確認ください。
(*1) 80½令が共通:LC6514Bから½加される½令:SB(ROM6K領域へのJMPに½用)
(*2) LC6514Bの HOLD,INT
入力専用ポート8本
入出力ノーマル耐圧ポート8本
2端子をポートに変更
=>入出力ポート8本
=>入出力高耐圧ポート8本
その他以下の変更有り
No.6706-2/17
LC653706A/04A/02A
端子配列
DIP-42S
端子名称
PA2 1
PA3 2
PF3/
INT
3
PF2/
SCK
4
PF1 / SO 5
PF0 / SI 6
PC0 7
PC1 8
PC2 9
PC3 10
PD0 11
PD1 12
PD2 13
PD3 14
PK0 15
PK1 16
PK2 17
PK3 18
水库
19
42 PA1
41 PA0
40 VDD
39 PO2
38 VP
37 P 01
36 PO0
35 PN3
34 PN2
33 PN1
32 PN0
31 PM3
30 PM2
29 PM1
28 PM0
27 PL3
26 PL2
25 PL1
24 PL0
23 OSC2
22 OSC1
OSC1 , OSC2 :システムOSC用セラミック発振子
RES :リセット
PA0~3 :入出力共通ポートA0~3
PF0~3 :入出力共通ポートF0~3
PC0~3 :入出力共通ポートC0~3
PD0~3 :入出力共通ポートD0~3
PK03:出力ポート
PL03:出力ポート
PM03:出力ポート
PN03:出力ポート
PO02:出力ポート
TEST :テスト
VP:高耐圧ポートプルダウン抵抗用负荷电源
INT :割り込み要求端子
SI :シリアル入力端子
SO :シリアル出力端子
SCK :シリアルクロック入出力端子
K03
L03
M03
N03
O02
高耐圧
ドライバ内蔵
高耐圧
ドライバ内蔵
中耐圧
测试20
VSS 21
外½図
3025B (单位:mm)
三洋: DIP42S ( 600mil )
No.6706-3/17
LC653706A/04A/02A
システムブロック図
LC653706A/04A/02A
PA0-3
端口A
I / O缓冲器
内存
F
WR
PC
堆栈1
|
只读存储器
OSC
OSC1
OSC2
水库
DP
堆栈8
IR
I.DEC
PC0-3
端口C
TEST
VDD
VSS
系统总线
PD0-3
端口D
E
串行
移
注册
低位
串行
模式
注册
AC
ALU
串行
模式
注册
STS
CF ZF EXTF TMF
CSF ZSF
TM
INT
CTL
PF1/SO
4/8位
F
ポート と 共通
I / O总线
4位
PF0/SI
4/8位
PF2/
SCK
PF3/
INT
串行
移
注册
较高的数字
端口F
端口
口L
M口
端口N
港
PF 0-3
PK 0-3
PL 0-3
下午0-3
PN 0-3
PO 0-2
内存
F
WR
AC
ALU
DP
E
CTL
OSC
TM
STS
:
:
:
:
:
:
:
:
:
:
:
データ
フラグ
メモリ
只读存储器
PC
INT
IR
I.DEC
:
:
:
:
:
プログラム
プログラム
割り込み制御
メモリ
カウンタ
レジスタ
デコーダ
ワーキングレジスタ
アキュムレータ
論理演算ユニット
データ ポインタ
E レジスタ
コントロールレジスタ
発振回路
タイマ
ステータスレジスタ
インストラクション
インストラクション
CF , CSF :
采埃孚, ZSF :
EXTF
TMF
:
:
キャリーフラグ,キャリーセイブフラグ
ゼロフラグ,ゼロセイブフラグ
外部割り込み要求フラグ
内部割り込み要求フラグ
開発サポート
LC653706/3704/3702の開発にあたって次のものを準備中です。
① ユーザーズマニュアル
「LC653706/3704/3702ユーザーズマニュアル」
② 開発ツールマニュアル
「EVA60000ユーザーズマニュアル」を参照してください。
*カタログの名称は暫定であるため,ご請求の際には必ず弊社までご確認ください。
③ 開発ツール
a. プログラム開発用(EVA86000システム)
b. プログラム評価用
EPROM内蔵型マイコン 〈LC65E3706〉
No.6706-5/17