L64388
远程访问处理器
( RAP )芯片
数据表
该L64388远程访问处理器( RAP )芯片是一种常规 -
目的的,高性能的通信处理器,用于远程访问
应用,包括高速以太网LAN到WAN
互联。基于LSI Logic的CoreWare
的方法,该
RAP芯片内部集成了MIPS RISC处理器, DMA控制器,以太网
控制器,并在一个单一的串行广域网控制器(的SWC )
芯片。在RAP芯片还包括外围部件互连
(PCI)接口,用于连接到一个33兆赫, 32位的PCI总线。它包含一个
调制解调器接口,集成语音和数据端口。
图1示出在一般的网络互联应用的RAP的芯片。
10 / 100M的以太网LAN或服务器数据TRAF连接C对本地数据TRAF科幻
在PCI总线上被internetworked各种WAN技术
包括POTS (普通老式电话系统), ISDN(综合业务
数字网) ,或高速数字广域网,如ADSL (非对称
数字用户线路) , DS-1 / E -1, DS-3 ,或HFC (混合音响贝尔同轴) 。
图1 RAP互联应用
10/100兆位以太网
工作站
ETHERNET
PORT
远程访问
处理器
ISDN
基本速率接口( BRI )小音响CE认证/
首页连接的CE
高速数字
( SOHO)的
ISDN
广域网
V.34
V.34模拟
类似物
高速
数字
手提
工作站
PCI
服务器
网络服务器
服务器
1998年5月
版权所有 1995年-1998年由LSI Logic公司。版权所有。
1
特点
全双工, 10和100 Mbit / s的
32位, 33 - MHz的PCI接口
以太网LAN连接
在全双工数据传输速率高达
52兆比特/秒( 4端口)
MiniRISC
基于HDLC的广域网连接
诊断/控制台端口
基本速率ISDN连接
MIPS CW4011
处理器( 160 MIPS的峰值,
110 MIPS持续)
接口
集成内存控制器
采用PCI可扩展连接
V.34调制解调用的连接
语音连接
G10
-p 3.3 V , 0.35 μ CMOS
制造技术
实时时钟
多通道DMA控制器
多协议支持的硬件
为HDLC ,透明,
启动/停止通信
272引脚塑料球栅阵列
( PBGA )封装
功能说明
图2示出了RAP芯片的功能方框图。本节
简要地描述了主要模块。
该
CW4011 MiniRISC处理器
是基于一个超标量设计,
表演在160原生峰值MIPS和110 MIPS持续在80兆赫。
它连接到一个16K字节的指令高速缓存和8 KB数据缓存。
该高速缓存是直接映射的,或2路组相联。该
CW4011采用大端数据格式。它提供了一个引导源
选项,以无论是从一个字节宽的EPROM或来自的源
PCI总线。
该
多通道DMA控制器(DMAC)
提供7全双工
通道。它在执行可编程的突发长度的内存操作
的1 ,2,4 ,或8字。 DMAC的支持分散收集和任意
字节对齐。
2
L64388远程访问处理器( RAP )芯片
该
以太网接口
包含的介质无关接口(MII )
直接连接到一个外部PHY 。此接口为两种
半双工或全双工。它的数据传输速率可以是10兆比特(IEEE 802.3)
或100兆位( IEEE 802.3u标准),媒体访问控制。它会自动重试
当发生碰撞时的网络连接第一个64字节的内发送帧。该
以太网接口采用17远程监控( RMON )统计
计数器,支持网络管理。
在RAP芯片包含四个
多协议串行广域网接口。
这些
接口支持HDLC (高级数据链路控制) ,透明,
启动/停止协议。的最大数据速率是52兆比特/秒为计时
同步接口。数字锁相环(DPLL ),用于nonclocked
同步接口支持数据传输速率高达5.0 Mb / s的。广域网
接口提供了自动波特率检测开始/停止和时钟
率测量的外部时钟同步线。线路编码
对NRZ , NRZI , FM0 , FM1和是一个可编程选项。图3示出了
WAN口连通性。
图3 WAN口连接选项
1以太网
4多协议WAN
ETHERNET
RAP芯片
SWC
SWC
SWC
SWC
ETHERNET
RAP芯片
ISDN BRI
1以太网2 ISDN BRI
V.34
ISDN BRI
多功能设备
V.34
ETHERNET
RAP芯片
ISDN BRI
SWC
该
外围组件互连(PCI )接口
符合
PCI版本2.1 。该总线是32位宽,传输速率最高至数据
33兆赫。它符合PCI 5 V和3.3 V信号环境。
在RAP的芯片可能是骗子网络gured无论是作为PCI主机或PCI卫星。
额外的LAN / WAN端口,多个RAP芯片或服务器CON连接gurations
可以连接到PCI接口。作为PCI主机时, RAP芯片提供
一个内部仲裁器最多两个PCI卫星的无缝连接。在
无论是主机或卫星模式下, RAP PCI接口作为无论是
主站或从站。它包含独立的主机和从机读
4
L64388远程访问处理器( RAP )芯片
写FIFO中。它提供了PCI主机RAP消息邮箱,并
提供了智能I / O (I硬件支持
2
O) 。它包含一个
分散/聚集DMA和从桥到本地存储器接口。
该
分时多工
( TDM)的
串行接口
包含
,在数据速率独立的发送和接收TDM通道
高达20MHz 。这个接口支持ISDN的IOM -2 ,IDL, T1 / E1,并
其他TDM应用。它连接到多达四个双向串行
外设控制器为IOM - 2 M和C / I通道。它还连接
四HDLC通道,互连串行广域网控制器。
该
串行外设接口(SPI )
是同步的,双向
接口,用于ISDN的收发管理。
该
调制解调器接口
支持两个串行端口。在第一个连接的串行端口
接口线路编解码器/ DAA用于模拟调制解调器应用。它
速率数据传输速率达56千位/秒。第二个串行端口接口
一个语音编解码器的语音应用。调制解调器接口可以
交替路线V.34线路和语音网络TRAF C到一个ISDN B信道。
该
通用异步接收器/发送器(UART)
支持
启动/停止TRAF连接C到线路速率高达1.5 Mb / s的。它提供了硬件
自动波特率检测( ABRD )的支持。
该
计时器
块是由四个通用16位定时器和
一个32位看门狗定时器。
该
实时时钟(RTC)
测量时,分,并用秒
0.04秒的分辨率。
该
本地存储器接口
包含一个集成的内存控制器
32位的SDRAM , 8位闪存PROM中,和外围设备。这也
包含一个SDRAM的刷新控制器。它支持高达64兆字节
DRAM和闪存16M字节。
该
通用中断/控制接口
( GPIO )提供12
作为额外的中断输入可编程,双向引脚或
控制输出。
该
TAP控制器
支持边界扫描测试。该芯片RAP
支持全扫描/ ATPG和IDDQ工厂测试。
L64388远程访问处理器( RAP )芯片
5