KS7301B
概述
KS7301B是CMOS集成电路设计的数码摄像机
系统。这款处理器兼容NTSC / PAL &您好,
带/普通摄像机系统。
数码相机处理器
160-QFP-2424
特点
- 亮度&色度信号游行
- 内置时序发生器
- 内置同步。发电机
- 内置在内存中检测部件
( 16位×64字* 2页)
- 内置1H延迟线( 1H * 2 , 8位* 910 )
- 内置编码器支持PAL / NTSC
- 内置DIS接口模块
- 内置超级拼版功能
- 内置标题混音座
- 兼容标准/嗨 - 带系统
- 内置微控制器的接口模块
订购信息
设备
KS7301B
包
160-QFP-2424
工作温度
-20°C ~ +75°C
框图
SDATA
LD
DHD
DYD
DISRSTN
FLD
LSSE
TST0
TST1
<7 : 0>
<7 : 0>
HEODN
VEODN
DOS <7 : 0>
DIS <7 : 0>
DM
(检测模块)
CPM
(色彩处理
模块)
MATM
(矩阵模块)
EM
(编码模块)
SPDAC
SPDAY
FSC
SYNC
LALT
BF
米 - BUS
X1
X2
X3
X4
PCK
SCK
H1
H2
XSG1
XSG2
ID
SSA <19 : 0>
TGM
(时序发生模块)
BIM
(总线接口模块)
SIM卡
(添加模块)
SSD <7 : 0>
VCOL<2 : 0>
RESETN
DCPN
SAM8NECN
VBLK
VDATA
SOEN
斯文
SCSROMN
VVD
VHD
SCSRAMN
AD<7.0>
PALNTN
HIB
DCPCSN
ASTB
WRN
RDN
WAITN
XPG
SHD
SHP
XSUB
CLP1
CLP2
CLP3
CLP4
V1
V2
V3
V4
PBLK
SPO
PC
KS7301B
数码相机处理器
引脚说明
(续)
号
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
符号
DCPN
X3
X4
V
SS
V
SS
PALNTN
HI8
RESETN
V
DD
PC
VSSIN
DCPCSN
WAITN
DSN ( RDN )
ASN (AS)的
RWN
AD<0>
AD<1>
AD<2>
AD<3>
AD<4>
AD<5>
AD<6>
AD<7>
VSS
VHD
VVD
SAM8NECH
VBLK
VSSIN
VCOL<0>
VCOL<1>
VCOL<2>
VDATA
SOEN
斯文
SCSROMN
SCSRAMN
SSD<0>
SSD<1>
I / O
I
I
O
-
-
I
I
I
-
O
-
I
O
I
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
-
I
I
I
O
-
O
O
O
O
O
O
O
O
I / O
I / O
描述
IC测试引脚
4fsc的X - TAL输入为PAL ( 17.73447MHz )
4fsc的X - TAL输出为PAL
地面X - TAL
地
PAL / NTSC模式选择引脚离子
760H / 510H CCD模式选择引脚
IC复位输入
I / O电源
相比较器输出的PAL PLL
地( INTRENAL )
DCP片选引脚(低电平有效)
等待微电脑接口(低电平有效)
备注
*3
*4
*5
*6
*7
微控制器的地址/数据总线I / O
地
VCR部分高清脉冲( VCR PB模式标题混合)
VCR部分VD脉冲( VCR PB模式标题混合)
微控制器类型选择引脚( SAM8 :高, NEC :低)
标题空白信号VCR PB模式混合标题
地(内部)
标题颜色信号VCR PB模式混合标题
标题数据使能信号VCR PB模式混合标题
ROM启用叠加(低电平有效)
RAM启用叠加(低电平有效)
ROM片选叠加(低电平有效)
RAM的片选信号叠加(低电平有效)
存储器接口数据的I / O叠加
KS7301B
数码相机处理器
引脚说明
(续)
号
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
符号
VDD
SSD<2>
SSD<3>
SSD<4>
SSD<5>
SSD<6>
SSD<7>
SSA<0>
SSA<1>
SSA<2>
SSA<3>
SSA<4>
SSA<5>
SSA<6>
VSS
SSA<7>
SSA<8>
SSA<9>
SSA<10>
SSA<11>
SSA<12>
SSA<13>
SSA<14>
SSA<15>
SSA<16>
SSA<17>
SSA<18>
SSA<19>
SPDAY
FSC
BF
SYNC
LALT
SPDAC
Y<0>
Y<1>
Y<2>
Y<3>
Y<4>
VSS
I / O
-
I / O
I / O
I / O
I / O
I / O
I / O
O
O
O
O
O
O
O
-
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
-
描述
电源的I / O
存储器接口数据的I / O叠加
备注
存储器接口地址输出为叠加
地
存储器接口地址输出为叠加
存储器接口地址输出为叠加
D / A转换器采样时钟Y信号( PCK )
色度副载波( NTSC : 3.7595MHz , PAL : 4.4336MHz )
爆标志脉冲
视频复合同步信号
行Atternate脉冲PAL
D / A转换器采样时钟为C信号(为4fsc )
Y视频信号输出
地