添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符K型号页 > 首字符K的型号第211页 > K7A801801M
K7A803601M
K7A801801M
文档标题
256Kx36 & 512Kx18同步SRAM
256Kx36 & 512Kx18位同步流水线突发SRAM
修订历史
版本号
0.0
0.1
历史
最初的草案
修改DC特性(输入漏电流测试条件)
表V
DD
=V
SS
到V
DD
到最大。
删除119BGA封装类型。
改变直流特性。
I
SB
从65毫安到110毫安值在-72
I
SB
从60毫安到110毫安值在-85
I
SB
在50mA至100mA值在-10
I
SB1
在10mA至30mA的价值
I
SB2
在10mA至30mA的价值
1.更改吨
CD
从4.0ns到4.2ns的-85 。
改变的吨
OE
从4.0ns到4.2ns的-85 。
2.改变DC的IC卡和参数条件
ICC ;从375毫安400mA的电流,在-72 ,
从340毫安到380毫安在-85 ,
从300毫安至350mA -10 ,
I
SB
;从110毫安到130毫安在-72 ,
从110毫安到130毫安在-85 ,
从100mA至120毫安-10
A
DD
V
DDQ
电源电压( 2.5V )
改变了V
OL
从0.2V到0.4V ,在2.5V的I / O最大值。
最终规格发布。
1.删除V
DDQ
电源电压( 2.5V I / O)
1.添加V
DDQ
电源电压( 2.5V I / O)
草案日期
五月。 07 。 1998年
六月0.08 。 1998年
备注
初步
初步
0.2
0.3
8月20日1998年
8月27日1998年
初步
初步
0.4
九月09. 1998年
初步
0.5
0.6
1.0
2.0
3.0
12月10日1998年
12月23日1998年
1月29日1999
2月25日1999
五月。 13. 1999
初步
初步
最终科幻
最终科幻
最终科幻
所附的数据表准备并批准三星电子。 SAMSUNG ELECTRONICS CO 。 , LTD 。保留随时更改的权利
规格。三星电子将评估并在该设备的参数回复您的要求和问题。如果您有任何ques-
系统蒸发散,请联系三星分支机构靠近你的办公室,电话或联系总部。
-1-
1999年5月
修订版3.0
K7A803601M
K7A801801M
256Kx36 & 512Kx18同步SRAM
256Kx36 & 512Kx18位同步流水线突发SRAM
特点
同步操作。
2级流水线操作, 4连拍。
片地址计数器。
自定时写周期。
在片内地址和控制寄存器。
3.3V + 0.165V / -0.165V电源。
I / O电源电压3.3V + 0.165V / -0.165V用于3.3VI / O
或+ 2.5V 0.4V / -0.125V为2.5V的I / O
5V容限输入除I / O引脚。
字节写入功能。
全局写使能控制一个完整的总线宽度写。
通过ZZ信号掉电状态。
LBO引脚允许任何一个交错突发或线性的选择
耳边一阵。
三个芯片使简单的深度扩展没有数据
争只为TQFP ; 2cycle启用, 2cycle禁用。
异步输出使能控制。
ADSP , ADSC , ADV突发控制引脚。
TTL电平的三态输出。
100 - TQFP- 1420A套餐
概述
该K7A803601M和K7A801801M是9437184位同步
异步的静态随机存取存储器设计用于高
奔腾和Power PC的性能二级缓存
基础的系统。
它是作为36 ( 18 )比特和英特256K ( 512K )的话
炉排地址和控制寄存器,一个2比特的脉冲串地址
计数器并增加了一些新功能的高性能
高速缓存RAM的应用; GW , BW , LBO , ZZ 。写周期
内部自定时和同步。
全总线宽度写入由GW完成,每个字节写操作per-
通过WEX和BW的结合时, GW高而形成的。
与CS
1
高, ADSP被封锁控制信号。
突发周期可以与任一地址的状态发起亲
处理器( ADSP )或地址状态高速缓存控制器( ADSC )
输入。内部中产生后续的突发地址
该系统的脉冲串序列,并且由脉冲串控制
地址前进( ADV )的输入。
LBO引脚的直流操作,决定了突发序列(线性
或交错) 。
ZZ引脚控制掉电状态,并降低待机电流
租不管CLK的。
该K7A803601M和K7A801801M使用SAM-制造
SUNG的高性能CMOS技术,可
在一个100引脚TQFP封装。多个电源和地引脚
利用以减少地面反弹。
快速访问TIMES
参数
周期
时钟存取时间
输出启用访问时间
符号-14 -11
t
CYC
t
CD
t
OE
7.2
4.0
4.0
8.5
4.2
4.2
-10
10
4.5
4.5
单位
ns
ns
ns
逻辑框图
CLK
LBO
控制
注册
ADV
ADSC
突发控制
逻辑
BURST
地址
计数器
A
0
~A
1
A
0
~A
17
OR A
0
~A
18
地址
注册
A
2
~A
17
OR A
2
~A
18
A′
0
~A′
1
256Kx36 , 512Kx18
内存
ARRAY
ADSP
CS
1
CS
2
CS
2
GW
BW
WEX
( X = A ,B,C , d或一,二)
OE
ZZ
数据在
注册
控制
注册
控制
逻辑
产量
注册
卜FF器
DQA
0
DQD
7
或DQa0 DQb7
DQPa DQPd
DQPa , DQPb
-2-
1999年5月
修订版3.0
K7A803601M
K7A801801M
引脚配置
( TOP VIEW )
256Kx36 & 512Kx18同步SRAM
ADSC
ADSP
世界环境日
WEB
WEA
WEC
ADV
83
CLK
CS
1
CS
2
CS
2
V
DD
GW
V
SS
BW
OE
A
6
A
7
A
8
82
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
81
A
9
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
V
DD
A
5
A
4
A
3
A
2
A
1
A
0
A
17
A
10
A
11
A
12
A
13
A
14
A
15
LBO
北卡罗来纳州
北卡罗来纳州
V
SS
引脚名称
符号
A
0
- A
17
引脚名称
地址输入
TQFP PIN NO 。
符号
V
DD
V
SS
北卡罗来纳州
DQA
0
~a
7
DQB
0
~b
7
DQC
0
~c
7
DQD
0
~d
7
DQPa P
d
V
DDQ
V
SSQ
引脚名称
电源( + 3.3V )
无连接
数据输入/输出
TQFP PIN NO 。
15,41,65,91
17,40,67,90
14,16,38,39,42,66
52,53,56,57,58,59,62,63
68,69,72,73,74,75,78,79
2,3,6,7,8,9,12,13
18,19,22,23,24,25,28,29
51,80,1,30
4,11,20,27,54,61,70,77
5,10,21,26,55,60,71,76
32,33,34,35,36,37,43
44,45,46,47,48,49,50
81,82,99,100
ADV
突发地址进展
83
ADSP
地址状态处理器84
ADSC
地址状态控制器85
CLK
时钟
89
CS
1
芯片选择
98
CS
2
芯片选择
97
CS
2
芯片选择
92
WEX ( X = A,B , C,D )字节写入输入
93,94,95,96
OE
OUTPUT ENABLE
86
GW
全局写使能
88
BW
字节写使能
87
ZZ
掉电输入
64
LBO
突发模式控制
31
北卡罗来纳州
输出电源
( 2.5V或3.3V )
输出地
注意:
1. A
0
AND A
1
是地址字段的两个最低显著位( LSB),并设置内部突发计数器,如果脉冲串是期望的。
2.引脚42为地址位为16Mb的保留。
-3-
A
16
50
DQPc
DQC
0
DQC
1
V
DDQ
V
SSQ
DQC
2
DQC
3
DQC
4
DQC
5
V
SSQ
V
DDQ
DQC
6
DQC
7
北卡罗来纳州
V
DD
北卡罗来纳州
V
SS
DQD
0
DQD
1
V
DDQ
V
SSQ
DQD
2
DQD
3
DQD
4
DQD
5
V
SSQ
V
DDQ
DQD
6
DQD
7
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
( 20毫米X 14毫米)
K7A803601M(256Kx36)
DQPb
DQB
7
DQB
6
V
DDQ
V
SSQ
DQB
5
DQB
4
DQB
3
DQB
2
V
SSQ
V
DDQ
DQB
1
DQB
0
V
SS
北卡罗来纳州
V
DD
ZZ
DQA
7
DQA
6
V
DDQ
V
SSQ
DQA
5
DQA
4
DQA
3
DQA
2
V
SSQ
V
DDQ
DQA
1
DQA
0
DQPa
1999年5月
修订版3.0
K7A803601M
K7A801801M
引脚配置
( TOP VIEW )
256Kx36 & 512Kx18同步SRAM
ADSC
ADSP
WEB
WEA
ADV
83
北卡罗来纳州
北卡罗来纳州
CLK
CS
1
CS
2
CS
2
V
DD
GW
V
SS
BW
OE
A
6
A
7
A
8
82
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
81
A
9
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
V
DD
A
5
A
4
A
3
A
2
A
1
A
0
A
18
A
11
A
12
A
13
A
14
A
15
A
16
LBO
北卡罗来纳州
北卡罗来纳州
V
SS
引脚名称
符号
A
0
- A
18
引脚名称
地址输入
TQFP PIN NO 。
32,33,34,35,36,37,43
44,45,46,47,48,49,50
80,81,82,99,100
83
84
85
89
98
97
92
93,94
86
88
87
64
31
符号
V
DD
V
SS
北卡罗来纳州
引脚名称
电源( + 3.3V )
无连接
TQFP PIN NO 。
15,41,65,91
17,40,67,90
1,2,3,6,7,14,16,25,28,29,
30,38,39,42,51,52,53,56,
57,66,75,78,79,95,96
58,59,62,63,68,69,72,73
8,9,12,13,18,19,22,23
74,24
4,11,20,27,54,61,70,77
5,10,21,26,55,60,71,76
ADV
ADSP
ADSC
CLK
CS
1
CS
2
CS
2
WEX
OE
GW
BW
ZZ
LBO
突发地址进展
地址状态处理器
地址状态控制器
时钟
芯片选择
芯片选择
芯片选择
字节写输入
OUTPUT ENABLE
全局写使能
字节写使能
掉电输入
突发模式控制
DQA
0
~ a
7
DQB
0
~ b
7
DQPa ,铅
V
DDQ
V
SSQ
北卡罗来纳州
数据输入/输出
输出电源
( 2.5V或3.3V )
输出地
注意:
1. A
0
AND A
1
是地址字段的两个最低显著位( LSB),并设置内部突发计数器,如果脉冲串是期望的。
2.引脚42为地址位为16Mb的保留。
-4-
A
17
50
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
V
DDQ
V
SSQ
北卡罗来纳州
北卡罗来纳州
DQB
0
DQB
1
V
SSQ
V
DDQ
DQB
2
DQB
3
北卡罗来纳州
V
DD
北卡罗来纳州
V
SS
DQB
4
DQB
5
V
DDQ
V
SSQ
DQB
6
DQB
7
DQPb
北卡罗来纳州
V
SSQ
V
DDQ
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
( 20毫米X 14毫米)
K7A801801M(512Kx18)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
10
北卡罗来纳州
北卡罗来纳州
V
DDQ
V
SSQ
北卡罗来纳州
DQPa
DQA
7
DQA
6
V
SSQ
V
DDQ
DQA
5
DQA
4
V
SS
北卡罗来纳州
V
DD
ZZ
DQA
3
DQA
2
V
DDQ
V
SSQ
DQA
1
DQA
0
北卡罗来纳州
北卡罗来纳州
V
SSQ
V
DDQ
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
1999年5月
修订版3.0
K7A803601M
K7A801801M
功能说明
256Kx36 & 512Kx18同步SRAM
该K7A803601M和K7A801801M是设计成支持接入的顺序的猝发地址同步SRAM
电源基于PC的微处理器。所有输入(除OE , LBO和ZZ )的采样时钟的上升沿。的开始和
的突发访问时间由ADSC , ADSP和ADV和片选引脚控制。
在访问被与片选信号和输出使能信号使能。等待状态插入与ADV访问。
当ZZ被拉高,将SRAM将进入掉电状态。此时, SRAM的内部状态被保存。当ZZ
返回到低, SRAM通常的唤醒时间2cycles后运行。 ZZ引脚被拉低内部。
读周期与ADSP (不论WEX和ADSC的)使用新的外部地址开始读入片内地址
注册时ADSP采样为低电平时,芯片选择采样活跃,输出缓冲器使能OE 。在读操作
ATION由当前地址访问的单元阵列,在所述数据输出寄存器由CLK的上升沿登记的数据,是CAR-
里德由CLK的下一个上升沿的数据输出缓冲器。的数据,在数据输出缓冲器注册,被投影到输出
销。 ADV被忽略的时钟边沿采样ADSP断言,但采样随后的时钟边缘。地址
对于突发的下一次访问内部增加时WEX进行采样和高ADV采样为低电平。和ADSP被封杀
通过禁用CS控制信号
1
.
所有字节写入是通过网关进行( BW和WEX的regaedless 。 ),并且每个字节写入由BW和WEX的组合进行
当GW高。
写周期被禁用输出缓冲器, OE和认定WEX进行。 WEX是在时钟边沿采样为忽略
普莱斯ADSP低,但被采样在随后的时钟边沿。输出缓冲器被禁用时WEX进行采样
低( OE的regaedless ) 。数据移入数据输入寄存器时,采样WEX低。地址在内部增加的
突发的下一个地址,如果两个WEX和ADV采样低。单个字节的写周期是由任意一个或多个字节进行
写使能采样到低电平信号( WEA , WEB , WEC或周三) 。在WEA控制DQA
0
DQA
7
和DQPa , Web控件DQB
0
DQB
7
和DQPb , WEC控制DQC
0
DQC
7
和DQPc ,以及周三的控制DQD
0
DQD
7
和DQPd 。读或写周期也可以是initi-
ated ,而不是与ADSP ADSC 。与ADSC和ADSP因为是如下启动周期之间的差异;
ADSP必须进行采样时,高ADSC采样为低电平启动与ADSC一个周期。
WEX进行采样,对采样的ADSC低(和ADSP高)相同的时钟边沿。
对于突发访问被生成的地址,如下所示,色同步信号序列的开始点是由外部提供的
地址。猝发地址计数器绕回至其初始状态完成时。突发序列是由国家决定的
LBO引脚的。当该引脚为低电平时,线性突发序列被选择。当该引脚为高电平,交错突发序列被选择。
突发序列表
LBO引脚
科幻RST地址
案例1
A
1
0
0
1
1
A
0
0
1
0
1
A
1
0
0
1
1
案例2
A
0
1
0
1
0
A
1
1
1
0
0
案例3
A
0
0
1
0
1
(交错突发)
案例4
A
1
1
1
0
0
A
0
1
0
1
0
(线性脉冲串)
第四地址
BQ表
LBO引脚
科幻RST地址
案例1
A
1
0
0
1
1
A
0
0
1
0
1
A
1
0
1
1
0
案例2
A
0
1
0
1
0
A
1
1
1
0
0
案例3
A
0
0
1
0
1
A
1
1
0
0
1
案例4
A
0
1
0
1
0
第四地址
注意:
1. LBO引脚必须连接到高或低,和漂浮状态决不允许
.
异步真值表
手术
睡眠模式
取消
ZZ
H
L
L
L
L
OE
X
L
H
X
X
I / O状态
高-Z
DQ
高-Z
DIN,高Z
高-Z
笔记
1, X表示"Don
吨Care" 。
2. ZZ引脚被拉低国内
3.对于写周期之后的读周期即,输出缓冲器必须是
用OE停用,否则会发生数据总线争。
4.睡眠模式是指断电状态,其中待机电流不
不依赖于周期时间。
5.取消选中表示掉电状态,其中待机电流
取决于循环时间。
-5-
1999年5月
修订版3.0
K7A803601M
K7A801801M
文档标题
256Kx36 & 512Kx18同步SRAM
256Kx36 & 512Kx18位同步流水线突发SRAM
修订历史
版本号
0.0
0.1
历史
最初的草案
修改DC特性(输入漏电流测试条件)
表V
DD
=V
SS
到V
DD
到最大。
删除119BGA封装类型。
改变直流特性。
I
SB
从65毫安到110毫安值在-72
I
SB
从60毫安到110毫安值在-85
I
SB
在50mA至100mA值在-10
I
SB1
在10mA至30mA的价值
I
SB2
在10mA至30mA的价值
1.更改吨
CD
从4.0ns到4.2ns的-85 。
改变的吨
OE
从4.0ns到4.2ns的-85 。
2.改变DC的IC卡和参数条件
ICC ;从375毫安400mA的电流,在-72 ,
从340毫安到380毫安在-85 ,
从300毫安至350mA -10 ,
I
SB
;从110毫安到130毫安在-72 ,
从110毫安到130毫安在-85 ,
从100mA至120毫安-10
A
DD
V
DDQ
电源电压( 2.5V )
改变了V
OL
从0.2V到0.4V ,在2.5V的I / O最大值。
最终规格发布。
1.删除V
DDQ
电源电压( 2.5V I / O)
1.添加V
DDQ
电源电压( 2.5V I / O)
草案日期
五月。 07 。 1998年
六月0.08 。 1998年
备注
初步
初步
0.2
0.3
8月20日1998年
8月27日1998年
初步
初步
0.4
九月09. 1998年
初步
0.5
0.6
1.0
2.0
3.0
12月10日1998年
12月23日1998年
1月29日1999
2月25日1999
五月。 13. 1999
初步
初步
最终科幻
最终科幻
最终科幻
所附的数据表准备并批准三星电子。 SAMSUNG ELECTRONICS CO 。 , LTD 。保留随时更改的权利
规格。三星电子将评估并在该设备的参数回复您的要求和问题。如果您有任何ques-
系统蒸发散,请联系三星分支机构靠近你的办公室,电话或联系总部。
-1-
1999年5月
修订版3.0
K7A803601M
K7A801801M
256Kx36 & 512Kx18同步SRAM
256Kx36 & 512Kx18位同步流水线突发SRAM
特点
同步操作。
2级流水线操作, 4连拍。
片地址计数器。
自定时写周期。
在片内地址和控制寄存器。
3.3V + 0.165V / -0.165V电源。
I / O电源电压3.3V + 0.165V / -0.165V用于3.3VI / O
或+ 2.5V 0.4V / -0.125V为2.5V的I / O
5V容限输入除I / O引脚。
字节写入功能。
全局写使能控制一个完整的总线宽度写。
通过ZZ信号掉电状态。
LBO引脚允许任何一个交错突发或线性的选择
耳边一阵。
三个芯片使简单的深度扩展没有数据
争只为TQFP ; 2cycle启用, 2cycle禁用。
异步输出使能控制。
ADSP , ADSC , ADV突发控制引脚。
TTL电平的三态输出。
100 - TQFP- 1420A套餐
概述
该K7A803601M和K7A801801M是9437184位同步
异步的静态随机存取存储器设计用于高
奔腾和Power PC的性能二级缓存
基础的系统。
它是作为36 ( 18 )比特和英特256K ( 512K )的话
炉排地址和控制寄存器,一个2比特的脉冲串地址
计数器并增加了一些新功能的高性能
高速缓存RAM的应用; GW , BW , LBO , ZZ 。写周期
内部自定时和同步。
全总线宽度写入由GW完成,每个字节写操作per-
通过WEX和BW的结合时, GW高而形成的。
与CS
1
高, ADSP被封锁控制信号。
突发周期可以与任一地址的状态发起亲
处理器( ADSP )或地址状态高速缓存控制器( ADSC )
输入。内部中产生后续的突发地址
该系统的脉冲串序列,并且由脉冲串控制
地址前进( ADV )的输入。
LBO引脚的直流操作,决定了突发序列(线性
或交错) 。
ZZ引脚控制掉电状态,并降低待机电流
租不管CLK的。
该K7A803601M和K7A801801M使用SAM-制造
SUNG的高性能CMOS技术,可
在一个100引脚TQFP封装。多个电源和地引脚
利用以减少地面反弹。
快速访问TIMES
参数
周期
时钟存取时间
输出启用访问时间
符号-14 -11
t
CYC
t
CD
t
OE
7.2
4.0
4.0
8.5
4.2
4.2
-10
10
4.5
4.5
单位
ns
ns
ns
逻辑框图
CLK
LBO
控制
注册
ADV
ADSC
突发控制
逻辑
BURST
地址
计数器
A
0
~A
1
A
0
~A
17
OR A
0
~A
18
地址
注册
A
2
~A
17
OR A
2
~A
18
A′
0
~A′
1
256Kx36 , 512Kx18
内存
ARRAY
ADSP
CS
1
CS
2
CS
2
GW
BW
WEX
( X = A ,B,C , d或一,二)
OE
ZZ
数据在
注册
控制
注册
控制
逻辑
产量
注册
卜FF器
DQA
0
DQD
7
或DQa0 DQb7
DQPa DQPd
DQPa , DQPb
-2-
1999年5月
修订版3.0
K7A803601M
K7A801801M
引脚配置
( TOP VIEW )
256Kx36 & 512Kx18同步SRAM
ADSC
ADSP
世界环境日
WEB
WEA
WEC
ADV
83
CLK
CS
1
CS
2
CS
2
V
DD
GW
V
SS
BW
OE
A
6
A
7
A
8
82
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
81
A
9
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
V
DD
A
5
A
4
A
3
A
2
A
1
A
0
A
17
A
10
A
11
A
12
A
13
A
14
A
15
LBO
北卡罗来纳州
北卡罗来纳州
V
SS
引脚名称
符号
A
0
- A
17
引脚名称
地址输入
TQFP PIN NO 。
符号
V
DD
V
SS
北卡罗来纳州
DQA
0
~a
7
DQB
0
~b
7
DQC
0
~c
7
DQD
0
~d
7
DQPa P
d
V
DDQ
V
SSQ
引脚名称
电源( + 3.3V )
无连接
数据输入/输出
TQFP PIN NO 。
15,41,65,91
17,40,67,90
14,16,38,39,42,66
52,53,56,57,58,59,62,63
68,69,72,73,74,75,78,79
2,3,6,7,8,9,12,13
18,19,22,23,24,25,28,29
51,80,1,30
4,11,20,27,54,61,70,77
5,10,21,26,55,60,71,76
32,33,34,35,36,37,43
44,45,46,47,48,49,50
81,82,99,100
ADV
突发地址进展
83
ADSP
地址状态处理器84
ADSC
地址状态控制器85
CLK
时钟
89
CS
1
芯片选择
98
CS
2
芯片选择
97
CS
2
芯片选择
92
WEX ( X = A,B , C,D )字节写入输入
93,94,95,96
OE
OUTPUT ENABLE
86
GW
全局写使能
88
BW
字节写使能
87
ZZ
掉电输入
64
LBO
突发模式控制
31
北卡罗来纳州
输出电源
( 2.5V或3.3V )
输出地
注意:
1. A
0
AND A
1
是地址字段的两个最低显著位( LSB),并设置内部突发计数器,如果脉冲串是期望的。
2.引脚42为地址位为16Mb的保留。
-3-
A
16
50
DQPc
DQC
0
DQC
1
V
DDQ
V
SSQ
DQC
2
DQC
3
DQC
4
DQC
5
V
SSQ
V
DDQ
DQC
6
DQC
7
北卡罗来纳州
V
DD
北卡罗来纳州
V
SS
DQD
0
DQD
1
V
DDQ
V
SSQ
DQD
2
DQD
3
DQD
4
DQD
5
V
SSQ
V
DDQ
DQD
6
DQD
7
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
( 20毫米X 14毫米)
K7A803601M(256Kx36)
DQPb
DQB
7
DQB
6
V
DDQ
V
SSQ
DQB
5
DQB
4
DQB
3
DQB
2
V
SSQ
V
DDQ
DQB
1
DQB
0
V
SS
北卡罗来纳州
V
DD
ZZ
DQA
7
DQA
6
V
DDQ
V
SSQ
DQA
5
DQA
4
DQA
3
DQA
2
V
SSQ
V
DDQ
DQA
1
DQA
0
DQPa
1999年5月
修订版3.0
K7A803601M
K7A801801M
引脚配置
( TOP VIEW )
256Kx36 & 512Kx18同步SRAM
ADSC
ADSP
WEB
WEA
ADV
83
北卡罗来纳州
北卡罗来纳州
CLK
CS
1
CS
2
CS
2
V
DD
GW
V
SS
BW
OE
A
6
A
7
A
8
82
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
81
A
9
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
V
DD
A
5
A
4
A
3
A
2
A
1
A
0
A
18
A
11
A
12
A
13
A
14
A
15
A
16
LBO
北卡罗来纳州
北卡罗来纳州
V
SS
引脚名称
符号
A
0
- A
18
引脚名称
地址输入
TQFP PIN NO 。
32,33,34,35,36,37,43
44,45,46,47,48,49,50
80,81,82,99,100
83
84
85
89
98
97
92
93,94
86
88
87
64
31
符号
V
DD
V
SS
北卡罗来纳州
引脚名称
电源( + 3.3V )
无连接
TQFP PIN NO 。
15,41,65,91
17,40,67,90
1,2,3,6,7,14,16,25,28,29,
30,38,39,42,51,52,53,56,
57,66,75,78,79,95,96
58,59,62,63,68,69,72,73
8,9,12,13,18,19,22,23
74,24
4,11,20,27,54,61,70,77
5,10,21,26,55,60,71,76
ADV
ADSP
ADSC
CLK
CS
1
CS
2
CS
2
WEX
OE
GW
BW
ZZ
LBO
突发地址进展
地址状态处理器
地址状态控制器
时钟
芯片选择
芯片选择
芯片选择
字节写输入
OUTPUT ENABLE
全局写使能
字节写使能
掉电输入
突发模式控制
DQA
0
~ a
7
DQB
0
~ b
7
DQPa ,铅
V
DDQ
V
SSQ
北卡罗来纳州
数据输入/输出
输出电源
( 2.5V或3.3V )
输出地
注意:
1. A
0
AND A
1
是地址字段的两个最低显著位( LSB),并设置内部突发计数器,如果脉冲串是期望的。
2.引脚42为地址位为16Mb的保留。
-4-
A
17
50
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
V
DDQ
V
SSQ
北卡罗来纳州
北卡罗来纳州
DQB
0
DQB
1
V
SSQ
V
DDQ
DQB
2
DQB
3
北卡罗来纳州
V
DD
北卡罗来纳州
V
SS
DQB
4
DQB
5
V
DDQ
V
SSQ
DQB
6
DQB
7
DQPb
北卡罗来纳州
V
SSQ
V
DDQ
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
( 20毫米X 14毫米)
K7A801801M(512Kx18)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
10
北卡罗来纳州
北卡罗来纳州
V
DDQ
V
SSQ
北卡罗来纳州
DQPa
DQA
7
DQA
6
V
SSQ
V
DDQ
DQA
5
DQA
4
V
SS
北卡罗来纳州
V
DD
ZZ
DQA
3
DQA
2
V
DDQ
V
SSQ
DQA
1
DQA
0
北卡罗来纳州
北卡罗来纳州
V
SSQ
V
DDQ
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
1999年5月
修订版3.0
K7A803601M
K7A801801M
功能说明
256Kx36 & 512Kx18同步SRAM
该K7A803601M和K7A801801M是设计成支持接入的顺序的猝发地址同步SRAM
电源基于PC的微处理器。所有输入(除OE , LBO和ZZ )的采样时钟的上升沿。的开始和
的突发访问时间由ADSC , ADSP和ADV和片选引脚控制。
在访问被与片选信号和输出使能信号使能。等待状态插入与ADV访问。
当ZZ被拉高,将SRAM将进入掉电状态。此时, SRAM的内部状态被保存。当ZZ
返回到低, SRAM通常的唤醒时间2cycles后运行。 ZZ引脚被拉低内部。
读周期与ADSP (不论WEX和ADSC的)使用新的外部地址开始读入片内地址
注册时ADSP采样为低电平时,芯片选择采样活跃,输出缓冲器使能OE 。在读操作
ATION由当前地址访问的单元阵列,在所述数据输出寄存器由CLK的上升沿登记的数据,是CAR-
里德由CLK的下一个上升沿的数据输出缓冲器。的数据,在数据输出缓冲器注册,被投影到输出
销。 ADV被忽略的时钟边沿采样ADSP断言,但采样随后的时钟边缘。地址
对于突发的下一次访问内部增加时WEX进行采样和高ADV采样为低电平。和ADSP被封杀
通过禁用CS控制信号
1
.
所有字节写入是通过网关进行( BW和WEX的regaedless 。 ),并且每个字节写入由BW和WEX的组合进行
当GW高。
写周期被禁用输出缓冲器, OE和认定WEX进行。 WEX是在时钟边沿采样为忽略
普莱斯ADSP低,但被采样在随后的时钟边沿。输出缓冲器被禁用时WEX进行采样
低( OE的regaedless ) 。数据移入数据输入寄存器时,采样WEX低。地址在内部增加的
突发的下一个地址,如果两个WEX和ADV采样低。单个字节的写周期是由任意一个或多个字节进行
写使能采样到低电平信号( WEA , WEB , WEC或周三) 。在WEA控制DQA
0
DQA
7
和DQPa , Web控件DQB
0
DQB
7
和DQPb , WEC控制DQC
0
DQC
7
和DQPc ,以及周三的控制DQD
0
DQD
7
和DQPd 。读或写周期也可以是initi-
ated ,而不是与ADSP ADSC 。与ADSC和ADSP因为是如下启动周期之间的差异;
ADSP必须进行采样时,高ADSC采样为低电平启动与ADSC一个周期。
WEX进行采样,对采样的ADSC低(和ADSP高)相同的时钟边沿。
对于突发访问被生成的地址,如下所示,色同步信号序列的开始点是由外部提供的
地址。猝发地址计数器绕回至其初始状态完成时。突发序列是由国家决定的
LBO引脚的。当该引脚为低电平时,线性突发序列被选择。当该引脚为高电平,交错突发序列被选择。
突发序列表
LBO引脚
科幻RST地址
案例1
A
1
0
0
1
1
A
0
0
1
0
1
A
1
0
0
1
1
案例2
A
0
1
0
1
0
A
1
1
1
0
0
案例3
A
0
0
1
0
1
(交错突发)
案例4
A
1
1
1
0
0
A
0
1
0
1
0
(线性脉冲串)
第四地址
BQ表
LBO引脚
科幻RST地址
案例1
A
1
0
0
1
1
A
0
0
1
0
1
A
1
0
1
1
0
案例2
A
0
1
0
1
0
A
1
1
1
0
0
案例3
A
0
0
1
0
1
A
1
1
0
0
1
案例4
A
0
1
0
1
0
第四地址
注意:
1. LBO引脚必须连接到高或低,和漂浮状态决不允许
.
异步真值表
手术
睡眠模式
取消
ZZ
H
L
L
L
L
OE
X
L
H
X
X
I / O状态
高-Z
DQ
高-Z
DIN,高Z
高-Z
笔记
1, X表示"Don
吨Care" 。
2. ZZ引脚被拉低国内
3.对于写周期之后的读周期即,输出缓冲器必须是
用OE停用,否则会发生数据总线争。
4.睡眠模式是指断电状态,其中待机电流不
不依赖于周期时间。
5.取消选中表示掉电状态,其中待机电流
取决于循环时间。
-5-
1999年5月
修订版3.0
查看更多K7A801801MPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    K7A801801M
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
K7A801801M
SAMSUNG/三星
24+
9850
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
K7A801801M
√ 欧美㊣品
▲10/11+
8427
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
K7A801801M
√ 欧美㊣品
▲10/11+
8005
贴◆插
【dz37.com】实时报价有图&PDF
查询更多K7A801801M供应信息

深圳市碧威特网络技术有限公司
 复制成功!