双通道12位, 250MSPS / 200MSPS / 130MSPS ADC
ISLA222P
该ISLA222P是一个家庭的双通道12位的
模拟 - 数字转换器。与Intersil的设计
专有的FemtoCharge 技术在标准CMOS
过程中,该系列支持高达采样率
250MSPS 。该ISLA222P是引脚兼容的产品组合的一部分
12位和14位双通道A / Ds的最大样本
率从130MSPS至250MSPS 。
串行外设接口( SPI )端口可用于广泛的
可配置性,以及优良的控制的各种参数的
例如增益和偏移量。
数字输出数据格式为可选LVDS或CMOS
格式。该ISLA222P可在一个72引脚QFN封装
带有裸焊盘。从一个1.8V电源工作,
性能指标是指整个工业温度
范围(-40 ° C至+ 85°C ) 。
特点
单电源1.8V工作
时钟占空比稳定器
75fs时钟抖动
700MHz的带宽
可编程内置的测试图案
多ADC支持
- SPI可编程精细增益和失调控制
- 支持多个ADC同步
- 优化的输出时序
打盹和睡眠模式
- 为200ps睡眠唤醒时间
数据输出时钟
DDR LVDS兼容或LVCMOS输出
用户可访问的数字温度监控器
关键的特定连接的阳离子
SNR ,250 /200 / 130MSPS
70.3 / 71.0 / 71.3dBFS F
IN
= 30MHz的
68.5 / 68.8 / 68.4dBFS F
IN
= 363MHz
SFDR ,250 /200 / 130MSPS
八十七分之八十五/ 86dBc F
IN
= 30MHz的
七十五分之七十三/ 80dBc的F
IN
= 363MHz
总功耗= 823mW @ 250MSPS
应用
雷达阵列处理
软件定义的无线电
宽带通信
高性能数据采集
通信测试设备
CLKDIVRSTN
CLKDIVRSTP
引脚兼容系列
模型
CLKOUTP
CLKOUTN
CLKDIV
决议
14
14
14
12
12
12
速度
( Msps的)
250
200
130
250
200
130
OVDD
AVDD
CLKP
CLKN
时钟
管理
ISLA224P25
ISLA224P20
ISLA224P13
ISLA222P25
ISLA222P20
ISLA222P13
VINBP
VINBN
SHA
12-BIT
250 Msps的
ADC
VREF
数字
错误
更正
D [ 11:0 ] p
D [ 11:0 ] n的
ORP
ORN
指定outfmt
OUTMODE
VCM
VINAN
VINAP
SHA
12-BIT
250 Msps的
ADC
VREF
+
1.25V
-
–
SPI
控制
RESETN
CSB
SCLK
SDIO
SDO
NAPSLP
2011年6月17日
FN7853.1
1
OVSS
AVSS
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
版权所有Intersil公司美洲2011.保留所有权利
Intersil公司(设计)和的FemtoCharge是由Intersil公司或其子公司所拥有的商标。
提及的所有其他商标均为其各自所有者的财产。
ISLA222P
引脚配置 - LVDS模式
ISLA222P
( 72 LD QFN )
顶视图
OVDD
OVSS
OVSS
AVDD
AVDD
AVDD
SCLK
SDIO
ORN
DNC
DNC
DNC
DNC
ORP
SDO
CSB
D0N
55
54 D1P
53 D1N
52 D2P
51 D2N
50 D3P
49 D3N
48 CLKOUTP
47 CLKOUTN
46 RLVDS
45 OVSS
44 D4P
43 D4N
42 D5P
41 D5N
40 D6P
散热垫不是按比例绘制。
咨询机械制图的
物理尺寸
39 D6N
散热焊盘连接到AVSS
38 D7P
37 D7N
19
AVDD
20
AVDD
21
AVDD
22
CLKP
23
CLKN
24
CLKDIVRSTP
25
CLKDIVRSTN
26
OVSS
27
OVDD
28
D11N
29
D11P
30
D10N
31
D10P
32
OVDD
33
D9N
34
D9P
35
D8N
36
D8P
D0P
56
72
DNC
DNC
NAPSLP
VCM
AVSS
VINBP
VINBN
AVSS
AVDD
1
2
3
4
5
6
7
8
9
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
AVDD 10
AVSS 11
VINAN 12
VINAP 13
AVSS 14
CLKDIV 15
IPTAT 16
DNC 17
18 RESETN
引脚说明 - 72 Ld的QFN封装, LVDS模式
引脚数
1, 2, 17, 57, 58, 59, 60
9, 10, 19, 20, 21, 70, 71, 72
5, 8, 11, 14
27, 32, 62
26, 45, 61, 65
3
4
6, 7
12, 13
LVDS引脚名称
DNC
AVDD
AVSS
OVDD
OVSS
NAPSLP
VCM
VINBP , VINBN
VINAN , VINAP
不要连接
1.8V模拟电源
模拟地
1.8V输出电源
输出地
三电平功率控制( Nap功能,睡眠模式)
共模输出
B通道模拟输入正,负
A通道模拟输入负,正
LVDS引脚功能
2
FN7853.1
2011年6月17日
ISLA222P
引脚说明 - 72 Ld的QFN封装, LVDS模式
引脚数
15
16
18
22, 23
24, 25
28, 29
30, 31
33, 34
35, 36
37, 38
39, 40
41, 42
43, 44
46
47, 48
49, 50
51, 52
53, 54
55, 56
63, 64
66
67
68
69
裸露焊盘
LVDS引脚名称
CLKDIV
IPTAT
RESETN
CLKP , CLKN
CLKDIVRSTP , CLKDIVRSTN
D11N , D11P
D10N , D10P
D9N , D9P
D8N , D8P
D7N , D7P
D6N , D6P
D5N , D5P
D4N , D4P
RLVDS
CLKOUTN , CLKOUTP
D3N , D3P
D2N , D2P
D1N , D1P
D0N , D0P
ORN , ORP
SDO
CSB
SCLK
SDIO
AVSS
(续)
LVDS引脚功能
三电平时钟分频控制
温度监视器(输出电流正比于绝对温度)
上电复位(低电平有效)
时钟输入真,补
同步时钟分频器复位诚然,补
LVDS 11位( MSB )输出补,真
LVDS 10位输出补,真
LVDS位9输出补,真
LVDS第8位输出补,真
LVDS第7位输出补,真
LVDS第6位输出补,真
LVDS第5位输出补,真
LVDS 4位输出补,真
LVDS偏置电阻(连接到OVSS用1%为10kΩ )
LVDS时钟输出补,真
LVDS第3位输出补,真
LVDS位2输出补,真
LVDS 1位输出补,真
LVDS位0 ( LSB )输出补,真
LVDS超量程补,真
SPI串行数据输出
SPI片选(低电平有效)
SPI时钟
SPI串行数据输入/输出
模拟地
3
FN7853.1
2011年6月17日
ISLA222P
引脚配置 - CMOS模式
ISLA222P
( 72 LD QFN )
顶视图
OVDD
OVSS
OVSS
AVDD
AVDD
AVDD
SCLK
SDIO
SDO
DNC
DNC
DNC
DNC
DNC
DNC
55
54 D1
53 DNC
52 D2
51 DNC
50 D3
49 DNC
48 CLKOUT
47 DNC
46 RLVDS
45 OVSS
44 D4
43 DNC
42 D5
41 DNC
40 D6
散热垫不是按比例绘制。
咨询机械制图的
物理尺寸
39 DNC
散热焊盘连接到AVSS
38 D7
37 DNC
19
AVDD
20
AVDD
21
AVDD
22
CLKP
23
CLKN
24
CLKDIVRSTP
25
CLKDIVRSTN
26
OVSS
27
OVDD
28
DNC
29
D11
30
DNC
31
D10
32
OVDD
33
DNC
34
D9
35
DNC
36
D8
CSB
OR
D0
56
72
DNC
DNC
NAPSLP
VCM
AVSS
VINBP
VINBN
AVSS
AVDD
AVDD
AVSS
VINAN
VINAP
AVSS
CLKDIV
IPTAT
DNC
RESETN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
引脚说明 - 72 Ld的QFN封装, CMOS模式
引脚数
1, 2, 17, 28, 30, 33, 35, 37, 39,
41, 43, 47, 49, 51, 53, 55, 57,
58, 59, 60, 63
9, 10, 19, 20, 21, 70, 71, 72
5, 8, 11, 14
27, 32, 62
26, 45, 61, 65
3
4
CMOS引脚名称
DNC
不要连接
CMOS引脚功能
AVDD
AVSS
OVDD
OVSS
NAPSLP
VCM
1.8V模拟电源
模拟地
1.8V输出电源
输出地
三电平功率控制( Nap功能,睡眠模式)
共模输出
4
FN7853.1
2011年6月17日
ISLA222P
引脚说明 - 72 Ld的QFN封装, CMOS模式
引脚数
6, 7
12, 13
15
16
18
22, 23
24, 25
29
31
34
36
38
40
42
44
46
48
50
52
54
56
64
66
67
68
69
裸露焊盘
CMOS引脚名称
VINBP , VINBN
VINAN , VINAP
CLKDIV
IPTAT
RESETN
CLKP , CLKN
CLKDIVRSTP , CLKDIVRSTN
D11
D10
D9
D8
D7
D6
D5
D4
RLVDS
CLKOUT
D3
D2
D1
D0
OR
SDO
CSB
SCLK
SDIO
AVSS
(续)
CMOS引脚功能
B通道模拟输入正,负
A通道模拟输入负,正
三电平时钟分频控制
温度监视器(输出电流正比于绝对温度)
上电复位(低电平有效)
时钟输入真,补
同步时钟分频器复位诚然,补
CMOS 11位( MSB )输出
CMOS 10位输出
CMOS 9位输出
CMOS 8位输出
CMOS 7位输出
CMOS 6位输出
CMOS第5位输出
CMOS 4位输出
LVDS偏置电阻(连接到OVSS用1%为10kΩ )
CMOS时钟输出
CMOS 3位输出
CMOS 2位输出
位CMOS输出1
CMOS位0 ( LSB )输出
CMOS超范围
SPI串行数据输出
SPI片选(低电平有效)
SPI时钟
SPI串行数据输入/输出
模拟地
5
FN7853.1
2011年6月17日