添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第524页 > ISLA214P50IR72EV1Z
14位,500Msps ADC
ISLA214P50
该ISLA214P50是一个14位, 500 MSPS模拟 - 数字转换器
设计采用Intersil专有的FemtoCharge 技术的
一个标准的CMOS工艺。该ISLA214P50是一部分
12 16位A / Ds的引脚兼容系列最大
采样率范围为130MSPS至500MSPS 。
该器件采用两个时间交错250MSPS的ADC单元来
达到500 MSPS的最终采样率。单500MHz的
转换时钟被提供给转换器,并且所有交织
时钟的内部管理。专有的Intersil的交织
引擎( I2E )执行的偏移,增益的自动校正和
单位之间的ADC采样时间失配进行优化
性能。
串行外设接口( SPI )端口可用于广泛的
可配置的A / D转换。该SPI还控制交错
校正电路,使系统发出离线和
连续的校准命令以及配置多
动态参数。
数字输出数据格式为可选LVDS或CMOS
格式。该ISLA214P50可在72 Ld的QFN封装
带有裸焊盘。从一个1.8V电源工作,
性能指标是指整个工业温度
范围(-40 ° C至+ 85°C ) 。
特点
自动精细交叉校正校准
单电源1.8V工作
时钟占空比稳定器
75fs的时钟抖动
700MHz的带宽
可编程内置的测试图案
多ADC支持
- SPI可编程精细增益和失调控制
- 支持多个ADC同步
- 优化的输出时序
打盹和睡眠模式
- 200
s
睡眠唤醒时间
数据输出时钟
DDR LVDS兼容或LVCMOS输出
用户可访问的数字温度监控器
应用
雷达阵列处理
软件定义无线电
宽带通信
高性能数据采集
通信测试设备
关键的特定连接的阳离子
SNR @ 500MSPS
= 72.7dBFS F
IN
= 30MHz的
= 70.6dBFS F
IN
= 363MHz
SFDR @ 500MSPS
= 84dBc F
IN
= 30MHz的
= 76dBc F
IN
= 363MHz
总功耗= 835mW @ 500MSPS
CLKDIVRSTN
CLKDIVRSTP
CLKDIV
引脚兼容系列
OVDD
AVDD
模型
CLKP
CLKN
时钟
管理
CLKOUTP
CLKOUTN
决议
16
16
16
14
14
14
14
12
12
12
12
速度
( Msps的)
250
200
130
500
250
200
130
500
250
200
130
ISLA216P25
ISLA216P20
SHA
14-BIT
250 Msps的
ADC
D [ 13 : 0 ] P
D [ 13 : 0 ] n的
ORP
I2E
数字
错误
更正
ORN
ISLA216P13
ISLA214P50
ISLA214P25
ISLA214P20
ISLA214P13
ISLA212P50
VREF
VINP
VINN
增益,偏移
和斜
调整
SHA
14-BIT
250 Msps的
ADC
VREF
VCM
+
SPI
控制
ISLA212P25
ISLA212P20
RLVDS
OVSS
NAPSLP
RESETN
AVSS
CSB
SCLK
SDIO
SDO
ISLA212P13
2011年3月15日
FN7571.1
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
版权所有Intersil公司美洲2011.保留所有权利
Intersil公司(设计)和的FemtoCharge是由Intersil公司或其子公司所拥有的商标。
提及的所有其他商标均为其各自所有者的财产。
ISLA214P50
引脚配置 - LVDS模式
ISLA214P50
( 72 LD QFN )
顶视图
OVDD
AVDD
AVDD
AVDD
OVSS
OVSS
SDIO
SCLK
ORN
SDO
D0N
D1N
D2N
55
54 D3P
53 D3N
52 D4P
51 D4N
50 D5P
49 D5N
48 CLKOUTP
47 CLKOUTN
46 RLVDS
45 OVSS
44 D6P
43 D6N
42 D7P
41 D7N
40 D8P
散热垫不是按比例绘制,
请教机械制图
物理尺寸
ORP
D0P
D1P
72
DNC
DNC
NAPSLP
VCM
AVSS
AVDD
AVSS
VINN
VINN
1
2
3
4
5
6
7
8
9
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
VINP 10
VINP 11
AVSS 12
AVDD 13
AVSS 14
CLKDIV 15
IPTAT 16
DNC 17
18 RESETN
19
AVDD
20
AVDD
21
AVDD
22
CLKP
23 24
CLKDIVRSTP
CLKN
25
CLKDIVRSTN
26
OVSS
27
OVDD
28
D13N
29
D13P
30
D12N
31
D12P
32
OVDD
33
D11N
34
D11P
35
D10N
36
D10P
散热焊盘连接到AVSS
D2P
CSB
39 D8N
38 D9P
37 D9N
引脚说明 - 72 Ld的QFN封装, LVDS模式
引脚数
1, 2, 17
6, 13, 19, 20, 21, 70, 71, 72
5, 7, 12, 14
27, 32, 62
26, 45, 61, 65
3
4
8, 9
LVDS引脚名称
DNC
AVDD
AVSS
OVDD
OVSS
NAPSLP
VCM
VINN
不要连接
1.8V模拟电源
模拟地
1.8V输出电源
输出地
三电平功率控制( Nap功能,睡眠模式)
共模输出
模拟输入负
LVDS引脚功能
2
FN7571.1
2011年3月15日
ISLA214P50
引脚说明 - 72 Ld的QFN封装, LVDS模式
引脚数
10, 11
15
16
18
22, 23
24, 25
28, 29
30, 31
33, 34
35, 36
37, 38
39, 40
41, 42
43, 44
46
47, 48
49, 50
51, 52
53, 54
55, 56
57, 58
59, 60
63, 64
66
67
68
69
裸露焊盘
LVDS引脚名称
VINP
CLKDIV
IPTAT
RESETN
CLKP , CLKN
CLKDIVRSTP , CLKDIVRSTN
D13N , D13P
D12N , D12P
D11N , D11P
D10N , D10P
D9N , D9P
D8N , D8P
D7N , D7P
D6N , D6P
RLVDS
CLKOUTN , CLKOUTP
D5N , D5P
D4N , D4P
D3N , D3P
D2N , D2P
D1N , D1P
D0N , D0P
ORN , ORP
SDO
CSB
SCLK
SDIO
AVSS
模拟量输入正
三电平时钟分频控制
温度监视器(输出电流正比于绝对温度)
上电复位(低电平有效)
时钟输入真,补
同步时钟分频器复位诚然,补
LVDS 13位( MSB )输出补,真
LVDS 12位输出补,真
LVDS 11位输出补,真
LVDS 10位输出补,真
LVDS位9输出补,真
LVDS第8位输出补,真
LVDS第7位输出补,真
LVDS第6位输出补,真
LVDS偏置电阻(连接到OVSS用1%的10kW )
LVDS时钟输出补,真
LVDS第5位输出补,真
LVDS 4位输出补,真
LVDS第3位输出补,真
LVDS位2输出补,真
LVDS 1位输出补,真
LVDS位0 ( LSB )输出补,真
LVDS超量程补,真
SPI串行数据输出
SPI片选(低电平有效)
SPI时钟
SPI串行数据输入/输出
模拟地
(续)
LVDS引脚功能
3
FN7571.1
2011年3月15日
ISLA214P50
引脚配置 - CMOS模式
ISLA214P50
( 72 LD QFN )
顶视图
OVDD
AVDD
AVDD
AVDD
OVSS
OVSS
SDIO
SCLK
DNC
DNC
DNC
DNC
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
散热焊盘连接到AVSS
散热垫不是按比例绘制,
请教机械制图
物理尺寸
SDO
CSB
OR
D0
D1
72
DNC
DNC
NAPSLP
VCM
AVSS
AVDD
AVSS
VINN
VINN
1
2
3
4
5
6
7
8
9
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
D2
D3
DNC
D4
DNC
D5
DNC
CLKOUT
DNC
RLVDS
OVSS
D6
DNC
D7
DNC
D8
DNC
D9
DNC
VINP 10
VINP 11
AVSS 12
AVDD 13
AVSS 14
CLKDIV 15
IPTAT 16
DNC 17
18 RESETN
19
AVDD
20
AVDD
21
AVDD
22 23
CLKN
CLKP
24
CLKDIVRSTP
25
CLKDIVRSTN
26
OVSS
27
OVDD
28
DNC
29
D13
30
DNC
31
D12
32
OVDD
33
DNC
34
D11
35
DNC
36
D10
38
37
引脚说明 - 72 Ld的QFN封装, CMOS模式
引脚数
1, 2, 17, 28, 30, 33, 35, 37, 39, 41,
43, 47, 49, 51, 53, 55, 57, 59, 63
6, 13, 19, 20, 21, 70, 71, 72
5, 7, 12, 14
27, 32, 62
26, 45, 61, 65
3
4
CMOS引脚名称
DNC
AVDD
AVSS
OVDD
OVSS
NAPSLP
VCM
不要连接
1.8V模拟电源
模拟地
1.8V输出电源
输出地
三电平功率控制( Nap功能,睡眠模式)
共模输出
CMOS引脚功能
4
FN7571.1
2011年3月15日
ISLA214P50
引脚说明 - 72 Ld的QFN封装, CMOS模式
引脚数
8, 9
10, 11
15
16
18
22, 23
24, 25
29
31
34
36
38
40
42
44
46
48
50
52
54
56
58
60
64
66
67
68
69
裸露焊盘
CMOS引脚名称
VINN
VINP
CLKDIV
IPTAT
RESETN
CLKP , CLKN
CLKDIVRSTP , CLKDIVRSTN
D13
D12
D11
D10
D9
D8
D7
D6
RLVDS
CLKOUT
D5
D4
D3
D2
D1
D0
OR
SDO
CSB
SCLK
SDIO
AVSS
模拟输入负
模拟量输入正
三电平时钟分频控制
温度监视器(输出电流正比于绝对温度)
上电复位(低电平有效)
时钟输入真,补
同步时钟分频器复位诚然,补
CMOS 13位( MSB )输出
CMOS 12位输出
CMOS 11位输出
CMOS 10位输出
CMOS 9位输出
CMOS 8位输出
CMOS 7位输出
CMOS 6位输出
LVDS偏置电阻(连接到OVSS用1%的10kW )
CMOS时钟输出
CMOS第5位输出
CMOS 4位输出
CMOS 3位输出
CMOS 2位输出
位CMOS输出1
CMOS位0 ( LSB )输出
CMOS超范围
SPI串行数据输出
SPI片选(低电平有效)
SPI时钟
SPI串行数据输入/输出
模拟地
(续)
CMOS引脚功能
5
FN7571.1
2011年3月15日
查看更多ISLA214P50IR72EV1ZPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    ISLA214P50IR72EV1Z
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ISLA214P50IR72EV1Z
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:97671959 复制

电话:171-4729-9698(微信同号)
联系人:周小姐,171-4729-9698微信同号,无线联通更快捷!
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
ISLA214P50IR72EV1Z
INTERSIL
24+
18
开发板
1488¥/片,★体验愉快问购元件!!就找我吧!单价:1488元
查询更多ISLA214P50IR72EV1Z供应信息

深圳市碧威特网络技术有限公司
 复制成功!