16位长距离视频汽车级SERDES
与双向侧通道
ISL76321
该ISL76321是LVCMOS并行串行器/解串器
视频数据。呈现给串行器上的视频数据
并行LVCMOS总线被序列化为一个高速差分
信号。此差分信号被变换回并行视频
在远端的解串器。它还运输辅助
数据双向过在视频垂直的同一链路
回扫时间。我
2
C总线主控允许安置
的链路的远端侧上的外部从设备。我的
2
C
控制器可以被放置在该链接的任一侧使双
我的方向
2
通过链接到外部C通信
在另一侧的设备。这两款芯片可以从完全配置
单个控制器或独立地由本地控制器。
特点
16位RGB传输在一个单一的差分对
为6MHz到50MHz的像素时钟速率
AECQ100限定的组件
双向辅助数据传输,无需额外
带宽和在同一差分对
热插拔,具有自动重新同步的每个HSYNC
I
2
C总线掌握到的链接用的远程端
控制器上无论是串行解串器或
可选的时钟边沿的并行数据输出
与行业标准的DC平衡的8B / 10B线路编码允许
交流耦合,提供免疫力地面位移
16个可编程的每个发射器的振幅设置
升压和预加重和接收均衡,允许
较长的电缆和更高的数据速率
压摆率控制和扩频功能的输出
减少潜在的EMI
同一设备串行器和解串简化库存
相关文献
见
FN6827,
ISL34341数据表“ WSVGA 24位
长距离视频SERDES与双向侧通道“
应用
视频娱乐系统
远程摄像机
3.3V
1.8V VDD_IO
3.3V
1.8V VDD_IO
VDD_AN
VDD_IO
VDD_TX
VDD_P
VDD_CR
RSTB / PDB
RSTB / PDB
VDD_CDR
VDD_CDR
VDD_TX
VDD_AN
VDD_CR
VDD_IO
VDD_P
16
16
RGB
RGB
27nF
27nF
27nF
SERIOP
27nF
视频
来源
VSYNC
HSYNC
DE
PCLK_IN
SERIOP
ISL76321
串行器
赛润
REF_CLK
ISL76321
解串器
赛润
PCLK_IN
GND_CR
GND_AN
GND_P
GND_Tx
GND_CDR
GND_IO
REF_RES
TEST_EN
VSYNC
HSYNC
DE
VIDEO_TX
视频
目标
PCLK_OUT
VIDEO_TX
GND_CR
GND_AN
GND_P
GND_Tx
GND_CDR
GND_IO
REF_RES
TEST_EN
I2CA1
I2CA0
3.16k
VDD_IO
图1.典型应用
2011年1月31日
FN7803.0
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
版权所有Intersil公司美洲2011.保留所有权利
Intersil公司(设计)是Intersil公司或其子公司所拥有的商标。
提及的所有其他商标均为其各自所有者的财产。
3.16k
I2CA1
I2CA0
ISL76321
引脚配置
ISL76321
( 48 LD QFN )
顶视图
PCLK_OUT
GND_IO
GND_IO
37
36 VDD_CDR
35 GND_CDR
34 VDD_TX
33 SERIOP
32赛润
31 GND_TX
30 VDD_AN
29 GND_AN
28 REF_RES
27 MASTER
26 I2CA0
25 I2CA1
13
GND_CR
14
VDD_CR
15
DATAEN
16
HSYNC
17
VSYNC
18
VHSYNCPOL
19
VIDEO_TX
20
PCLK_IN
21
GND_P
22
VDD_P
23
SCL
24
SDA
VDD_IO
38
RGBA7
RGBA6
RGBA5
RGBA4
RGBA3
RGBA2
RGBA1
41
48
VDD_IO
RGBC0
RGBC1
RGBC2
RGBC3
RGBC4
RGBC5
RGBC6
RGBC7
1
2
3
4
5
6
7
8
9
47
46
45
44
43
42
RGBA0
40
39
状态: 10
TEST_EN 11
RSTB / PDB 12
引脚说明
描述
引脚数
47, 46
45, 44
43, 42
41, 40
9, 8
7, 6
5, 4
3, 2
16
17
15
20
39
33, 32
引脚名称
RGBA7 , RGBA6
RGBA5 , RGBA4
RGBA3 , RGBA2
RGBA1 , RGBA0
RGBC7 , RGBC6
RGBC5 , RGBC4
RGBC3 , RGBC2
RGBC1 , RGBC0
HSYNC
VSYNC
DATAEN
PCLK_IN
PCLK_OUT
SERIOP ,赛润
串行器
解串器
并行视频数据LVCMOS输入,带迟滞的并行视频数据LVCMOS输出
水平(行)同步LVCMOS输入,带迟滞的水平(行)同步LVCMOS输出
垂直(帧)同步LVCMOS输入与迟滞垂直(帧)同步LVCMOS输出
视频数据使能LVCMOS输入与迟滞
像素时钟LVCMOS输入
默认情况下;不使用
高速差分串行I / O
视频数据使能LVCMOS输出
PLL的参考时钟输入端LVCMOS
恢复时钟输出LVCMOS
高速差分串行I / O
3
FN7803.0
2011年1月31日
ISL76321
引脚说明
(续)
描述
引脚数
18
引脚名称
VHSYNCPOL
串行器
CMOS输入为HSYNC和VSYNC的极性
1 : HSYNC & VSYNC低电平有效
0 : HSYNC & VSYNC高电平有效
CMOS输入视频流的方向
1 :视频串行器
0 :视频解串器
I
2
C接口引脚(I
2
C数据,我
2
CLK ) ,弱内部上拉
I
2
I2C器件地址
I
2
C中间模式
1 :法师
0 :从站
CMOS输入复位和掉电。正常工作时,该引脚驱动为高电平。当此
引脚被拉低时,器件将被复位。如果此引脚保持低电平时,器件将在PD模式。
CMOS输出的接收状态:
收到的有效8B / 10B数据: 1
0 :没有有效的检测数据
注:串行器和解串器开关的作用侧信道反向业务过程中
模拟偏置设置电阻连接;使用3.16kΩ ±1%至地
PLL地面
数字(并行和控制)地面
模拟(串行)数据恢复地面
模拟(串行)输出地
模拟偏置地
核心逻辑地
核心逻辑VDD
模拟(串行)输出VDD
模拟偏置VDD
模拟(串行)数据恢复VDD
数字(并行和控制) VDD
PLL VDD
必须连接到地
必须连接到地面,而不是电连接
解串器
19
VIDEO_TX
24, 23
25, 26
27
SDA , SCL (注1 )
I2CA [ 1:0] (注1)
主
12
10
RSTB / PDB
状态
28
21
37, 48
35
31
29
13
14
34
30
36
1, 38
22
11
裸露焊盘
注意事项:
REF_RES
GND_P (注2)
GND_IO (注2)
GND_CDR (注2)
GND_TX (注2)
GND_AN (注2)
GND_CR (注2)
VDD_CR
VDD_TX
VDD_AN
VDD_CDR
VDD_IO (注1 )
VDD_P
TEST_EN
PAD
1.引脚具有相同名称的内部连接在一起。然而,这种连接不能用于对外部组件连接在一起
或功能。
2.各种不同名称的接地引脚内部弱连接。他们必须从外部连接在一起。设置在不同的名称
以帮助最小化参与旁路相关联电源VDD引脚的电流环路。特别地,对于ESD测试,它们应
认为是一个通用的连接。
4
FN7803.0
2011年1月31日
ISL76321
订购信息
产品型号
(注3,4, 5)
ISL76321ARZ
注意事项:
3.添加“ * -T ”后缀磁带和卷轴。请参阅
TB347
对卷筒规格的详细信息。
4.这些Intersil无铅产品采用塑料包装特殊的无铅材料套,模塑料/晶片的附属材料和100 %雾
锡板加退火( E3终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容) 。 Intersil的有铅
免费产品分类MSL在达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度。
5.潮湿敏感度等级(MSL ) ,请参阅设备信息页
ISL76321.
有关MSL更多信息,请参阅techbrief
TB363.
部分
记号
ISL76321 ARZ
TEMP 。 RANGE
(°C)
-40到+105
48 Ld的QFN
包
(无铅)
L48.7x7C
PKG 。
DWG 。 #
5
FN7803.0
2011年1月31日