ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128 , ISL6130
引脚说明
针#
23
10
1
11
24
9
引脚名称
VDD
GND
功能
片上偏置
偏回归
偏置IC的标称1.5V至5V
IC地面
输入以启动电源的编程序列的开始或关闭。启用功能
UVLO后禁用10ms的满足。 ISL6123和ISL6130具有启用。 ISL6124 ,
ISL6125 , ISL6126和ISL6127具有ENABLE # 。
只有ISL6128具有2 # ENABLE输入, 1
每2声道分组。 EN_1 #为(A , B)和EN_2 #为( C,D ) 。
RESET#提供所有门后低信号150ms的充分提高。这个延迟是为
稳定的输出电压。 RESET #将置低时UVLO没有被满足或
启用/启用#被拉高。复位输出为开漏N沟道FET ,是
保证在正确的状态VDD降低到1V和过滤,对无视快速瞬变
VDD和UVLO_X 。
RESET # _2只存在于ISL6128为(C , D)组I / O 。
这些输入提供了参考的内部0.633V基准可编程UV锁定
并筛选后忽略短( <30μs )低于设定的UVLO电平瞬变。
描述
ENABLE_1 /输入来启动开/关
ENABLE # _1测序。
ENABLE#_2
RESET#
RESET#_2
RESET #输出
20
12
17
14
21
8
16
15
18
13
3
4
2
5
6
7
22
UVLO_A
UVLO_B
UVLO_C
UVLO_D
DLY_ON_A
DLY_ON_B
DLY_ON_C
DLY_ON_D
欠压锁定
输出/监控
输入
门开延时
定时器输出
允许编程的延迟和序列为Vout的开启用电容器接地。每
盖被控1μA , 10毫秒后开启了启用/启用#具有内部电流启动
源提供延迟到相关的FET的栅极导通。
这些引脚是NC的ISL6126 , ISL6127和ISL6130 。
DLY_OFF_A门关延时
定时器输出
DLY_OFF_B
DLY_OFF_C
DLY_OFF_D
GATE_A
GATE_B
GATE_C
GATE_D
SYSRST #
系统复位I / O
FET栅极驱动
产量
ISL6125开放
漏输出
允许编程的延迟和序列Vout的关断,通过启用/通过ENABLE #
电容接地。每个盖被控1μA的内部电流源内部参考
电压引起的相应的栅极被拉低接通关断场效应晶体管。
这些引脚是NC的ISL6127 。
驱动外部FET具有1μA的电流源软启动斜坡到负载。
仅在ISL6125 ,这些都是开漏输出,可以被拉最多的
VDD电压。
作为输入,当驱动为低电平可以立即和无条件闭锁的所有GATE输出。
该输入也可以被用于启动与“零”的等待编程的顺序(无10ms的
该引脚上的稳定延迟) ,从输入信号驱动高先大门。作为输出时
有一种紫外线条件下,该引脚拉低。如果通用的其他SYSRST #引脚多芯片
配置,就会造成立即和无条件地锁断所有其他门的所有其他
ISL612X音序器。
该引脚是NC的ISL6126和ISL6128和ISL6130 。
无连接
19
无连接
无连接
3
FN9005.8
2007年2月5日