ISL6123 , ISL6124 , ISL6125 ,
ISL6126 , ISL6127 , ISL6128
数据表
2005年6月10日
FN9005.4
电源排序控制器
Intersil的ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 ,
ISL6128集成4通道控制开/受控
关闭电源定序器与电源监控,故障
保护和“完成序列”信号( RESET # ) 。
对于较大的系统,多于4用品进行测序
通过简单地连接SYSRESET #针脚之间的线
IC级联的。该ISL6125采用4开漏输出
控制4个电源,以及其它音序器使用
获得专利的微7X电荷泵来驱动4个外部
低成本NFET由5.3V开关门的电源轨以上。
这些集成电路能够从1.5V到任何电源5V下有偏见。
个别产品的描述如下。
四通道
ISL6123
( ENABLE输入)
ISL6124
( ENABLE输入# )和
ISL6125
芯片提供设计师4轨
当需要所有四个导轨在最小的控制
遵守之前打开并遵守必须
操作过程中保持不变。该
ISL6123
具有低的功率
待机模式时,它处于禁用状态,适用于电池
供电的应用。
该
ISL6125
工作像
ISL6124
但代替
电荷泵驱动栅极驱动输出,它具有开漏
逻辑输出,用于直接连接到其它电路。
与此相反的ISL6123和ISL6124 ,用
ISL6126,
每四个通道的独立操作,以使
各轨将打开一次,它的各个输入电压
符合要求。
该
ISL6127
是一个预编程的A-B - C-D导通和D- C-
B-A关断序列IC 。一旦所有的投入都符合
和ENABLE被断言测序开始和每
一前一后后续的大门将开启
完成转弯上。
该
ISL6128
有两个组中的两个通道,每个通道具有的其
独立的I / O ,是理想的电压排序成
冗余能力的负荷,因为所有四个输入需
现有纳打开但单个组故障是由忽略
另一组。
外部电阻提供灵活的电压阈值
监测轨电压的编程。延迟和
测序是由外部电容均提供
斜坡上升和斜坡下降。
额外的I / O提供指示和驾驶复位状态
在各种配置中。
对于批量应用,其他可编程选项和
功能就可以了。请联系您的需求的工厂。
特点
可达到任意的导通和关断顺序
四个电源( 0.7V - 5V )
从1.5V工作于5V电源电压
耗材V
DD
+电荷泵浦5.3V栅极驱动
可调电压摆率每个轨道
多音序器可以菊花链序列的
独立供应无限多
抗干扰性
欠压锁定每个电源
1μA睡眠状态( ISL6123 )
高有效( ISL6123 )或低( ISL6124 ) ENABLE输入#
开漏版本( ISL6125 )
预编程顺序可( ISL6127 )
双通道分组( ISL6128 )
QFN封装,带有无铅加退火选项
应用
显卡
FPGA / ASIC /微处理器/ PowerPC的电源排序
网络路由器
电信系统
订购信息
产品型号
ISL6123IR
ISL6124IR
ISL6125IR
ISL6126IR
ISL6127IR
ISL6128IR
ISL6123IRZA (注)
ISL6124IRZA (注)
ISL6125IRZA (注)
ISL6126IRZA (注)
ISL6127IRZA (注)
ISL6128IRZA (注)
ISL612XSEQEVAL1
评估平台
注: Intersil无铅加退火产品采用特殊的无铅
材料套;模塑料/晶片的附属材料和100 %雾
锡板终止完成,这是符合RoHS标准,兼容
既锡铅和无铅焊接操作。 Intersil无铅
产品分类MSL在无铅峰值回流温度下
达到或超过IPC / JEDEC J STD- 020对无铅要求。
-40至+85
24 Ld的4×4 QFN
(无铅)
温度。
范围(° C)
-40至+85
包
24 Ld的4×4 QFN
PKG 。
DWG 。 #
L24.4x4
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil的美洲Inc.2001 , 2003年, 2004年版权所有。
提及的所有其他商标均为其各自所有者的财产。
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128
艾因
箱子
CIN
DIN
AOUT
布特
COUT
DOUT
引脚
ISL6123 , ISL6124 , ISL6125 ,
ISL6126 , ISL6127 , ISL6128 ( QFN )
顶视图
24
23
22
21
20
19
18
17
16
15
14
13
7
8
9
10
11
12
GATE
门
B门
闸门A
DIN
CIN
箱子
艾因
1
2
3
4
5
V
DD
启用
SYSRST #
RESET#
地
DLY_OFF_B
DLY_OFF_C
DLY_OFF_A
UVLO_A
UVLO_B
UVLO_C
UVLO_D
DLY_OFF_D
DLY_ON_A
DLY_ON_B
DLY_ON_C
DLY_ON_D
6
采用4mm x 4mm
图1.典型的ISL6123应用信息
引脚说明
针#
23
10
1
11
24
9
引脚名称
VDD
GND
功能
片上偏置
偏回归
偏置IC的标称1.5V至5V
IC地面
输入以启动电源的编程序列的开始或关闭。启用功能
为10ms的UVLO禁用后是满意的。 ISL6123具有使能。 ISL6124 , ISL6125 , ISL6126和
ISL6127具有ENABLE # 。
只有ISL6128具有2 # ENABLE输入, 1为每个通道2组。
EN_1 #为(A , B)和EN_2 #为( C,D ) 。
RESET#提供所有门后低信号150ms的充分提高。这个延迟是稳定
输出电压。 RESET #将置低时UVLO没有被满足或启用/启用#幸福
拉高。复位输出为开漏N沟道FET ,并保证在正确的状态
为VDD降低到1V ,并经过筛选后忽略对VDD和UVLO_X快速瞬变。
RESET # _2只存在于ISL6128为(C , D)组I / O 。
这些输入提供了参考的内部0.633V基准可编程UV锁定和
被过滤忽略短( <30μs )低于设定的UVLO水平瞬变。
描述
ENABLE_1 /输入来启动开/关
ENABLE # _1测序。
ENABLE#_2
RESET#
RESET#_2
RESET #输出
20
12
17
14
21
8
16
15
18
13
3
4
UVLO_A
UVLO_B
UVLO_C
UVLO_D
DLY_ON_A
DLY_ON_B
DLY_ON_C
DLY_ON_D
欠压锁定
输出/监控
输入
门开延时
定时器输出
允许编程的延迟和序列为Vout的开启用电容器接地。每
盖被控1μA , 10毫秒后开启了启用/启用#具有内部电流启动
源提供延迟到相关的FET的栅极导通。
这些引脚是NC的ISL6126和ISL6127
DLY_OFF_A门关延时
定时器输出
DLY_OFF_B
DLY_OFF_C
DLY_OFF_D
允许编程的延迟和序列Vout的关断,通过启用/通过ENABLE #
电容接地。每个盖被控1μA的内部电流源内部参考
电压引起的相应的栅极被拉低接通关断场效应晶体管。
这些引脚是NC的ISL6127
2
FN9005.4
2005年6月10日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128
引脚说明
针#
2
5
6
7
22
引脚名称
GATE_A
GATE_B
GATE_C
GATE_D
SYSRST #
系统复位I / O
作为输入,当驱动为低电平可以立即和无条件闭锁的所有GATE输出。这
输入也可以被用于启动与“零”的等待(没有10ms的稳定延迟)的编程顺序
从这个引脚的输入信号驱动高先大门。因为当有一个紫外线条件这样的输出
引脚拉低。如果通用的其他SYSRST #引脚多芯片配置,就会造成直接和
无条件闭锁所有其他ISL612X音序所有其他的门。
该引脚是NC的ISL6126
和ISL6128
无连接
(续)
功能
FET栅极驱动
产量
ISL6125开放
漏输出
描述
驱动外部FET具有1μA的电流源软启动斜坡到负载。
仅在ISL6125 ,这些都是开漏输出可拉升到最高VDD的
电压。
19
无连接
无连接
ISL612X变异特征矩阵
数
信道数
那
UVLO
打开-O FF
输入
栅极驱动器所需
1时
或OPEN状态进行监测
UVLO
每个
初始
漏
CMOS /
故障
RESET#
启动
输出
TTL
TTL
CMOS
CMO
CMOS
CMOS
CMOS
栅极驱动器
栅极驱动器
漏极开路
栅极驱动器
栅极驱动器
栅极驱动器
4 UVLO
1 EN
4UVLO
1 EN
4 UVLO
1 EN
1 UVLO
1 EN
4 UVLO
1 EN
4 UVLO
2 EN
4 UVLO
4 UVLO
4 UVLO
4 UVLO
4 UVLO
2 UVLO
4门
4门
部分
名字
ISL6123
ISL6124
ISL6125
ISL6126
ISL6127
ISL6128
EN / EN #
EN
EN #
EN #
EN #
EN #
EN #
预设或
可调整的
顺序
数
UVLO和
我成对/ O
特点
可调接通& 4个显示器,带自动重启
关闭
1 I / O
可调接通& 4个显示器,带自动重启
关闭
1 I / O
4漏极开路可调接通& 4显示器具有自动重启
关闭
1 I / O
1门
4门
2 ·盖茨
可调关闭
预设
预设
4显示器用
盖茨独立
1 I / O
作为UVLO有效
4显示器带自动重启
1 I / O
2台显示器
与2 I / O
双冗余
手术
3
FN9005.4
2005年6月10日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128
绝对最大额定值
V
DD
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . +6.0V
门。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V到V
DD
+6V
ISL6125 LOGIC OUT 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V到V
DD
+0.3V
UVLO ,启用,启用# , # SYSRST 。 。 。 。 。 。 -0.3V到V
DD
+0.3V
RESET # , DLY_ON , DLYOFF 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V到V
DD
+0.3V
ESD分类。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2.5kV的( HBM )
热信息
热电阻(典型,注意事项1, 2 )
θ
JA
( ° C / W)
θ
JC
( ° C / W)
4× 4 QFN封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
48
9
最高结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
最大存储温度范围。 。 。 。 。 。 。 。 。 。 。 -65 ℃150 ℃的
最大的铅温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
( QFN - 只有信息)
工作条件
V
DD
电源电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 1.5V至+ 5.5V
温度范围(T
A
) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 40 ° C至85°C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个应力只评级和操作
器件在这些或以上的本规范的业务部门所标明的任何其他条件不暗示。
注意事项:
1.
θ
JA
测定用安装在一个高的有效热导率测试板在自由空气中的分量。参见技术简介TB379了解详细信息。
2.
θ
JC
的“外壳温度”的位置是在封装底部的裸露金属焊盘的中心。
3.所有电压都是相对于GND时,除非另有规定。
电气规格
参数
UVLO
欠压锁定阈值
V
DD
= 1.5V至+ 5V ,T
A
= T
J
= -40°C - 85°C ,除非另有说明。
符号
测试条件
民
典型值
最大
单位
V
UVLOVth
TC
UVLOVth
V
UVLOHYS
RUVLOvth
TUVLOdel
TFIL
T
J
= +25°C
T
J
= -40 ° C至85°C
619
-
-
633
40
10
7
10
30
647
-
-
-
-
-
mV
内华达州/ ℃,
mV
mV
ms
s
欠压锁定门限温度有限公司
欠压闭锁滞后
欠压锁定阈值范围
欠压锁定延时
瞬态持续时间过滤器
延迟的开/关
延时充电电流
延时充电电流范围
延时充电电流温度。 COEFF 。
延迟阈值电压
延迟阈值电压温度。 COEFF 。
MAX V
UVLOVth
- 最小V
UVLOVth
ENABLE满意
V
DD
, UVLO ,启用干扰滤波器
-
-
-
DLY_ichg
DLY_ichg_r
TC_DLY_ichg
DLY_Vth
TC_DLY_Vth
V
DLY
= 0V
DLY_ichg (最大值) - DLY_ichg (分钟)
0.92
-
-
1.238
-
1
0.08
0.2
1.266
0.2
1.08
-
-
1.294
-
A
A
NA / ℃,
V
毫伏/°C的
启用/启用# , RESET # & # SYSRST I / O
启用阈值
ENABLE #阈值
启用/启用#滞后
启用/启用#延迟锁定
RESET #下拉电流
RESET #延迟门高后
RESET #输出低
SYSRST #低门极可关断
门
栅极导通电流
门极可关断电流
I
GATEON
I
GATEoff_l
GATE = 0V
GATE = V
DD
,残疾人
0.8
-1.4
1.1
-1.05
1.4
-0.8
A
A
V
ENH
V
ENH
V
ENH -
V
ENL
TdelEN_LO
I
RSTPD
T
RSTDEL
V
RSTL
T
delSYS_G
测量V
DD
= 1.5V
UVLO满意
RST = 0.1V
GATE = V
DD
+5V
测量V
DD
= 5K与5V
上拉电阻
GATE = 80 %V的
DD
+5V
-
-
-
-
-
-
-
-
1.2
0.5 V
DD
0.2
10
13
160
-
40
-
-
-
-
-
-
0.001
-
V
V
V
ms
mA
ms
V
ns
4
FN9005.4
2005年6月10日
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128
电气规格
参数
栅电流范围
栅极导通/关电流温度。 COEFF 。
栅极下拉电流高
门高压
栅极低电压
BIAS
IC电源电流
IC电源电流
IC电源电流
ISL6123待机IC电源电流
V
DD
上电复位
I
VDD_5V
I
VDD_3.3V
I
VDD_1.5V
I
VDD_sb
V
DD
○ POR
V
DD
= 5V
V
DD
= 3.3V
V
DD
= 1.5V
V
DD
= 5V ,启用= 0V
-
-
-
-
-
0.20
0.14
0.10
-
-
0.5
-
-
1
1
mA
mA
mA
A
V
V
DD
= 1.5V至+ 5V ,T
A
= T
J
= -40°C - 85°C ,除非另有说明。
(续)
符号
I
GATE_range
TC -I
门
I
GATEoff_h
V
GATEH
V
GATE_
GATE = V
DD
, UVLO = 0V
门高压
栅极低电压,V
DD
= 1V
测试条件
在IC I
门
最大最小
民
-
-
-
V
DD
+5V
-
典型值
-
0.2
88
V
DD
+5.3V
0
最大
0.35
-
-
-
0.1
单位
A
NA / ℃,
mA
V
V
ISL6123 , 24 , 25 , 26 , 27 , 28的说明
与操作
该
ISL612X
编曲家由几个4
在各种信道电压排序控制器
功能性和个性的配置。所有的设计
在多电压系统中,需要使用电源
测序各种电源电压。各个电压
导轨接通与关断外部N沟道MOSFET ,
其栅极由内部电荷泵驱动
V
DD
+ 5.3V ( VQP )在用户编程的顺序。
与四通道
ISL6123
启用必须
置为高电平,所有四个电压进行测序绝
高于其各自的用户编程电压下
锁定(UVLO )之前设定的输出开启等级
测序可以开始。测序和延迟
确定是通过外部的选择来实现
在DLY_ON和DLY_OFF引脚上限值。一旦所有4
UVLO输入,使能满意,持续时间10ms ,四
DLY_ON帽同时充电电流1μA
来源1.27V的DLY_Vth水平。由于每个DLY_ON
引脚达到DLY_Vth水平及其相关门将
然后开启与该VQP电压1μA电流源
V的
DD
+ 5.3V 。因此,所有的四个城门将依次开启。
一旦在DLY_Vth的DLY_ON引脚放电是
准备在下次需要。在序列整转后
已建成的所有门都达到了
充电泵浦电压( VQP ) ,一个160毫秒延时开始到
确保稳定之后,复位#输出将
释放到高电平。随后,以导通时,如果任何输入
低于其UVLO点,比干扰滤波器长
期间( 为30μs ),这被认为是一个错误。 RESET #和
SYSRST #被拉低,所有的门都是同时进行
也拉低。在这种模式下,栅极被拉低以
88毫安。正常关机模式进入时没有UVLO
被侵犯,使能置为无效。当ENABLE
被拉高, RESET #被置位,并拉低。接下来,所有的
在DLY_OFF引脚4关机斜坡帽
5
被控1μA来源,当任何斜坡帽
到达DLY_Vth ,锁存器被设置,一个电流被吸收在
各GATE引脚关断它的外部MOSFET 。
当GATE电压大约为0.6V时,GATE是
推倒的方式休息,在较高的电流水平。
因此,每个单独的外接FET关闭时去除
从在编程序列中的负载的电压。
该
ISL6123
和
ISL6124
具有相同的功能
除了启用Active极性与
ISL6124
有一个ENABLE输入# 。此外,该
ISL6123
还
有当使能低的超低功耗的睡眠状态。
该
ISL6125
具有相同的个性作为
ISL6124
但
而不是充电帮浦驱动门输出它具有开放
漏逻辑输出端,可以被向上拉至最大
V
DD
.
该
ISL6126
独特之处在于它的序列上没有时间
但确定的电压决定。它的个性是每个
四个通道的独立操作,使得一旦将IC
是偏见和的UVLO输入任何一个大于
0.63V内部基准和ENABLE输入#还纳
在GATE为相关UVLO输入将开启。在转
其他UVLO输入需要满足的相关
盖茨开启。 150毫秒后,所有的门都完全对( GATE
电压= VQP )的RESET #被解除变为高电平。在UVLO
输入可由先前打开的输出轨驱动
提供电压来确定序列或逻辑信号
输入。任何后续的UVLO电平<的编程水平
拉RESET #输出低电平(如果以前发布的) ,但不会
闩锁关闭其他输出。预定的关断是
通过信号ENABLE #高完成,这将导致
RESET #锁存低,所有四个门输出跟随
编程关闭序列类似于ISL6124 。
该
ISL6127
是一个四通道序列器的预编程
A-B - C-D导通和D-C -B -A关断。经过四个UVLO和
ENABLE输入#满意的 10ms时,测序开始
与该序列中的下一个门开始斜坡上升,一旦
FN9005.4
2005年6月10日