IS25C16B
16K位SPI串行
电可擦除PROM
初步信息
2009年9月
特点
串行外设接口( SPI )兼容
— Supports SPI Modes 0 (0,0) and 3 (1,1)
宽电压运行
— Vcc = 1.8V to 5.5V
低功耗CMOS
- 工作电流: 1mA以下( 1.8V )
- 待机电流: 1 μA以下( 1.8V )
块写保护
— Protect 1/4, 1/2, or Entire Array
32字节页写模式
- 部分页写允许
20 MHz的时钟速率( 5V )
自定时写周期( 5毫秒典型值)
高可靠性
- 耐力:每字节100万次
- 数据保存:100年
工业级
封装: SOIC / SOP , TSSOP , UDFN和CSP
描述
该IS25C16B是16Kbit的(2048× 8 ),其电
使用串行外设可擦除PROM设备
接口(SPI)通信。
这EEPROM工作在1.8V的宽电压范围
以5.5V为与大多数应用电压兼容。
ISSI设计了这个装置是一个实用,低功耗SPI
EEPROM解决方案。该器件采用无铅,符合RoHS提供的,
无卤素或绿色。现有的封装类型
8引脚SOIC , TSSOP , UDFN和CSP 。
该IS25C16B的功能特性让他们
是最先进的串行非易失性memo-之间
可里斯。每个设备都有一个片选( CS )引脚,
和串行数据的3 - Wire接口( SI ) ,串行数据
输出( SO )和串行时钟( SCK ) 。而3线
该IS25C16B的接口提供了用于高速AC-
塞斯,一
HOLD
引脚允许的回忆忽略
接口处于暂停状态;后来
HOLD
脚重
激活,而无需重新初始化串行通信
序列。状态寄存器方便灵活的写
保护机制,以及一个设备就绪位( RDY ) 。
2008集成的芯片解决方案, Inc.保留所有权利。 ISSI公司保留更改本规范及其产品在任何时候没有合适的
通知。 ISSI产品不是设计,意,授权或担保,用作系统或设备的组件用于重要的医疗或手术分析装备
包换,航空航天系统,或者用于其他应用程序拟支持或维持生命。这是客户的责任,以优化设计自己的产品为最佳
在功能和性能优化等ISSI承担由此产生的任何信息的应用或使用不承担任何责任,产品或服务的描述
在本文中。建议客户依赖于产品的任何公开信息之前,并在下订单前获得这种设备规范的最新版本。
集成的芯片解决方案,公司
初步信息
08/28/09
修订版00A
1
IS25C16B
引脚配置
8引脚SOIC和TSSOP
8 ,垫UDFN
CS
SO
WP
GND
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
CS
1
SO 2
WP
3
GND 4
8 VCC
7
HOLD
6 SCK
5 SI
( TOP VIEW )
引脚说明
CS
SCK ↓
SI
SO
GND¤
V
cc
WP
持有“
片选
串行数据时钟
串行数据输入
串行数据输出
地
动力
写保护
暂停串行输入
片选(CS ) :
该
CS
销激活该设备。
上电时,
CS
应遵循VCC。当DE-
副是启用的指令输入,信号再
张塌塌米高到低的过渡。而
CS
稳定低,
主机和从机将通过SCK ,SI和沟通
SO信号。当通信完成时,
CS
必须驱动为高电平。在这个时刻,从设备
可能会启动它的内部写周期。当
CS
高,则
设备进入节电备用模式,除非一个
内部写操作正在进行中。在这种模式下,
SO引脚变为高阻抗。
写保护(WP ) :
这个输入信号的目的是
启动硬件写保护模式。此模式
防止块保护位和WPEN位
被修改的状态寄存器。为了使硬
洁具写保护,
WP
必须是低以相同的
时间WPEN为1 。
WP
可硬连接到VCC或GND 。
保持(HOLD) :
这个输入信号被用于暂停
该设备在串行序列和TEM的中间
porarily忽略总线上的进一步沟通( SI ,
SO , SCK ) 。加上片选时,
HOLD
信号
允许多个从机共享总线。
该
HOLD
信号变化只发生在SCK为低,
并在SCK的过渡将保持稳定。 (参见图
8保持时间)要禁用此功能,
HOLD
可能是
硬连接到Vcc 。
引脚说明
串行时钟( SCK ) :
这种定时信号提供
微控制器之间的同步
IS25C16B 。操作码,字节地址和数据
锁存SI与SCK的上升沿。数据
SO刷新在SCK为SPI的下降沿
模式(0,0)和(1,1) 。
串行数据输入( SI ) :
这是输入引脚的所有数据
该IS25C16B也需要接受。
串行数据输出( SO ) :
这是输出引脚全部
从IS25C16B发送的数据。
2
集成的芯片解决方案,公司
初步信息牧师00A
08/28/09
IS25C16B
串行接口说明
法师:
它提供了一个时钟信号的装置。
从站:
该IS25C16B是一个奴隶,因为时钟
信号是一个输入。
发射机/接收机:
该IS25C16B既有
数据输入(SI)和数据输出(SO) 。
MSB :
最显著位。它始终是第一位
发送或接收的。
操作码:
的第一个字节被发送到从跟着
降脂CS过渡到低。如果在OP -CODE是一个有效的
该IS25C16B指令集的部件(表3) ,则
它被适当地解码。如果操作码是无效的,
和SO引脚保持在高阻抗。
框图
VCC
GND
状态
注册
2048 x 8
存储阵列
数据
注册
SI
模式
解码
逻辑
地址
解码器
产量
卜FF器
CS
WP
SCK
时钟
SO
HOLD
集成的芯片解决方案,公司
初步信息
08/28/09
修订版00A
3
IS25C16B
设备操作
T
他的IS25C16B的操作是由一组指令的时钟,在串联的SI引脚控制。 (请参阅表
3)。开始的指令,芯片选择( CS )应该被丢弃低。随后,每低到高的转变
时钟( SK )将锁定在SI引脚上的稳定值。 8位的操作码之后,它可能是适当的,继续
输入一个地址或数据SI ,或者从SO输出数据。在数据输出时,值上出现的下降沿
SK 。所有位都转移与MSB优先。通信时的最后位,但在此之前的任何下列由低到高
SK过渡,
CS
应提高高结束交易。然后,设备将进入待机模式,如果没有
内部编程是正在进行中。
表3.指令集
名字
WRDI
RDSR
WRSR
读?
写?
操作码
0000 X100
0000 X101
0000 X001
0000 X011
0000 X010
手术
设置写使能锁存
复位写使能锁存
读状态寄存器
写状态寄存器
从数组中读取数据
将数据写入到阵列
地址
-
-
-
-
A15-A0
A15-A0
数据( SI )
-
-
-
D7-D0
-
D7-D0,...
数据( SO )
-
-
D7-D0,...
-
D7-D0,...
-
雷恩0000 X110
1, X =无关位。为了保持一致性,最好是使用“0”。
2.一些地址位是不在乎。见表5 。
3.如果时钟-中的位的操作码是无效的, SO保持高阻抗,并且在CS变为高,没有
影响。一个有效的操作码与主频,为地址或数据位的数字无效将导致试图修改
阵列或状态寄存器被忽略。
写使能( WREN )
当VCC最初应用时,设备上电时,
两个状态寄存器和整个阵列中的禁止写入
状态。当写禁止( WRDI )完成后,
写状态寄存器( WRSR ) ,或者将数据写入阵列
(写) ,该设备在复位状态WEN位
注册为0。在此之前的任何数据修改,一个WREN
指令需要设定温为1 (参见图2
为正时) 。
写禁止( WRDI )
该设备可以从modifica-被完全保护的
化通过在WRDI指令复位闻到0
化。 (参见图3的时序) 。
读状态寄存器( RDSR )
读状态指令通知用户的状态
写保护启用,该块保护设置(见
表2) ,写使能状态,并且
RDY
状态。
RDSR被接受时写的唯一指令
周期正在进行中。因此建议该状态
的写使能和
RDY
进行检查,尤其是前
到的数据的企图修改。的8比特的
状态寄存器可以被如此反复后,输出
最初的操作码。 (参见图4定时) 。
集成的芯片解决方案,公司
初步信息
08/28/09
修订版00A
5