八路T1 / E1短途
模拟前端
特点
!
IDT82V2048L
!
!
!
!
!
八路T1 / E1短程模拟前端可支持100
T1双绞线, 120
E1双绞线和75
E1同轴
应用
内置的发送预均衡满足G.703 & T1.102
数字/模拟LOS检测符合ITU G.775 , ETS 300 233和
T1.231
ITU G.772非侵入式监视在役测试
信道1中的任何一个通道7
低阻抗传输高-Z驱动器
可选的硬件和并行/串行主机接口
!
!
!
!
!
!
无中断保护交换( HPS)为1比1的保护,而不
继电器
电路板测试的JTAG边界扫描
3.3 V电源供电, 5 V容限I / O
低功耗
工作温度范围: -40
°C
+85
°C
可提供144引脚薄型四方扁平封装( TQFP )和160引脚
塑料球栅阵列( PBGA )封装
提供绿色包装选项
功能框图
LOS
探测器
RTIPn
RRINGn
PEAK
探测器
TTIPn
TRINGn
LINE
司机
波形
整形
发送
全一
G.772
MONITOR
时钟
发电机
控制界面
切片机
其中八个相同的通道
LOSn
RCN
RDPN
RDNn
TCLKn
TDPn
TDNN
注册
网络文件
JTAG TAP
VDDIO
VDDT
VDDD
VDDA
OE
CLKE
MODE [ 2:0]
CS
TS2/SCLK/ALE/AS
TS1/RD/R/W
TS0/SDI/WR/DS
SDO / RDY / ACK
INT
D [ 7:0] / AD [7 :0]的
MC [ 3 : 0 ] / A [ 4 : 0 ]
MCLK
图1框图
TRST
TCK
TMS
TDI
TDO
IDT和IDT标志是集成设备技术, Inc.的商标。
2005年7月
1
DSC-6527/1
2005年集成设备技术有限公司
IDT82V2048L进制T1 / E1短程模拟前端
工业温度范围
销刀豆网络gurations
TDP4
TCLK4
LOS5
RDN5
RDP5
RC5
TDN5
TDP5
TCLK5
TDI
TDO
TCK
TMS
TRST
IC
IC
VDDIO
GNDIO
VDDA
GNDA
MODE0
CS
TS2/SCLK/ALE/AS
TS1/RD/R/W
TS0/SDI/WR/DS
SDO / RDY / ACK
INT
TCLK2
TDP2
TDN2
RC2
RDP2
RDN2
LOS2
TCLK3
TDP3
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
TDP7
TCLK7
LOS6
RDN6
RDP6
RC6
TDN6
TDP6
TCLK6
MCLK
MODE2
A4
MC3/A3
MC2/A2
MC1/A1
MC0/A0
VDDIO
GNDIO
VDDD
GNDD
D0/AD0
D1/AD1
D2/AD2
D3/AD3
D4/AD4
D5/AD5
D6/AD6
D7/AD7
TCLK1
TDP1
TDN1
RC1
RDP1
RDN1
LOS1
TCLK0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
TDN4
RC4
RDP4
RDN4
LOS4
OE
CLKE
VDDT4
TTIP4
TRING4
GNDT4
RTIP4
RRING4
GNDT5
TRING5
TTIP5
VDDT5
RRING5
RTIP5
VDDT6
TTIP6
TRING6
GNDT6
RTIP6
RRING6
GNDT7
TRING7
TTIP7
VDDT7
RRING7
RTIP7
LOS7
RDN7
RDP7
RC7
TDN7
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
IDT82V2048L
( TOP VIEW )
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
TDN3
RC3
RDP3
RDN3
LOS3
RTIP3
RRING3
VDDT3
TTIP3
TRING3
GNDT3
RRING2
RTIP2
GNDT2
TRING2
TTIP2
VDDT2
RTIP1
RRING1
VDDT1
TTIP1
TRING1
GNDT1
RRING0
RTIP0
GNDT0
TRING0
TTIP0
VDDT0
MODE1
LOS0
RDN0
RDP0
RC0
TDN0
TDP0
图2 TQFP144封装引脚分配
2
IDT82V2048L进制T1 / E1短程模拟前端
工业温度范围
A
1
2
3
4
5
6
7
8
9
10
11
12
13
14
B
TCLK
7
TDP
7
TDN
7
VDDT
7
TTIP
7
C
D
E
F
MC
1
MC
2
MC
3
A4
G
H
J
K
L
TCLK
1
TDP
1
TDN
1
VDDT
1
TTIP
1
M
N
TCLK
0
TDP
0
TDN
0
VDDT
0
TTIP
0
P
1
2
3
4
5
6
7
8
9
10
11
12
13
14
RC7
RDP
7
RDN
7
VDDT
7
特林
7
RC6
RDP
6
RDN
6
VDDT
6
特林
6
TCLK
MCLK
6
TDP
6
TDN
6
VDDT
6
TTIP
6
模式
2
LOS
6
LOS
7
VDDIO VDDD
D0
MC
0
D2
D1
D6
D5
D4
D3
D7
模式
1
LOS
1
LOS
0
RC1
RDP
1
RDN
1
VDDT
1
特林
1
RC0
RDP
0
RDN
0
VDDT
0
特林
0
GNDIO GNDD
GNDT GNDT GNDT GNDT
7
7
6
6
RTIP
7
RTIP
4
RRING
7
RRING
4
RTIP
6
RTIP
5
RRING
6
RRING
5
GNDT GNDT GNDT GNDT
1
1
0
0
IDT82V2048L
(底视图)
RRING
1
RRING
2
RTIP
1
RTIP
2
RRING
0
RRING
3
RTIP
0
RTIP
3
GNDT GNDT GNDT GNDT
4
4
5
5
特林
4
VDDT
4
RDN
4
RDP
4
RC4
A
TTIP
4
VDDT
4
TDN
4
TDP
4
TCLK
4
B
特林
5
VDDT
5
RDN
5
RDP
5
RC5
C
TTIP
5
VDDT
5
TDN
5
TDP
5
TCLK
5
D
LOS
4
LOS
5
CLKE
OE
E
TMS
TDI
TDO
TCK
F
GNDIO GNDA
TRST
IC
模式
0
IC
CS
TS
2
TS
1
TS
0
J
LOS
3
LOS
2
INT
SDO
K
GNDT GNDT GNDT GNDT
2
2
3
3
TTIP
2
VDDT
2
TDN
2
TDP
2
TCLK
2
L
特林
2
VDDT
2
RDN
2
RDP
2
RC2
M
TTIP
3
VDDT
3
TDN
3
TDP
3
TCLK
3
N
特林
3
VDDT
3
RDN
3
RDP
3
RC3
P
VDDA VDDIO
G
H
图- 3 PBGA160封装引脚分配
3
IDT82V2048L进制T1 / E1短程模拟前端
工业温度范围
1
引脚说明
表1引脚说明
名字
TYPE
PIN号
TQFP144
PBGA160
发射和接收线路接口
TTIP0
TTIP1
TTIP2
TTIP3
TTIP4
TTIP5
TTIP6
TTIP7
TRING0
TRING1
TRING2
TRING3
TRING4
TRING5
TRING6
TRING7
RTIP0
RTIP1
RTIP2
RTIP3
RTIP4
RTIP5
RTIP6
RTIP7
RRING0
RRING1
RRING2
RRING3
RRING4
RRING5
RRING6
RRING7
45
52
57
64
117
124
129
136
46
51
58
63
118
123
130
135
48
55
60
67
120
127
132
139
49
54
61
66
121
126
133
138
N5
L5
L10
N10
B10
D10
D5
B5
P5
M5
M10
P10
A10
C10
C5
A5
P7
M7
M8
P8
A8
C8
C7
A7
N7
L7
L8
N8
B8
D8
D7
B7
描述
类似物
产量
TTIPn / TRINGn :发送双极提示/振铃通道0 7
这些引脚的差分线路驱动器输出。他们将在高阻抗状态,如果OE引脚为低电平或
相应的引脚TCLKn低(销OE是全局控制,而销TCLKn是每通道控制)。在
主模式中,每个销可在高阻抗通过编程寄存器'1'到对应的位
OE
(1)
.
类似物
输入
RTIPn / RRINGn :接收双极提示/振铃通道0 7
这些引脚的差分线路接收器输入。
1
。注册名称由粗体大写字母表示。例如,
OE
表示输出使能寄存器。
4
IDT82V2048L进制T1 / E1短程模拟前端
工业温度范围
表1引脚说明(续)
名字
TYPE
PIN号
TQFP144
PBGA160
描述
发送和接收数字数据接口
TDP0
TDP1
TDP2
TDP3
TDP4
TDP5
TDP6
TDP7
I
TDN0
TDN1
TDN2
TDN3
TDN4
TDN5
TDN6
TDN7
TCLK0
TCLK1
TCLK2
TCLK3
TCLK4
TCLK5
TCLK6
TCLK7
RDP0
RDP1
RDP2
RDP3
RDP4
RDP5
RDP6
RDP7
RDN0
RDN1
RDN2
RDN3
RDN4
RDN5
RDN6
RDN7
RC0
RC1
RC2
RC3
RC4
RC5
RC6
RC7
38
31
79
72
109
102
7
144
36
29
81
74
107
100
9
2
40
33
77
70
111
104
5
142
41
34
76
69
112
105
4
141
39
32
78
71
110
103
6
143
N3
L3
L12
N12
B12
D12
D3
B3
N1
L1
L14
N14
B14
D14
D1
B1
P2
M2
M13
P13
A13
C13
C2
A2
P3
M3
M12
P12
A12
C12
C3
A3
P1
M1
M14
P14
A14
C14
C1
A1
37
30
80
73
108
101
8
1
N2
L2
L13
N13
B13
D13
D2
B2
TDPn / TDNN :正/负数据传输通道0 7
的NRZ数据,以用于正/负脉冲被发送被输入该引脚上。在TDPn / TDNN数据
活性高和采样于TCLKn的下降沿。
TDPn
0
0
1
1
TDNN
0
1
0
1
输出脉冲
空间
负脉冲
正脉冲
空间
I
TCLKn :发送时钟通道0 7
1.544兆赫(对于T1模式)或2.048兆赫(对于E1模式)传输的时钟输入该引脚上。该
在TDPn或TDNN发送数据被采样到器件上TCLKn的下降沿。
TCLKn和MCLK的不同组合产生不同的传输模式。它被概括为
Table-2
系统接口配置。
O
高
阻抗
ANCE
RDPn / RDNn :正/负接收数据通道0 7
这些引脚输出的原始RZ切片数据。 RDPn / RDNn的有效极性由引脚CLKE确定。
当CLKE引脚为低电平, RDPn / RDNn为低电平有效。当CLKE引脚为高电平, RPDn / RDNn为高电平有效。
RDPn / RDNn将LOS期间保持活跃。 RDPn / RDNn被设置为高阻抗时,相应
ING接收器断电。
O
高
阻抗
ANCE
RCN :通道0接收脉冲 7
RCN是一个内部异或(XOR )的其与RDPn和RDNn相连的输出。时钟
从上RCN的信号恢复。如果接收器n被断电,相应的RCN将在高
阻抗。
5