IDT72V3612 3.3V , CMOS SyncBiFIFO
TM
64 x 36 x 2
商业级温度范围
引脚说明(续)
符号
MBF2
名字
Mail2注册标志
I / O
O
描述
MBF2
设为低电平CLKB低到高的转变将数据写入到mail2寄存器。
写入mail2寄存器被禁止,而
MBF2
被设置为低。
MBF2
设为高电平由低到
CLKA高转换时,端口的读操作,选择和MBA高。
MBF2
被设置为高
当所述装置被复位。
奇校验检查各端口时,奇/偶为高电平,并且偶校验检查时
ODD / EVEN是低电平。奇/偶也是选择平价的每个端口,如果奇偶校验生成的类型
产生被使能用于读出操作。
当应用到终端A0 - A35的任何字节奇偶校验失败,
PEFA
为LOW 。字节被组织成
A0- A8,A9 -A17 , A18 -A26 ,和A27 - A35 ,每个字节的最显著位作为
奇偶校验位。检查奇偶性的类型是由奇/偶输入的状态来确定。该
用于检查A0 - A35输入校验树被共享mail2寄存器,如果产生奇偶校验
奇偶校验产生被选中PGA 。因此,如果读取奇偶校验产生一个mail2是通过设置
为W / RA低, MBA高, PGA高电平时,
PEFA
国旗被强制为高,无论
A0 - A35输入。
当应用到终端B0 -B35的任何字节奇偶校验失败,
PEFB
为LOW 。字节被组织成
B0 B8, B9 , B17 , B18 - B26 , B27 -B35 ,每个字节的最显著位作为奇偶
位。检查奇偶性的类型是由奇/偶输入的状态来确定。奇偶树
用于检查B0 B35的输入由共享MAIL1寄存器,生成奇偶校验,如果校验
代被选中PGB 。因此,如果读取奇偶校验产生一个MAIL1是建立由具有
W / RB低, MBB高, PGB高电平时,
PEFB
的状态标志,强制为高,无论
在B0 - B35输入。
数据读取端口A时, PGA是性比价高的产生。生成的奇偶校验的类型是
由奇/偶输入的状态选择。字节被组织为A0 -A8 , A9 , A17 , A18 , A26 ,
和A27 - A35 。所生成的奇偶校验比特是在每个字节的最显著位输出。
数据读取B口时, PGB是性比价高的产生。生成的奇偶校验的类型是
由奇/偶输入的状态选择。字节被组织为B0 , B8 , B9 , B17 , B18 , B26 ,
和B27 - B35 。所生成的奇偶校验比特是在每个字节的最显著位输出。
重置设备, CLKA的四个低到高的转变和四个低到高的转变
CLKB必须发生在
RST
为LOW 。这台
AFA , AFB , MBF1 ,
和
MBF2
标志和HIGH
该
全民教育, EFB , AEA , AEB , FFA ,
和
FFB
标志为低电平。低到高的转变
RST
锁存器
的FS1和FS0输入的状态来选择抵消几乎完全和几乎空标志。
一个高电平选择写操作和低选择在端口A的读操作为低到
CLKA高过渡。在A0 - A35输出为高阻状态,当W / RA是
高。
一个高电平选择写操作和LOW选择B口的读操作为低到
CLKB高过渡。在B0 - B35输出为高阻状态,当W / RB是
高。
ODD /
连
PEFA
奇/偶校验
SELECT
端口奇偶校验错误
旗
I
O
( A口)
PEFB
端口B奇偶校验错误
旗
O
( B口)
PGA
端口奇偶
GENERATION
端口B平价
GENERATION
RESET
I
PGB
I
RST
I
W / RA
端口读/写
SELECT
端口B读/写
SELECT
I
W / RB
I
5