IDT72V3611 3.3V , CMOS SyncFIFO
TM
64 x 36
商业级温度范围
引脚说明
符号
A0-A35
AE
AF
B0-B35
CLKA
名字
端口A数据
几乎空标志
几乎满标志
端口B数据。
端口A时钟
I / O
I / O
O
O
I / O
I
描述
侧面A. 36位双向数据端口
可编程几乎空标志同步到CLKB 。它为低电平时的单词数
在FIFO中的小于或等于该值的偏移寄存器,X。
可编程几乎满标志同步到CLKA 。它为低电平时的空数
在FIFO中的位置小于或等于该值的偏移寄存器,X。
对于B面36位双向数据端口
CLKA是一个连续的时钟,通过端口-A同步所有的数据传输,也可以
异步或重合CLKB 。
FF
和
AF
同步到低到高
CLKA的过渡。
CLKB被设置为一个连续的时钟,通过端口-B同步的所有数据传输,并且可以是
异步或重合CLKA 。
EF
和
AE
同步到低到高
CLKB过渡。
CSA
一定要低,使CLKA低到高的转变来读取或写入端口的数据。
在A0 - A35输出为高阻状态时,
CSA
为高。
CSB
一定要低,使CLKB低到高的转变来读取或写入端口B上的数据。
在B0 - B35输出为高阻状态时,
CSB
为高。
EF
同步到CLKB的低到高的转变。当
EF
为低时,所述的FIFO是空的,
从内存中读取被禁用。数据可以从FIFO中读取到的输出寄存器
当
EF
为高。
EF
强制为低时,该装置被复位并且被设置高电平的第二
低到高的数据之后CLKB的过渡被装载到空的FIFO存储器。
ENA必须为高电平,使CLKA低到高的转变来读取或写入端口的数据。
ENB必须为高电平,使CLKB低到高的转变来读取或写入端口B上的数据。
FF
同步到CLKA的低到高的转变。当
FF
为低电平时,FIFO为满,并且
写入其内存被禁用。
FF
被强制为低电平时,器件复位,并设置高乘
CLKA的复位后的所述第二低到高的跳变。
低到高的转变
RST
锁存FS0和FS1 ,它加载四种价值观
预设值到几乎完全和几乎空偏移寄存器( X) 。
在MBA的高层次选择一个邮箱注册的端口进行读或写操作。
在MBB高水平选择一个邮箱注册的端口B读或写操作。当
B0 - B35输出是活动的,在MBB高电平从选择数据MAIL1注册输出,
和一个低电平选择FIFO输出寄存器的数据输出。
MBF1
设为低电平CLKA低到高的转变将数据写入到MAIL1寄存器。写
到MAIL1寄存器被禁止,而
MBF1
被设置为低。
MBF1
设为高电平由低到高
当端口B的读选择CLKB的过渡和MBB高。
MBF1
设为高电平时
设备重置。
MBF2
设为低电平CLKB低到高的转变将数据写入到mail2寄存器。写
到mail2寄存器被禁止,而
MBF2
是低的。
MBF2
设为高电平由低到高
当一个端口的读选择CLKA的过渡和MBA高。
MBF2
设为高电平时
设备重置。
CLKB
端口B时钟
I
CSA
CSB
EF
端口A片选
端口B片选
空标志
I
I
O
ENA
ENB
FF
港口-A启用
端口B启用
满标志
I
I
O
FS1 , FS0
工商管理硕士
MBB
旗偏移选择
端口的邮箱选择
端口B邮箱选择
I
I
I
MBF1
MAIL1注册标志
O
MBF2
Mail2注册标志
O
ODD /
连
PEFA
奇/偶校验
SELECT
端口奇偶校验错误
旗
奇校验检查各端口时,奇/偶为高电平,并且偶校验检查时
ODD / EVEN是低电平。奇/偶也是选择平价的每个端口,如果奇偶校验生成的类型
产生被使能用于读出操作。
O
当应用到终端A0 - A35的任何字节奇偶校验失败,
PEFA
为LOW 。字节被组织成
[端口A)中的A0 - A8,A9 -A17 , A18 -A26 ,和A27 - A35 ,每个字节的最显著位作为
奇偶校验位。检查奇偶性的类型是由奇/偶输入的状态来确定。该
用于检查A0 - A35输入校验树被共享mail2寄存器,如果产生奇偶校验
奇偶校验产生被选中PGA 。因此,如果读取奇偶校验产生一个mail2是通过设置
有
CSA
LOW , HIGH ENA ,W / RA低, MBA高, PGA高电平时,
PEFA
标志强制
高无论A0 - A35输入的状态。
I
4