IDT7290820 5V时隙交换
DIGITAL SWITCH 2048 X 2048
商业级温度范围
引脚说明
符号
GND
VCC
TX0-15
(1)
RX0-15
(1)
F0i
(1)
名字
地面上。
VCC
TX输出0到15
(三态输出)
RX输入0至15
帧脉冲
I / O
描述
地轨。
+5.0伏电源。
串行数据输出流。这些数据流可以具有2.048 , 4.096或8.192 Mb / s的数据传输速率,这取决于
位在编程值DR0-1在IMS注册。
串行数据的输入流。这些数据流可以具有2.048 , 4.096或8.192 Mb / s的数据传输速率,这取决于
位在编程值DR0-1在IMS注册。
当粮食计划署引脚为低电平时,该输入接收并自动识别帧同步信号格式
根据ST- BUS
GCI和规格。当粮食计划署引脚为高电平时,该引脚接受一个负面框架
脉冲这符合粮食计划署的格式。
当粮食计划署引脚为低电平时,该引脚为框架测量输入。当粮食计划署引脚为高电平时, HCLK
( 4.096 MHz时钟)需要在广泛的帧脉冲( WFP)模式帧对齐。
串行时钟输入/移出数据的串行数据流( RX / TX 0-15 ) 。根据所设定的值
在比特DR0-1在IMS寄存器,该输入接受4.096 , 8.192和16.384 MHz的时钟。
JTAG信号控制所述TAP控制器的状态转换。该引脚拉高由内部上拉
若没有被驱动。
JTAG串行测试指令和数据都在这个引脚移入。该引脚拉高由内部上拉
如果没有驱动。
JTAG串行数据从该引脚在TCK的下降沿输出。该引脚在当高阻抗状态保持
JTAG扫描未启用。
提供时钟的JTAG测试逻辑。该引脚拉高由内部上拉的时候不被驱动。
异步通过将其在测试逻辑复位状态初始化JTAG TAP控制器。这个引脚上拉
通过内部上拉的时候不被驱动。该引脚应低脉冲上电,或保持低电平,以保证
该IDT7290820是在正常功能模式。
连接至GND正常运行。该引脚必须为低电平的IDT7290820正常运作,并
符合IEEE 1114 ( JTAG )边界扫描的要求。
该输入(低电平有效)提出了清除设备内部计数器,寄存器IDT7290820处于复位状态
并带来TX0-15和微创的数据输出到一个高阻抗状态。时间常数为一个上电
复位电路必须有一个最小的电源的5倍的上升时间。在正常操作中,
RESET
引脚必须保持低电平至少100 ns的重置设备。
当1 ,使全帧脉冲( WFP)帧定位接口。 0时,该器件工作在
ST- BUS
/ GCI模式。
当选择非复用CPU的总线操作,这些线提供A0 -A7地址线到内部
回忆。
对于摩托罗拉的复用总线操作,该输入是DS 。此高电平有效DS输入工作结合
CS
使读出和写入操作。摩托罗拉非复用CPU的总线操作,该输入是DS 。这
低电平有效的输入工作结合
CS
使读出和写入操作。对于英特尔多路公交车
操作中,该输入
RD 。
此低电平输入设置的数据总线( AD0-7 , D8-15 )为输出。
摩托罗拉非复用和复用总线操作的情况下,这种输入是R / W 。该输入控件
处理的数据总线( AD0-7 , D8-15 )的过程中的微处理器存取的方向。对于英特尔多路公交车
操作中,该输入
WR 。
此低电平输入使用
RD
来控制数据总线( AD0-7 )线作为输入。
采用微处理器低电平输入有效激活IDT7290820的微处理器端口。
如果通过IM输入引脚选择复用总线操作此输入使用。摩托罗拉非复用
公交车运行时,此引脚连接到地面。该引脚被拉低由内部上拉下来的时候没有驱动。
当IM为高电平时,微处理器端口是在复用模式。当IM为低电平时,微处理器
在非复用模式下口。该引脚被拉低由内部上拉下来的时候没有驱动。
这些引脚的微处理器端口的八个最低显著数据位。在复用模式下,这些引脚
也微处理器端口的输入地址位。
O
I
I
FE / HCLK
(1)
框架评估/
HCLK时钟
CLK
(1)
时钟
TMS
TDI
TDO
TCK
(1)
TRST
测试模式选择
测试串行数据
测试串行数据输出
测试时钟
测试复位
I
I
I
I
O
I
I
IC
(1)
RESET
(1)
内部连接
器件复位
(施密特触发输入)
I
I
粮食计划署
(1)
A0-7
(1)
DS / RD
(1)
宽边框
脉冲选择
地址0-7
数据选通/读取
I
I
I
R / W /
WR
(1)
读/写/写
I
CS
(1)
AS / ALE
(1)
IM
(1)
AD0-7
(1)
芯片选择
地址选通脉冲或
LATCH ENABLE
CPU接口模式
I
I
I
地址/数据总线0到7的I / O
注意:
1.这些引脚可承受5V 。
4