添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第370页 > IDT72811L25PF
双CMOS SyncFIFO
集成设备技术有限公司
IDT72801
IDT72811
IDT72821
IDT72831
IDT72841
产品特点:
在72801相当于两个72201 256 ×9的FIFO
在72811相当于两个72211 512× 9的FIFO
在72821相当于两个72221 1024× 9的FIFO
在72831相当于两个72231 2048 ×9的FIFO
在72841相当于两个72241 4096 ×9的FIFO
提供大容量,高速率的最佳组合,
设计灵活,占地面积小
适用于优先级,双向和宽度扩大
应用
15纳秒读取/写入周期时间七万二千八百十一分之七万二千八百零一
20纳秒读取/写入周期时间为72821/72831/72841
独立的控制线和数据线的每个FIFO
独立的空,满,可编程几乎空的,
几乎全旗每个FIFO
启用使高阻抗状态输出数据线
节省空间的64引脚薄型四方扁平封装( TQFP )
工业级温度范围( -40
O
C至+ 85
O
C)是可用
能,测试军事电气规范
描述:
72801/72811/72821/72831/72841是双同步
(时钟)的FIFO 。该装置在功能上相当于两个
72201/72211/72221/72231/72241的FIFO在一个单一的包
与所有相关的控制,数据和标志分配给线
独立的引脚。
每两个FIFO的(指定FIFO A和FIFO B)
包含在72801/72811/72821/72831/72841具有9-
位输入数据端口( DA0 - DA8 ) , DB0 - DB 8 )和一个9位的输出
数据端口( QA0 - QA8 , QB0 - QB8 ) 。每个输入端口
通过一个自由运行的时钟( WCLKA , WCLKB ) ,和两个被控制
写使能引脚(
WENA1
, WENA2 ,
WENB1
, WENB2 ) 。数据
写入每两个阵列上的每个时钟上升沿
写时钟( WCLKA WCLKB )时,相应的
写使能引脚被置位。
每个FIFO库的输出端口通过控制其
相关的时钟引脚( RCLKA , RCLKB )和两个读使能
销(
RENA1
,
RENA2
,
RENB1
,
RENB2
) 。读时钟可以
被捆绑到写时钟为单一时钟操作或两个
时钟可以运行一个异步双时钟的另一
操作。输出使能引脚(
OEA
,
OEB
)被设置在
阅读每个FIFO的三态输出控制端口。
每两个FIFO中有2个固定标志,空(
全民教育
,
EFB
)
和全速(
FFA
,
FFB
) 。两个可编程的标志,几乎空
(
PAEa
,
PAEB
),并几乎完全(
PAFA
,
PAFB
) ,提供了用于
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
GND
QB
8
QB
7
QB
6
QB
5
QB
4
QB
3
QB
2
QB
1
QA
0
FFA
全民教育
OEA
RENA
2
RCLKA
RENA
1
引脚配置
WENA
2
/
LDA
WCLKA
QA
1
QA
2
QA
3
QA
4
QA
5
QA
6
QA
7
QA
8
V
CC
WENA
1
RSA
DA
8
DA
7
DA
6
PAFA
PAEa
WENB
2
/
六味地黄丸
WCLKB
WENB
1
RSB
DA
5
DA
4
DA
3
DA
2
DA
1
DA
0
DB
8
DB
7
DB
6
DB
5
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
PN64-1
TQFP ,
顶视图
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
FFB
EFB
OEB
RENB
2
RCLKB
RENB
1
GND
V
CC
DB
0
DB
1
DB
2
DB
3
DB
4
QB0
PAEB
PAFB
3034 DRW 01
SyncFIFO是商标和IDT标志是集成设备技术,Inc.的注册商标。
商业级温度范围
1996
集成设备技术公司
有关最新信息,请联系IDT的网站www.idt.com或传真点播在408-492-8391 。
1996年11月
DSC-3034/1
5.15
1
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
每个FIFO的银行,以提高内存的利用率。如果不是亲
编程,可编程标志缺省为空+ 7,用于
PAEa
PAEB
和全7为
PAFA
PAFB
.
该72801/72811/72821/72831/72841架构可支援
本身很多灵活的配置,如:
2级优先级的数据缓冲
双向操作
宽度扩大
深度扩张
该FIFO采用IDT的高性能子制造
微米CMOS技术。
功能框图
WCLKA
DA
0
- DA
8
WENA2
WENB2
WCLKB
DB
0
- DB
8
输入寄存器
偏移寄存器
输入寄存器
偏移寄存器
写控制
逻辑
RAM阵列
256 x 9,
512 x 9, 1024 x 9,
2048 x 9, 4096 x 9
逻辑
写控制
逻辑
RAM阵列
256 x 9,
512 x 9, 1024 x 9,
2048 x 9, 4096 x 9
逻辑
写指针
读指针
写指针
读指针
读控制
逻辑
读控制
逻辑
输出寄存器
复位逻辑
复位逻辑
输出寄存器
QA
0
- 质量评价
8
RCLKA
QB
0
- QB
8
RCLKB
3034 DRW 01A
5.15
2
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
引脚说明
该七万二千八百十一分之七万二千八百零一/七万二千八百三十一分之七万二千八百二十一/ 72841s两个FIFO ,简称
作为FIFO A和FIFO B,在各方面都相同。该
下面的描述中定义的输入和输出信号为
A.先进先出的FIFO B相应的信号名称
括号中提供。
符号
D
A0
-D
A8
D
B0
-D
B8
名称I / O
A数据输入
B数据输入
RESET
I
I
I
描述
9比特的数据输入到RAM阵列A.
9比特的数据输入到RAM阵列B.
RSA
(
RSB
)被置低,相关的内部读取和写入数组A (B的指针)是
设置为所述第一位置;
FFA
(
FFB
)和
PAFA
(
PAFB
)走高,
PAEa
(
PAEB
)和
全民教育
(
EFB
)
变低。上电后, FIFO的A和B两者的重置初始写之前是必需的。
数据在WCLKA ( WCLKB )的低到高的转变写入FIFO A(B )时,
写使能(多个)被断言。
如果FIFO A( B)被配置为具有可编程的标志,
WENA1
(
WENB1
)是唯一的写
使能引脚,可以被使用。当
WENA1
(
WENB1
)为低时,数据A (B)中被写入到
FIFO每低到高的跳变WCLKA ( WCLKB ) 。如果FIFO被配置成
有两个写使能,
WENA1
(
WENB1
)必须是低和WENA2 ( WENB2 )必须为高电平
将数据写入到FIFO。数据将不被写入到FIFO中,如果
FFA
(
FFB
)是低的。
FIFO A( B)复位时被配置为拥有两个写使能或可编程标志。如果
LDA
(
六味地黄丸
)为高电平复位时,该引脚用作第二个写使能。如果WENA2 /
LDA
(WENB2/
六味地黄丸
)为低电平复位时该引脚用作控制加载和读取程序
梅布尔标志补偿其相应的阵列。如果FIFO被配置成具有两个写使能
WENA1
(
WENB1
)必须为低和WENA2 ( WENB2 )必须为高电平,以将数据写入到FIFO中
A(B ) 。数据将不会被写入FIFO A(B )如果
FFA
(
FFB
)为LOW 。如果FIFO被配置成
具有可编程的标志,
LDA
(
六味地黄丸
)保持低电平写入或读取的可编程标志
偏移。
从RAM阵列A 9位数据输出
从RAM阵列B的9位数据的输出
数据从FIFO A( B)对RCLKA ( RCLKB )由低到高的跳变,当读
RENA1
(
RENB1
)和
RENA2
(
RENB2
)的断言。
RSA
,
RSB
WCLKA
WCLKB
写时钟
写使能1
I
I
WENA1
WENB1
WENA2/
LDA
WENB2/
六味地黄丸
写使能2 /
负载
I
Q
A0
-Q
A8
Q
B0
-Q
B8
RCLKA
RCLKB
A数据输出
B数据输出
读时钟
读使能1
I
I
RENA1
RENB1
RENA2
RENB2
OEA
OEB
全民教育
EFB
PAEa
PAEB
PAFA
PAFB
FFA
FFB
V
CC
GND
RENA1
(
RENB1
)和
RENA2
(
RENB2
)低,数据从FIFO A(B )每读
的RCLKA ( RCLKB )低到高的跳变。数据不会从数组A (B )如果读
全民教育
(
EFB
)是低的。
RENA1
(
RENB1
)和
RENA2
(
RENB2
)低,数据从FIFO A(B )上阅读
的RCLKA ( RCLKB )每低到高的跳变。数据不会从数组A (B )如果读
全民教育
(EFB )是低电压。
读使能2
I
OUTPUT ENABLE
空标志
I
O
OEA
(
OEB
)为低电平时,输出
A0
-D
A8
(D
B0
-D
B8
)是活动的。如果
OEA
(
OEB
)为高电平,则
输出
A0
-D
A8
(D
B0
-D
B8
)将处于高阻抗状态。
全民教育
(
EFB
)为低电平时, FIFO中A(B)是空的,并从输出被进一步的数据读出
抑制。当
全民教育
(
EFB
)为高电平, FIFO A(B )不为空。
全民教育
(
EFB
)被同步到
RCLKA ( RCLKB ) 。
PAEa
(
PAEB
)为低电平时, FIFO A(B )几乎是空白的基础上偏移编入
相应的偏移寄存器。默认的复位偏移空+ 7 。
PAEa
(
PAEB
)是同步
认列之于RCLKA ( RCLKB ) 。
PAFA
(
PAFB
)为低电平时, FIFO中A(B)是几乎全基于所述偏移编程到
适当偏移寄存器。默认的复位偏移量是全7 。
PAFA
(
PAFB
)同步
以WCLKA ( WCLKB ) 。
FFA
(
FFB
)为低电平时, FIFO中A(B)是完全和进一步的数据写入到输入被禁止。
FFA
(
FFB
)为高电平, FIFO A( B)是不完整的。
FFA
(
FFB
)被同步到WCLKA
( WCLKB ) 。
+ 5V电源引脚。
0V的接地引脚。
3034 TBL 01
可编程
几乎空
O
可编程
几乎满标志
满标志
O
动力
5.15
3
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
绝对最大额定值
(1)
符号评级
与端电压
V
TERM
对于GND
工作温度
T
A
在偏置温度
T
BIAS
T
英镑
I
OUT
储存温度
直流输出电流
广告
-0.5到+7.0
0至+70
-55到+125
-55到+125
50
单位
V
°C
°C
°C
mA
3034 TBL 02
推荐工作条件
符号
V
CC
GND
V
IH
V
IL
参数
电源电压
电源电压
输入高电压
输入低电压
分钟。
4.5
0
2.0
典型值。
5.0
0
马克斯。
5.5
0
0.8
单位
V
V
V
V
3034 TBL 03
注意:
1.强调超过绝对最大额定值
可能对器件造成永久性损坏。这是一个额定值
该器件在这些或任何其它的条件和功能操作
以上这些表明,在业务部门的规格是不是
暗示。暴露在绝对最大额定值条件下工作
期间可能会影响其可靠性。
电容
(T
A
= + 25 ° C,F = 1.0MHz的)
符号
C
IN
(2)
参数
输入电容
输出电容
条件
V
IN
= 0V
V
OUT
= 0V
马克斯。
10
10
单位
pF
pF
3034 TBL 04
C
OUT
(1,2)
注意:
1.输出取消(
OEA
,
OEB
=高) 。
DC电气特性
(商业: V
CC
= 5V
±
10%, T
A
= 0 ° C至+ 70 ° C)
IDT72801
IDT72811
广告
t
CLK
= 15 , 20 , 25 ,为35ns
典型值。
符号
I
LI
(1)
I
LO
(2)
V
OH
V
OL
I
CC
(3)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流
分钟。
–1
–10
2.4
马克斯。
–1
10
0.4
270
单位
A
A
V
V
mA
3034 TBL 05
IDT72821
IDT72831
IDT72841
广告
t
CLK
= 20 , 25 , 35纳秒
典型值。
符号
I
LI
(1)
I
LO
(2)
V
OH
V
OL
I
CC
(3)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流
分钟。
–1
–10
2.4
马克斯。
–1
10
0.4
300
单位
A
A
V
V
mA
3034 TBL 06
注意事项:
1.测量0.4
VIN
VCC 。
2. OEA , OEB
VIH , 0.4
VOUT
VCC 。
3.测量均采用输出打开。经测试,在f
CLK
= 20MHz的。
ICC限制同时使用的FIFO两岸时才可用。
5.15
4
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
AC电气特性
(商业: V
CC
= 5V
±
10%, T
A
= 0 ° C至+ 70 ° C)
广告
IDT72801L12 IDT72801L15 IDT72801L20 IDT72801L25 IDT72801L35
IDT72811L12 IDT72811L15 IDT72811L20 IDT72811L25 IDT72811L35
IDT72821L12 IDT72821L15 IDT72821L20 IDT72821L25 IDT72821L35
IDT72831L12 IDT72831L15 IDT72831L20 IDT72831L25 IDT72831L35
IDT72841L12 IDT72841L15 IDT72841L20 IDT72841L25 IDT72841L35
符号
f
S
t
A
t
CLK
t
CLKH
t
CLKL
t
DS
t
DH
t
ENS
t
ENH
t
RS
t
RSS
t
RSR
t
RSF
t
OLZ
t
OE
t
OHZ
t
WFF
t
REF
t
PAF
t
PAE
参数
时钟周期频率
数据访问时间
时钟周期时间
时钟高电平时间
时钟低电平时间
数据建立时间
数据保持时间
使建立时间
能保持时间
复位脉冲宽度
(1)
复位建立时间
复位恢复时间
重置为标志的时间和输出时间
输出使能,以在低Z输出
(2)
输出使能到输出有效
输出使能到输出的
写时钟为全旗
读时钟为空标志
写时钟可编程
几乎满标志
读时钟可编程
几乎空标志
t
SKEW1
阅读之间的偏移时间
时钟和写时钟
对空标志和满标志
t
SKEW2
之间的读时钟偏移时间
和写时钟的可编程
几乎空标志和
可编程几乎满标志
注意事项:
1.脉冲宽度小于最小值是不允许的。
2.价值由设计保证,目前尚未进行测试。
分钟。马克斯。
2
12
5
5
3
0
3
0
12
12
12
0
3
3
5
83.3
8
12
7
7
8
8
8
8
分钟。马克斯。
2
15
6
6
4
1
4
1
15
15
15
0
3
3
6
66.7
10
15
8
8
10
10
10
10
分钟。马克斯。
2
20
8
8
5
1
5
1
20
20
20
0
3
3
8
50
12
20
10
10
12
12
12
12
分钟。马克斯。
3
25
10
10
6
1
6
1
25
25
25
0
3
3
10
40
15
25
13
13
15
15
15
15
分钟。马克斯。单位
3
35
14
14
8
2
8
2
35
35
35
0
3
3
12
28.6兆赫
20
35
15
15
20
20
20
20
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
高-Z
(2)
22
28
35
40
42
ns
3034 TBL 07
5V
1.1K
AC测试条件
在脉冲电平
输入上升/下降时间
输入定时基准水平
输出参考电平
输出负载
GND到3.0V
3ns
1.5V
1.5V
见图1
3034 TBL 08
D.U.T.
680
30pF*
3034 DRW 03
或等效电路
图1.输出负载
*包括夹具和范围电容。
5.15
5
双CMOS SyncFIFO
双256 ×9 ,双512× 9 ,
双1,024× 9 ,双2048 ×9 ,
双4096 ×9 ,双8,192 ×9
IDT72801
IDT72811
IDT72821
IDT72831
IDT72841
IDT72851
.EATURES :
该IDT72801相当于两个IDT72201 256 ×9的FIFO
该IDT72811相当于两个IDT72211 512× 9的FIFO
该IDT72821相当于两个IDT72221 1024 ×9的FIFO
该IDT72831相当于两个IDT72231 2048 ×9的FIFO
该IDT72841相当于两个IDT72241 4096 ×9的FIFO
该IDT72851相当于两个IDT72251 8192 ×9的FIFO
提供大容量,高速率的最佳组合,
设计灵活,占地面积小
理想的优先级,双向和宽度扩大
应用
10纳秒的读/写周期时间为IDT72801 / 72811 /七万二千八百三十一分之七万二千八百二十一/
72841 (不含IDT72851 )
15毫微秒的读/写周期时间为IDT72851
单独的控制线和数据线的每个FIFO中
单独的空,满,可编程几乎空和Almost-
全旗每个FIFO
启用看跌期权处于高阻态输出数据线
采用节省空间的64引脚薄型四方扁平封装( TQFP )和修身显瘦
四方扁平封装( STQFP )
工业级温度范围( ? 40 ° C至+ 85°C ),可
°
°
描述:
该IDT72801 / 72821分之72811 /七万二千八百四十一分之七万二千八百三十一/ 72851顷双同步
(时钟)的FIFO 。该装置在功能上相当于两个IDT72201 / 72211 /
72221/72231/72241/72251的FIFO在一个单一的包与所有相关联的
分配给独立的引脚控制,数据和标志线。
每两个FIFO (先进先出指定A和FIFO B)中所含的所述的
IDT72801 / 72811 / 72831分之72821 / 72851分之72841具有9比特的输入数据端口( DA0
- DA8 , DB0 - DB 8 )和一个9位的输出数据的端口( QA0 - QA8 , QB0 - QB8 ) 。每
输入端口是通过一个自由运行的时钟( WCLKA , WCLKB ) ,和两个写控制
使能引脚( WENA1 , WENA2 ,
WENB1,
WENB2 ) 。数据被写入到每一个
在写时钟的每个时钟上升沿两个数组( WCLKA , WCLKB )
当适当的写使能引脚被置位。
每个FIFO库的输出端口被其相关联的时钟引脚控制
( RCLKA , RCLKB )和两个读使能引脚( RENA1 ,
RENA2 , RENB1 ,
RENB2).
读时钟可连接到所述写时钟为单一的时钟操作
或者两个时钟可以运行另一个异步双时钟运行。
输出使能引脚( OEA ,
OEB )
设置在每个FIFO的读端口
三态输出控制。
每两个FIFO中有两个固定的标志,空(全民教育,
EFB )
和Full ( FFA ,
FFB ) 。
两个可编程的标志,几乎空( PAEA ,
PAEB )
和几乎全部
( PAFA ,
PAFB )
提供给每个FIFO银行,以提高内存的利用率。
如果没有编写,可编程标志缺省为空+ 7
PAEa
PAEB ,
和Full -7
PAFA
PAFB 。
该IDT72801 / 72811 / 72831分之72821 /七万二千八百五十一分之七万二千八百四十一架构可支援
许多灵活的配置,如:
2级优先级的数据缓冲
双向操作
宽度扩大
深度扩张
这些FIFO采用IDT的高性能亚微米制造
CMOS技术。
.UNCTIONAL框图
WCLKA
WENA1
WENA2
DA0 - DA8
全民教育
PAEa
PAFA
LDA
FFA
WCLKB
WENB1
WENB2
DB0 - DB8
六味地黄丸
输入寄存器
偏移寄存器
逻辑
输入寄存器
偏移寄存器
EFB
PAEB
PAFB
FFB
写控制
逻辑
RAM阵列
256 x 9, 512 x 9,
1024 x 9, 2048 x 9,
4096 x 9, 8192 x 9
写控制
逻辑
RAM阵列
256 x 9, 512 x 9,
1024 x 9, 2048 x 9,
4096 x 9, 8192 x 9
逻辑
写指针
读指针
写指针
读指针
读控制
逻辑
读控制
逻辑
输出寄存器
复位逻辑
复位逻辑
输出寄存器
RSA
OEA
QA0 - QA8
RCLKA
RENA1
RENA2
RSB
OEB
QB0 - QB8
RCLKB
RENB1
RENB2
3034 DRW 01
SyncFIFO是商标和IDT标志是集成设备技术,Inc.的注册商标。
商用和工业温度范围
2001
集成设备技术有限公司
2001年4月
DSC-3034/1
IDT72801/728211/72821/72831/72841/72851
商用和工业温度范围
PIN CON.IGURATION
QA
0
FFA
全民教育
OEA
RENA2
RCLKA
RENA1
GND
QB
8
QB
7
QB
6
QB
5
QB
4
QB
3
QB
2
QB
1
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DA
5
DA
4
DA
3
DA
2
DA
1
DA
0
PAFA
PAEa
WENB2/LDB
WCLKB
WENB1
RSB
DB
8
DB
7
DB
6
DB
5
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
QA
1
QA
2
QA
3
QA
4
QA
5
QA
6
QA
7
QA
8
V
CC
WENA2/LDA
WCLKA
WENA1
RSA
DA
8
DA
7
DA
6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
QB0
FFB
EFB
OEB
RENB2
RCLKB
RENB1
GND
V
CC
PAEB
PAFB
DB
0
DB
1
DB
2
DB
3
DB
4
3034 DRW 02
TQFP ( PN64-1 ,订货代码: PF )
STQFP ( PP64-1 ,订货代码: TF )
顶视图
2
IDT72801/728211/72821/72831/72841/72851
商用和工业温度范围
引脚说明
该IDT72801 / 72821分之72811 /七万二千八百四十一分之七万二千八百三十一/ 72851s两个FIFO ,简称
作为FIFO A和FIFO B,在各方面都相同。以下
符号
DA0-DA8
DB0-DB8
RSA
,
RSB
名字
A数据输入
B数据输入
RESET
I / O
I
I
I
描述定义的输入和输出信号,用于FIFO的A的相应
括号中的为FIFO B荷兰国际集团信号名称。
描述
9比特的数据输入到RAM阵列A.
9比特的数据输入到RAM阵列B.
RSA
(
RSB
)被置为低电平时,相关的内部读出和写入阵列A(B的指针)被设置为
所述第一位置;
FFA
(
FFB
)和
PAFA
(
PAFB
)走高,
PAEa
(
PAEB
)和
全民教育
(
EFB
)去
低。上电后, FIFO的A和B的复位之前的初始写是必需的。
数据在WCLKA ( WCLKB )的低到高的转变写入FIFO A(B )当写
启用(S )的断言。
如果FIFO A( B)被配置为具有可编程的标志,
WENA1
(
WENB1
)是唯一的写
使能引脚,可以被使用。当
WENA1
(
WENB1
)为低时,数据A (B)的写入FIFO
每低到高的转变WCLKA ( WCLKB ) 。如果FIFO被配置成具有两个写使能
WENA1
(
WENB1
)必须为低和WENA2 ( WENB2 )必须为高电平以将数据写入到FIFO。数据
将不被写入到FIFO中,如果
FFA
(
FFB
)是低的。
FIFO A( B)复位时被配置为拥有两个写使能或可编程标志。如果
LDA
(
六味地黄丸
)
为高电平复位时,该引脚用作第二个写使能。如果WENA2 /
LDA
(WENB2/
六味地黄丸
)为低
在复位时该引脚用作一个控制加载和读取其相应阵列的可编程标志偏移。
如果FIFO被配置成具有两个写使能
WENA1
(
WENB1
)必须是低
和WENA2 ( WENB2 )必须为高电平将数据写入FIFO A(B ) 。数据将不会被写入FIFO A(B )
if
FFA
(
FFB
)为LOW 。如果FIFO被配置为具有可编程的标志
LDA
(
六味地黄丸
)被保持
低写入或读取的可编程标志偏移。
从RAM阵列A 9位数据输出
从RAM阵列B的9位数据的输出
数据从FIFO A( B)在读
- 到 -
的RCLKA ( RCLKB )过渡时,
RENA1
(
RENB1
)和
RENA2
(
RENB2
)的断言。
RENA1
(
RENB1
)和
RENA2
(
RENB2
)低,数据从FIFO A(B )每读
的RCLKA ( RCLKB )低到高的跳变。数据不会从数组A (B )如果读
全民教育
(
EFB
)是低的。
RENA1
(
RENB1
)和
RENA2
(
RENB2
)是低电平时,数据被从FIFO A(B)上的每个读
的RCLKA ( RCLKB )低到高的跳变。数据不会从数组A (B)中,如果读
全民教育
(EFB )是低电压。
OEA
(
OEB
)为低电平时,输出DA0 - DA8 ( DB0 - DB8 )是活动的。如果
OEA
(
OEB
)为高电平,则
输出DA0 - DA8 ( DB0 - DB 8 )将是一个高阻抗状态。
全民教育
(
EFB
)为低电平时, FIFO中A(B)是空的,进一步的数据读出从输出被抑制。
全民教育
(
EFB
)为高电平, FIFO A(B )不为空。
全民教育
(
EFB
)被同步到RCLKA ( RCLKB ) 。
PAEa
(
PAEB
)为低电平时, FIFO中A(B)几乎是空的基于所述偏移编程到
适当偏移寄存器。默认的复位偏移空+ 7 。
PAEa
(
PAEB
)被同步到
RCLKA ( RCLKB ) 。
PAFA
(
PAFB
)为低电平时, FIFO中A(B )的基础上偏移编程到相应的几乎是满的
偏移寄存器。默认的复位偏移量是全7 。
PAFA
(
PAFB
)被同步到WCLKA ( WCLKB ) 。
FFA
(
FFB
)为低电平时, FIFO中A(B)是完全和进一步的数据写入到输入被禁止。
FFA
(
FFB
)为高电平, FIFO A( B)是不完整的。
FFA
(
FFB
)被同步到WCLKA ( WCLKB ) 。
+ 5V电源引脚。
0V的接地引脚。
WCLKA
WCLKB
WENA1
WENB1
写时钟
写使能1
I
I
WENA2/
LDA
WENB2/
六味地黄丸
写使能2 /
负载
I
QA0-QA8
QB0-QB8
RCLKA
RCLKB
RENA1
RENB1
RENA2
RENB2
OEA
OEB
全民教育
EFB
PAEa
PAEB
PAFA
PAFB
FFA
FFB
A数据输出
B数据输出
读时钟
读使能1
读使能2
OUTPUT ENABLE
空标志
可编程
几乎空
可编程
几乎满标志
满标志
动力
O
O
I
I
I
I
O
O
O
O
VCC
GND
3
IDT72801/728211/72821/72831/72841/72851
商用和工业温度范围
绝对最大额定值
符号
V
TERM
T
英镑
I
OUT
等级
Com'l & Ind'l
单位
RECOMMENDEDOPERATINGCONDITIONS
符号
参数
分钟。
典型值。
MAX 。 UNIT
与端电压
对于GND
存储
温度
DC输出
当前
-0.5到+7.0
-55到+125
-50到+50
V
°
C
mA
V
CC
GND
V
IH
V
IL
T
A
T
A
注意:
1.强调超过绝对最大额定值可能会导致
永久损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件,在操作指示的
该规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
电源电压
( Com'l & Ind'l )
电源电压
( Com'l & Ind'l )
输入高电压
( Com'l & Ind'l )
输入低电压
( Com'l & Ind'l )
工作温度
广告
工作温度
产业
4.5
0
2.0
0
–40
5.0
0
5.5
0
V
V
V
0.8 V
70
°C
85
°C
DC电气特性
(商业: V
CC
= 5V ±10 % ,T
A
= 0 ° C至+ 70°C ;工业: V
CC
= 5V ±10 % ,T
A
= -40 ° C至+ 85°C )
IDT72801
IDT72811
IDT72821
IDT72831
IDT72841
商业和工业
(1)
t
CLK
= 10,15, 25纳秒
IDT72851
商业和工业
(1)
t
CLK
= 10,15, 25纳秒
符号
I
LI
(2)
I
LO
(3)
V
OH
V
OL
I
CC1
(4,5,6,8)
I
CC2(
4,7,8
)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流(两个FIFO )
待机电流
分钟。
–1
–10
2.4
典型值。
马克斯。
1
10
0.4
60
10
分钟。
–1
–10
2.4
典型值。
马克斯。
1
10
0.4
80
10
单位
A
A
V
V
mA
mA
注意事项:
1.工业温度范围的产品为15ns和25ns的速度等级都可以作为标准设备。
2.测量0.4
V
IN
V
CC
.
3.
OE
V
IH
, 0.4
V
OUT
V
CC
.
4.测试与产出开放(I
OUT
= 0).
5. RCLK和WCLK切换,在20 MHz和数据输入的开关频率为10 MHz 。
6.典型I
CC1
= 2*[1.7 + 0.7*f
S
+ 0.02*C
L
*f
S
] (单位为mA) 。
这些方程是有效的在下列条件下:
V
CC
= 5V ,T
A
= 25 ° C,F
S
= WCLK频率= RCLK频率(以MHz为单位,采用TTL电平) ,数据在f开关
S
/2, C
L
=容性负载(单位为pF ) 。
°
7,所有输入= V
CC
- 0.2V或GND + 0.2V ,除RCLK和WCLK ,这在20 MHz的切换。
8. I
CC1
CC2
参数的改善,相比之前的数据表。
电容
(T
A
= +25
°
C,F = 1.0MHz的)
符号
C
IN
(2)
C
OUT
(1,2)
注意:
1.输出取消( OEA ,
OEB
V
IH
).
2.特征值,而不是目前的测试。
参数
输入电容
输出电容
条件
V
IN
= 0V
V
OUT
= 0V
马克斯。
10
10
单位
pF
pF
4
IDT72801/728211/72821/72831/72841/72851
商用和工业温度范围
AC电气特性
(商业: V
CC
= 5V ±10 % ,T
A
= 0 ° C至+ 70°C ;工业: V
CC
= 5V ±10 % ,T
A
= -40 ° C至+ 85°C )
Com'l &
广告
IDT72801L10
IDT72811L10
IDT72821L10
IDT72831L10
IDT72841L10
IDT72851L10
符号
f
S
t
A
t
CLK
t
CLKH
t
CLKL
t
DS
t
DH
t
ENS
t
ENH
t
RS
t
RSS
t
RSR
t
RSF
t
OLZ
t
OE
t
OHZ
t
WFF
t
REF
t
PAF
t
PAE
t
SKEW1
t
SKEW2
参数
时钟周期频率
数据访问时间
时钟周期时间
时钟高电平时间
时钟低电平时间
数据建立时间
数据保持时间
使建立时间
能保持时间
复位脉冲宽度
(2)
复位设置时间
复位恢复时间
重置为标志的时间和输出时间
输出使能,以在低Z输出
(3)
输出使能到输出有效
输出使能到输出高-Z
(3)
写时钟为全旗
读时钟为空标志
写时钟可编程
几乎满标志
读时钟可编程
几乎空标志
读时钟之间的时间偏移
写时钟为空标志和满标志
读时钟和写之间的偏移时间
时钟可编程几乎空标志
和可编程几乎满标志
2
10
4.5
4.5
3
0.5
3
0.5
10
8
8
0
3
3
5
14
马克斯。
100
6.5
10
6
6
6.5
6.5
6.5
6.5
IDT72801L15
IDT72811L15
IDT72821L15
IDT72831L15
IDT72841L15
IDT72851L15
2
15
6
6
4
1
4
1
15
10
10
0
3
3
6
15
马克斯。
66.7
10
15
8
8
10
10
10
10
IND'L
(1)
IDT72801L25
IDT72811L25
IDT72821L25
IDT72831L25
IDT72841L25
IDT72851L25
2
25
10
10
6
1
6
1
15
15
15
0
3
3
10
18
马克斯。
40
15
25
13
13
15
15
15
15
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
1.工业温度范围的产品为15ns和25ns的速度等级都可以作为标准设备。
2.脉冲宽度小于最小值是不允许的。
3.价值由设计保证,目前尚未进行测试。
5V
1.1K
AC测试条件
在脉冲电平
GND到3.0V
D.U.T.
680
30pF*
输入上升/下降时间
输入定时基准水平
输出参考电平
输出负载
3ns
1.5V
1.5V
见图1
或等效电路
3034 DRW 03
图1.输出负载
*包括夹具和范围电容。
5
双CMOS SyncFIFO
集成设备技术有限公司
IDT72801
IDT72811
IDT72821
IDT72831
IDT72841
产品特点:
在72801相当于两个72201 256 ×9的FIFO
在72811相当于两个72211 512× 9的FIFO
在72821相当于两个72221 1024× 9的FIFO
在72831相当于两个72231 2048 ×9的FIFO
在72841相当于两个72241 4096 ×9的FIFO
提供大容量,高速率的最佳组合,
设计灵活,占地面积小
适用于优先级,双向和宽度扩大
应用
15纳秒读取/写入周期时间七万二千八百十一分之七万二千八百零一
20纳秒读取/写入周期时间为72821/72831/72841
独立的控制线和数据线的每个FIFO
独立的空,满,可编程几乎空的,
几乎全旗每个FIFO
启用使高阻抗状态输出数据线
节省空间的64引脚薄型四方扁平封装( TQFP )
工业级温度范围( -40
O
C至+ 85
O
C)是可用
能,测试军事电气规范
描述:
72801/72811/72821/72831/72841是双同步
(时钟)的FIFO 。该装置在功能上相当于两个
72201/72211/72221/72231/72241的FIFO在一个单一的包
与所有相关的控制,数据和标志分配给线
独立的引脚。
每两个FIFO的(指定FIFO A和FIFO B)
包含在72801/72811/72821/72831/72841具有9-
位输入数据端口( DA0 - DA8 ) , DB0 - DB 8 )和一个9位的输出
数据端口( QA0 - QA8 , QB0 - QB8 ) 。每个输入端口
通过一个自由运行的时钟( WCLKA , WCLKB ) ,和两个被控制
写使能引脚(
WENA1
, WENA2 ,
WENB1
, WENB2 ) 。数据
写入每两个阵列上的每个时钟上升沿
写时钟( WCLKA WCLKB )时,相应的
写使能引脚被置位。
每个FIFO库的输出端口通过控制其
相关的时钟引脚( RCLKA , RCLKB )和两个读使能
销(
RENA1
,
RENA2
,
RENB1
,
RENB2
) 。读时钟可以
被捆绑到写时钟为单一时钟操作或两个
时钟可以运行一个异步双时钟的另一
操作。输出使能引脚(
OEA
,
OEB
)被设置在
阅读每个FIFO的三态输出控制端口。
每两个FIFO中有2个固定标志,空(
全民教育
,
EFB
)
和全速(
FFA
,
FFB
) 。两个可编程的标志,几乎空
(
PAEa
,
PAEB
),并几乎完全(
PAFA
,
PAFB
) ,提供了用于
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
GND
QB
8
QB
7
QB
6
QB
5
QB
4
QB
3
QB
2
QB
1
QA
0
FFA
全民教育
OEA
RENA
2
RCLKA
RENA
1
引脚配置
WENA
2
/
LDA
WCLKA
QA
1
QA
2
QA
3
QA
4
QA
5
QA
6
QA
7
QA
8
V
CC
WENA
1
RSA
DA
8
DA
7
DA
6
PAFA
PAEa
WENB
2
/
六味地黄丸
WCLKB
WENB
1
RSB
DA
5
DA
4
DA
3
DA
2
DA
1
DA
0
DB
8
DB
7
DB
6
DB
5
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
PN64-1
TQFP ,
顶视图
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
FFB
EFB
OEB
RENB
2
RCLKB
RENB
1
GND
V
CC
DB
0
DB
1
DB
2
DB
3
DB
4
QB0
PAEB
PAFB
3034 DRW 01
SyncFIFO是商标和IDT标志是集成设备技术,Inc.的注册商标。
商业级温度范围
1996
集成设备技术公司
有关最新信息,请联系IDT的网站www.idt.com或传真点播在408-492-8391 。
1996年11月
DSC-3034/1
5.15
1
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
每个FIFO的银行,以提高内存的利用率。如果不是亲
编程,可编程标志缺省为空+ 7,用于
PAEa
PAEB
和全7为
PAFA
PAFB
.
该72801/72811/72821/72831/72841架构可支援
本身很多灵活的配置,如:
2级优先级的数据缓冲
双向操作
宽度扩大
深度扩张
该FIFO采用IDT的高性能子制造
微米CMOS技术。
功能框图
WCLKA
DA
0
- DA
8
WENA2
WENB2
WCLKB
DB
0
- DB
8
输入寄存器
偏移寄存器
输入寄存器
偏移寄存器
写控制
逻辑
RAM阵列
256 x 9,
512 x 9, 1024 x 9,
2048 x 9, 4096 x 9
逻辑
写控制
逻辑
RAM阵列
256 x 9,
512 x 9, 1024 x 9,
2048 x 9, 4096 x 9
逻辑
写指针
读指针
写指针
读指针
读控制
逻辑
读控制
逻辑
输出寄存器
复位逻辑
复位逻辑
输出寄存器
QA
0
- 质量评价
8
RCLKA
QB
0
- QB
8
RCLKB
3034 DRW 01A
5.15
2
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
引脚说明
该七万二千八百十一分之七万二千八百零一/七万二千八百三十一分之七万二千八百二十一/ 72841s两个FIFO ,简称
作为FIFO A和FIFO B,在各方面都相同。该
下面的描述中定义的输入和输出信号为
A.先进先出的FIFO B相应的信号名称
括号中提供。
符号
D
A0
-D
A8
D
B0
-D
B8
名称I / O
A数据输入
B数据输入
RESET
I
I
I
描述
9比特的数据输入到RAM阵列A.
9比特的数据输入到RAM阵列B.
RSA
(
RSB
)被置低,相关的内部读取和写入数组A (B的指针)是
设置为所述第一位置;
FFA
(
FFB
)和
PAFA
(
PAFB
)走高,
PAEa
(
PAEB
)和
全民教育
(
EFB
)
变低。上电后, FIFO的A和B两者的重置初始写之前是必需的。
数据在WCLKA ( WCLKB )的低到高的转变写入FIFO A(B )时,
写使能(多个)被断言。
如果FIFO A( B)被配置为具有可编程的标志,
WENA1
(
WENB1
)是唯一的写
使能引脚,可以被使用。当
WENA1
(
WENB1
)为低时,数据A (B)中被写入到
FIFO每低到高的跳变WCLKA ( WCLKB ) 。如果FIFO被配置成
有两个写使能,
WENA1
(
WENB1
)必须是低和WENA2 ( WENB2 )必须为高电平
将数据写入到FIFO。数据将不被写入到FIFO中,如果
FFA
(
FFB
)是低的。
FIFO A( B)复位时被配置为拥有两个写使能或可编程标志。如果
LDA
(
六味地黄丸
)为高电平复位时,该引脚用作第二个写使能。如果WENA2 /
LDA
(WENB2/
六味地黄丸
)为低电平复位时该引脚用作控制加载和读取程序
梅布尔标志补偿其相应的阵列。如果FIFO被配置成具有两个写使能
WENA1
(
WENB1
)必须为低和WENA2 ( WENB2 )必须为高电平,以将数据写入到FIFO中
A(B ) 。数据将不会被写入FIFO A(B )如果
FFA
(
FFB
)为LOW 。如果FIFO被配置成
具有可编程的标志,
LDA
(
六味地黄丸
)保持低电平写入或读取的可编程标志
偏移。
从RAM阵列A 9位数据输出
从RAM阵列B的9位数据的输出
数据从FIFO A( B)对RCLKA ( RCLKB )由低到高的跳变,当读
RENA1
(
RENB1
)和
RENA2
(
RENB2
)的断言。
RSA
,
RSB
WCLKA
WCLKB
写时钟
写使能1
I
I
WENA1
WENB1
WENA2/
LDA
WENB2/
六味地黄丸
写使能2 /
负载
I
Q
A0
-Q
A8
Q
B0
-Q
B8
RCLKA
RCLKB
A数据输出
B数据输出
读时钟
读使能1
I
I
RENA1
RENB1
RENA2
RENB2
OEA
OEB
全民教育
EFB
PAEa
PAEB
PAFA
PAFB
FFA
FFB
V
CC
GND
RENA1
(
RENB1
)和
RENA2
(
RENB2
)低,数据从FIFO A(B )每读
的RCLKA ( RCLKB )低到高的跳变。数据不会从数组A (B )如果读
全民教育
(
EFB
)是低的。
RENA1
(
RENB1
)和
RENA2
(
RENB2
)低,数据从FIFO A(B )上阅读
的RCLKA ( RCLKB )每低到高的跳变。数据不会从数组A (B )如果读
全民教育
(EFB )是低电压。
读使能2
I
OUTPUT ENABLE
空标志
I
O
OEA
(
OEB
)为低电平时,输出
A0
-D
A8
(D
B0
-D
B8
)是活动的。如果
OEA
(
OEB
)为高电平,则
输出
A0
-D
A8
(D
B0
-D
B8
)将处于高阻抗状态。
全民教育
(
EFB
)为低电平时, FIFO中A(B)是空的,并从输出被进一步的数据读出
抑制。当
全民教育
(
EFB
)为高电平, FIFO A(B )不为空。
全民教育
(
EFB
)被同步到
RCLKA ( RCLKB ) 。
PAEa
(
PAEB
)为低电平时, FIFO A(B )几乎是空白的基础上偏移编入
相应的偏移寄存器。默认的复位偏移空+ 7 。
PAEa
(
PAEB
)是同步
认列之于RCLKA ( RCLKB ) 。
PAFA
(
PAFB
)为低电平时, FIFO中A(B)是几乎全基于所述偏移编程到
适当偏移寄存器。默认的复位偏移量是全7 。
PAFA
(
PAFB
)同步
以WCLKA ( WCLKB ) 。
FFA
(
FFB
)为低电平时, FIFO中A(B)是完全和进一步的数据写入到输入被禁止。
FFA
(
FFB
)为高电平, FIFO A( B)是不完整的。
FFA
(
FFB
)被同步到WCLKA
( WCLKB ) 。
+ 5V电源引脚。
0V的接地引脚。
3034 TBL 01
可编程
几乎空
O
可编程
几乎满标志
满标志
O
动力
5.15
3
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
绝对最大额定值
(1)
符号评级
与端电压
V
TERM
对于GND
工作温度
T
A
在偏置温度
T
BIAS
T
英镑
I
OUT
储存温度
直流输出电流
广告
-0.5到+7.0
0至+70
-55到+125
-55到+125
50
单位
V
°C
°C
°C
mA
3034 TBL 02
推荐工作条件
符号
V
CC
GND
V
IH
V
IL
参数
电源电压
电源电压
输入高电压
输入低电压
分钟。
4.5
0
2.0
典型值。
5.0
0
马克斯。
5.5
0
0.8
单位
V
V
V
V
3034 TBL 03
注意:
1.强调超过绝对最大额定值
可能对器件造成永久性损坏。这是一个额定值
该器件在这些或任何其它的条件和功能操作
以上这些表明,在业务部门的规格是不是
暗示。暴露在绝对最大额定值条件下工作
期间可能会影响其可靠性。
电容
(T
A
= + 25 ° C,F = 1.0MHz的)
符号
C
IN
(2)
参数
输入电容
输出电容
条件
V
IN
= 0V
V
OUT
= 0V
马克斯。
10
10
单位
pF
pF
3034 TBL 04
C
OUT
(1,2)
注意:
1.输出取消(
OEA
,
OEB
=高) 。
DC电气特性
(商业: V
CC
= 5V
±
10%, T
A
= 0 ° C至+ 70 ° C)
IDT72801
IDT72811
广告
t
CLK
= 15 , 20 , 25 ,为35ns
典型值。
符号
I
LI
(1)
I
LO
(2)
V
OH
V
OL
I
CC
(3)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流
分钟。
–1
–10
2.4
马克斯。
–1
10
0.4
270
单位
A
A
V
V
mA
3034 TBL 05
IDT72821
IDT72831
IDT72841
广告
t
CLK
= 20 , 25 , 35纳秒
典型值。
符号
I
LI
(1)
I
LO
(2)
V
OH
V
OL
I
CC
(3)
参数
输入漏电流(任何输入)
输出漏电流
输出逻辑“1”的电压,I
OH
= -2毫安
输出逻辑“ 0 ”电压,I
OL
= 8毫安
有源电源电流
分钟。
–1
–10
2.4
马克斯。
–1
10
0.4
300
单位
A
A
V
V
mA
3034 TBL 06
注意事项:
1.测量0.4
VIN
VCC 。
2. OEA , OEB
VIH , 0.4
VOUT
VCC 。
3.测量均采用输出打开。经测试,在f
CLK
= 20MHz的。
ICC限制同时使用的FIFO两岸时才可用。
5.15
4
72801/72811/72821/72831/72841双CMOS SyncFIFO
256 ×9 , 512× 9 , 1024 ×9 , 2048 ×9和4096 ×9
商业级温度
AC电气特性
(商业: V
CC
= 5V
±
10%, T
A
= 0 ° C至+ 70 ° C)
广告
IDT72801L12 IDT72801L15 IDT72801L20 IDT72801L25 IDT72801L35
IDT72811L12 IDT72811L15 IDT72811L20 IDT72811L25 IDT72811L35
IDT72821L12 IDT72821L15 IDT72821L20 IDT72821L25 IDT72821L35
IDT72831L12 IDT72831L15 IDT72831L20 IDT72831L25 IDT72831L35
IDT72841L12 IDT72841L15 IDT72841L20 IDT72841L25 IDT72841L35
符号
f
S
t
A
t
CLK
t
CLKH
t
CLKL
t
DS
t
DH
t
ENS
t
ENH
t
RS
t
RSS
t
RSR
t
RSF
t
OLZ
t
OE
t
OHZ
t
WFF
t
REF
t
PAF
t
PAE
参数
时钟周期频率
数据访问时间
时钟周期时间
时钟高电平时间
时钟低电平时间
数据建立时间
数据保持时间
使建立时间
能保持时间
复位脉冲宽度
(1)
复位建立时间
复位恢复时间
重置为标志的时间和输出时间
输出使能,以在低Z输出
(2)
输出使能到输出有效
输出使能到输出的
写时钟为全旗
读时钟为空标志
写时钟可编程
几乎满标志
读时钟可编程
几乎空标志
t
SKEW1
阅读之间的偏移时间
时钟和写时钟
对空标志和满标志
t
SKEW2
之间的读时钟偏移时间
和写时钟的可编程
几乎空标志和
可编程几乎满标志
注意事项:
1.脉冲宽度小于最小值是不允许的。
2.价值由设计保证,目前尚未进行测试。
分钟。马克斯。
2
12
5
5
3
0
3
0
12
12
12
0
3
3
5
83.3
8
12
7
7
8
8
8
8
分钟。马克斯。
2
15
6
6
4
1
4
1
15
15
15
0
3
3
6
66.7
10
15
8
8
10
10
10
10
分钟。马克斯。
2
20
8
8
5
1
5
1
20
20
20
0
3
3
8
50
12
20
10
10
12
12
12
12
分钟。马克斯。
3
25
10
10
6
1
6
1
25
25
25
0
3
3
10
40
15
25
13
13
15
15
15
15
分钟。马克斯。单位
3
35
14
14
8
2
8
2
35
35
35
0
3
3
12
28.6兆赫
20
35
15
15
20
20
20
20
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
高-Z
(2)
22
28
35
40
42
ns
3034 TBL 07
5V
1.1K
AC测试条件
在脉冲电平
输入上升/下降时间
输入定时基准水平
输出参考电平
输出负载
GND到3.0V
3ns
1.5V
1.5V
见图1
3034 TBL 08
D.U.T.
680
30pF*
3034 DRW 03
或等效电路
图1.输出负载
*包括夹具和范围电容。
5.15
5
查看更多IDT72811L25PFPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    IDT72811L25PF
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
IDT72811L25PF
IDT
2443+
23000
TQFP64
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
IDT72811L25PF
IDT
25+23+
33500
原厂原封装
绝对原装正品现货/优势渠道商、原盘原包原盒
QQ: 点击这里给我发消息 QQ:2885659455 复制

电话:0755-83951431
联系人:李小姐
地址:深圳市福田区华强北路1002号赛格广场47楼4707B/香港九龙观塘鸿图大道55号京泰大厦1608室
IDT72811L25PF
IDT
22+
12245
TQFP64
现货,原厂原装假一罚十!
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777607/83777708/82799993
联系人:销售部1部
地址:美驻深办公室:广东省深圳市福田区上步工业区201栋4楼A18室/分公司:深圳市福田区华强北深纺大厦C座西7楼,展销柜:深圳市福田区华强北新亚洲电子城3B047柜,分展销柜:湖南省桂阳和平杉林下展销柜
IDT72811L25PF
IDT
25+23+
74348
QFP64
绝对原装全新正品现货/优势渠道商、原盘原包原盒
QQ: 点击这里给我发消息 QQ:2752732883 复制 点击这里给我发消息 QQ:240616963 复制

电话:18922887426/0755-25165869
联系人:曾先生/刘小姐
地址:深圳福田区中航路华乐大厦625室
IDT72811L25PF
IDT
24+
13618
SOP/DIP
★原装现货,特价低卖!
QQ: 点击这里给我发消息 QQ:1101329890 复制 点击这里给我发消息 QQ:1803862608 复制

电话:0755-82789296
联系人:朱先生/公司可以开13%的税
地址:深圳市福田区华强北振兴路华康大厦2栋211室。
IDT72811L25PF
IDT
1504+
8600
TQFP
一级代理原装现货热卖!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
IDT72811L25PF
IDT
14+
5600
QFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2360675383 复制 点击这里给我发消息 QQ:1551106297 复制

电话:0755-83679110 0755-23125986
联系人:朱生/李小姐
地址:█★◆█★◣█★█◆█★深圳福田区华强北海外装饰大厦B座7B-20(门市:新亚洲电子市场4楼)★【长期高价回收全新原装正品电子元器件】
IDT72811L25PF
IDT【原装正品】
NEW
12648
64 TQFP(14X14MM)
█◆★【专注原装正品现货】★价格最低★!量大可定!欢迎惠顾!(长期高价回收全新原装正品电子元器件)
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT72811L25PF
√ 欧美㊣品
▲10/11+
8393
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT72811L25PF
√ 欧美㊣品
▲10/11+
9828
贴◆插
【dz37.com】实时报价有图&PDF
查询更多IDT72811L25PF供应信息

深圳市碧威特网络技术有限公司
 复制成功!