高速3.3V 64K ×18
同步PIPELINED
双口静态RAM
3.3V或2.5V接口
特点
x
IDT70V3389S
真正的双端口存储器单元,可同步
相同的内存位置的访问
x
高速时钟对数据的访问
- 商业: 4.2 / 5 / 6ns的(最大)
- 工业: 5 / 6ns的(最大)
x
流水线输出模式
x
计数器使能和复位功能
x
双芯片能够允许深度扩展,而不
附加逻辑
x
在两个端口全同步操作
- 7.5ns周期, 133MHz的运行( 9.6 Gbps的带宽)
- 快速4.2ns的时钟到数据输出
- 1.8ns设置时钟和0.7ns持有的所有控制,数据和
x
x
x
x
x
地址输入@ 133MHz的
- 数据输入,地址,字节使能和控制寄存器
- 自定时写允许快速循环时间
对于复用总线和总线独立控制字节
匹配的兼容性
LVTTL-兼容,采用3.3V单电源( ± 150mV的)电源供应
CORE
LVTTL-兼容,可选择的3.3V ( ± 150mV的) /2.5V ( ± 125mV )
每个端口上的电源为I / O和控制信号
工业级温度范围(-40 ° C至+ 85°C )是
可供选择的速度
采用128引脚薄型四方扁平封装塑料( TQFP )
208引脚细间距球栅阵列,以及256引脚球
栅格阵列
功能框图
UB
L
LB
L
读/写
L
B
W
0
L
B
W
1
L
B B
WW
1 0
R R
UB
R
LB
R
读/写
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
64K ×18
内存
ARRAY
I / O
0 L
- I / O
1 7 L
CLK
L
Din_L
Din_R
I / O
0R
- I / O
17R
CLK
R
A
15L
A
0L
CNTRST
L
ADS
L
CNTEN
L
计数器/
地址
注册。
ADDR_L
ADDR_R
计数器/
地址
注册。
A
15R
A
0R
CNTRST
R
ADS
R
CNTEN
R
4832 TBL 01
.
2001年4月
1
2001集成设备技术有限公司
DSC 8分之4832
IDT70V3389S
高速64K ×18的双端口同步流水线静态RAM
工业和商业温度范围
描述:
该IDT70V3389是一个高速64K ×18位的同步双端口
内存。存储器阵列采用双端口存储器单元,以允许
从两个端口的任何地址同时访问。对控制寄存器,
数据和地址输入端提供最小的建立和保持时间。时机
由这种方法所提供的纬度允许系统被设计成具有很
短的循环时间。与输入数据寄存器, IDT70V3389一直
对于具有单向或双向数据流应用进行了优化
在阵阵。自动断电功能,通过控制
CE
0
和CE
1,
允许执行片上的电路的每个端口的输入非常低的待机功耗
模式。
该70V3389支持3.3V或2.5V的电压Ioperating
上的一个或两个端口,可控的OPT引脚。对于电源
该装置的核心(Ⅴ
DD
)保持在3.3V 。
引脚配置
(1,2,3,4)
1
I / O
9L
2
NC
3
V
SS
4
NC
5
NC
6
NC
7
A
12L
8
A
8L
9
NC
10 11
V
DD
CLK
L
12
CNTEN
L
13 14
A
4L
A
0L
15
选择
L
16 17
NC
V
SS
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
NC
V
SS
NC
V
SS
NC
A
13L
A
9L
NC
CE
0L
V
SS
ADS
L
A
5L
A
1L
V
SS
V
DDQR
I / O
8L
NC
V
DDQL
I / O
9R
V
DDQR
V
DD
NC
A
14L
A
10L
UB
L
CE
1L
V
SS
读/写
L
A
6L
A
2L
V
DD
I / O
8R
NC
V
SS
NC
V
SS
I / O
10L
NC
A
15L
A
11L
A
7L
LB
L
V
DD
OE
L
CNTRST
L
A
3L
V
DD
NC
V
DDQL
I / O
7L
I / O
7R
I / O
11L
NC
V
DDQR
I / O
10R
I / O
6L
NC
V
SS
NC
V
DDQL
I / O
11R
NC
V
SS
V
SS
I / O
6R
NC
V
DDQR
NC
V
SS
I / O
12L
NC
NC
V
DDQL
I / O
5L
NC
V
DD
NC
V
DDQR
I / O
12R
70V3389BF
BF-208
(5)
208引脚FPBGA
顶视图
(6)
V
DD
NC
V
SS
I / O
5R
V
DDQL
V
DD
V
SS
V
SS
V
SS
V
DD
V
SS
V
DDQR
I / O
14R
V
SS
I / O
13R
V
SS
I / O
3R
V
DDQL
I / O
4R
V
SS
NC
I / O
14L
V
DDQR
I / O
13L
NC
I / O
3L
V
SS
I / O
4L
V
DDQL
NC
I / O
15R
V
SS
V
SS
NC
I / O
2R
V
DDQR
NC
V
SS
NC
I / O
15L
I / O
1R
V
DDQL
NC
I / O
2L
I / O
16R
I / O
16L
V
DDQR
NC
NC
NC
A
12R
A
8R
NC
V
DD
CLK
R
CNTEN
R
A
4R
NC
I / O
1L
V
SS
NC
V
SS
NC
I / O
17R
NC
NC
A
13R
A
9R
NC
UB
R
CE
0R
V
SS
ADS
R
A
5R
A
1R
V
SS
V
DDQL
I / O
0R
V
DDQR
NC
I / O
17L
V
DDQL
V
SS
NC
A
14R
A
10R
CE
1R
V
SS
读/写
R
A
6R
A
2R
V
SS
NC
V
SS
NC
V
SS
NC
V
DD
NC
A
15R
A
11R
A
7R
LB
R
V
DD
OE
R
CNTRST
R
A
3R
A
0R
V
DD
选择
R
NC
I / O
0L
4832 TBL 02
注意事项:
1.所有V
DD
引脚必须连接到3.3V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
IH
( 3.3V )和2.5V如果OPT引脚的端口
设定为V
IL
(0V).
3.所有V
SS
引脚必须连接到接地电源。
4.包体约为仅为15mm×仅为15mm× 1.4毫米,具有0.8mm焊球间距。
5.这个包的代码来引用该包图。
6.本文并不表示实际的部分标记的方向。
6.42
2
IDT70V3389S
高速64K ×18的双端口同步流水线静态RAM
工业和商业温度范围
引脚配置
(1,2,3,4)
(续)
70V3389BC
BC-256
(5)
256引脚BGA
顶视图
(6)
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
NC
B1
NC
B2
NC
B3
NC
B4
A
14L
B5
A
11L
B6
A
8L
B7
NC
B8
CE
1L
B9
OE
L
CNTEN
L
B10
B11
A
5L
B12
A
2L
B13
A
0L
B14
NC
B15
NC
B16
NC
C1
NC
C2
NC
C3
NC
C4
A
15L
C5
A
12L
C6
A
9L
C7
UB
L
C8
CE
0L
读/写
L
CNTRST
L
C9
C10
C11
A
4L
C12
A
1L
C13
V
DD
C14
NC
C15
NC
C16
NC
D1
I / O
9L
D2
V
SS
D3
NC
D4
A
13L
D5
A
10L
D6
A
7L
D7
NC
D8
LB
L
D9
CLK
L
ADS
L
D10
D11
A
6L
D12
A
3L
D13
选择
L
D14
NC
D15
I / O
8L
D16
NC
E1
I / O
9R
E2
NC
E3
V
DD
E4
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DD
E5
E6
E7
E8
E9
E10
E11
E12
E13
NC
E14
NC
E15
I / O
8R
E16
I / O
10R
I / O
10L
F1
F2
NC
F3
V
DDQL
F4
V
DD
F5
V
DD
F6
V
SS
F7
V
SS
F8
V
SS
F9
V
SS
F10
V
DD
F11
V
DD
V
DDQR
F12
F13
NC
F14
I / O
7L
F15
I / O
7R
F16
I / O
11L
G1
NC
G2
I / O
11R
V
DDQL
G3
G4
V
DD
G5
V
SS
G6
V
SS
G7
V
SS
G8
V
SS
G9
V
SS
G10
V
SS
G11
V
DD
V
DDQR
I / O
6R
G12
G13
G14
NC
G15
I / O
6L
G16
NC
H1
NC
H2
I / O
12L
V
DDQR
H3
H4
V
SS
H5
V
SS
H6
V
SS
H7
V
SS
H8
V
SS
H9
V
SS
H10
V
SS
H11
V
SS
H12
V
DDQL
I / O
5L
H13
H14
NC
H15
NC
H16
NC
J1
I / O
12R
J2
NC
J3
V
DDQR
V
SS
J4
J5
V
SS
J6
V
SS
J7
V
SS
J8
V
SS
J9
V
SS
J10
V
SS
J11
V
SS
J12
V
DDQL
J13
NC
J14
NC
J15
I / O
5R
J16
I / O
13L
I / O
14R
I / O
13R
V
DDQL
K1
K2
K3
K4
V
SS
K5
V
SS
K6
V
SS
K7
V
SS
K8
V
SS
K9
V
SS
K10
V
SS
K11
V
SS
K12
V
DDQR
I / O
4R
I / O
3R
K13
K14
K15
I / O
4L
K16
NC
L1
NC
L2
I / O
14L
V
DDQL
L3
L4
V
SS
L5
V
SS
L6
V
SS
L7
V
SS
L8
V
SS
L9
V
SS
L10
V
SS
L11
V
SS
L12
V
DDQR
L13
NC
L14
NC
L15
I / O
3L
L16
I / O
15L
M1
NC
M2
I / O
15R
V
DDQR
M3
M4
V
DD
M5
V
SS
M6
V
SS
M7
V
SS
M8
V
SS
M9
V
SS
M10
V
SS
M11
V
DD
M12
V
DDQL
I / O
2L
M13
M14
NC
M15
I / O
2R
M16
I / O
16R
I / O
16L
N1
N2
NC
N3
V
DDQR
N4
V
DD
N5
V
DD
N6
V
SS
N7
V
SS
N8
V
SS
N9
V
SS
N10
V
DD
N11
V
DD
N12
V
DDQL
I / O
1R
N13
N14
I / O
1L
N15
NC
N16
NC
P1
I / O
17R
P2
NC
P3
V
DD
P4
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
P5
P6
P7
P8
P9
P10
P11
P12
V
DD
P13
NC
P14
I / O
0R
P15
NC
P16
NC
R1
I / O
17L
R2
NC
R3
NC
R4
A
13R
R5
A
10R
R6
A
7R
R7
NC
R8
LB
R
R9
CLK
R
ADS
R
R10
R11
A
6R
R12
A
3R
R13
NC
R14
NC
R15
I / O
0L
R16
NC
T1
NC
T2
NC
T3
NC
T4
A
15R
T5
A
12R
T6
A
9R
T7
UB
R
T8
CE
0R
读/写
R
CNTRST
R
T9
T10
T11
A
4R
T12
A
1R
T13
选择
R
T14
NC
T15
NC
T16
,
NC
NC
NC
NC
A
14R
A
11R
A
8R
NC
CE
1R
OE
R
CNTEN
R
A
5R
A
2R
A
0R
NC
NC
4832 DRW 02C
注意事项:
1.所有V
DD
引脚必须连接到3.3V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
IH
( 3.3V )和2.5V如果OPT引脚的端口
设定为V
IL
(0V).
3.所有V
SS
引脚必须连接到接地电源。
4.包体约为17毫米x17毫米X 1.4毫米,用1.0毫米间距。
5.这个包的代码来引用该包图。
6.本文并不表示实际的部分标记的方向。
,
6.42
3
IDT70V3389S
高速64K ×18的双端口同步流水线静态RAM
工业和商业温度范围
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
A
13L
A
12L
A
11L
A
10L
A
9L
A
8L
A
7L
UB
L
LB
L
CE
1L
CE
0L
V
DD
V
DD
V
SS
V
SS
CLK
L
OE
L
读/写
L
ADS
L
CNTEN
L
CNTRST
L
A
6L
A
5L
A
4L
A
3L
A
2L
引脚配置
(1,2,3,4)
(续)
A
14L
A
15L
V
SS
NC
IO
9L
IO
9R
V
DDQL
V
SS
IO
10L
IO
10R
V
DDQR
V
SS
IO
11L
IO
11R
IO
12L
IO
12R
V
DD
V
DD
V
SS
V
SS
IO
13R
IO
13L
IO
14R
IO
14L
IO
15R
IO
15L
V
DDQL
V
SS
IO
16R
IO
16L
V
DDQR
V
SS
IO
17R
IO
17L
NC
NC
A
15R
A
14R
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
70V3389PRF
PK-128
(5)
128引脚TQFP
顶视图
(6)
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
A
1L
A
0L
选择
L
NC (V
SS
)
(7)
IO
8L
IO
8R
NC (V
SS
)
(7)
V
SS
V
DDQL
IO
7L
IO
7R
V
SS
V
DDQR
IO
6L
IO
6R
IO
5L
IO
5R
V
DD
V
DD
V
SS
V
SS
IO
4R
IO
4L
IO
3R
IO
3L
IO
2R
IO
2L
V
SS
V
DDQL
IO
1R
IO
1L
V
SS
V
DDQR
IO
0R
IO
0L
选择
R
A
0R
A
1R
4832 DRW 02A
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
注意事项:
1.所有V
DD
引脚必须连接到3.3V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
IH
( 3.3V )和2.5V如果OPT引脚的端口
设定为V
IL
(0V).
3.所有V
SS
引脚必须连接到接地电源。
4.包体约为14毫米X 20毫米X 1.4毫米。
5.这个包的代码来引用该包图。
6.本文并不表示实际的部分标记的方向。
7.在70V3379 ( 32K ×18 )和70V3389 ( 64K ×18 ) ,引脚96和99 NC 。升级设备70V3399 ( 128K ×18 )和70V3319 ( 256K ×18 )分配
这些引脚为V
SS
。谁计划采取的升级路径的优势,客户应该把这些引脚为V
SS
对70V3379和70V3389 。如果没有升级
根据需要,该管脚可被视为NC中。
A
13R
A
12R
A
11R
A
10R
A
9R
A
8R
A
7R
UB
R
LB
R
CE
1R
CE
0R
V
DD
V
DD
V
SS
V
SS
CLK
R
OE
R
读/写
R
ADS
R
CNTEN
R
CNTRST
R
A
6R
A
5R
A
4R
A
3R
A
2R
.
6.42
4
IDT70V3389S
高速64K ×18的双端口同步流水线静态RAM
工业和商业温度范围
引脚名称
左侧端口
CE
0L
,
CE
1L
读/写
L
OE
L
A
0L
- A
15L
I / O
0L
- I / O
17L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
UB
L
- 磅
L
V
DDQL
选择
L
V
DD
V
SS
正确的端口
CE
0R
,
CE
1R
读/写
R
OE
R
A
0R
- A
15R
I / O
0R
- I / O
17R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
UB
R
- 磅
R
V
DDQR
选择
R
芯片使
读/写使能
OUTPUT ENABLE
地址
数据输入/输出
时钟
地址选通启用
柜台启用
计数器复位
字节允许( 9位字节)
电源( I / O总线) ( 3.3V或2.5V )
(1)
选项用于选择V
DDQX
(1,2)
电源( 3.3V )
(1)
地( 0V )
4832 TBL 01
名字
注意事项:
1. V
DD
, OPT
X
和V
DDQX
必须先设置为合适的工作水平
施加在I / O和控制该端口的输入。
2. OPT
X
选择工作电压电平为在该端口上的输入/输出和控制。
如果OPT
X
设置为VIH ( 3.3V ) ,那么该端口的I / O和控制将工作在3.3V
水平和V
DDQX
必须在3.3V供电。如果OPT
X
被设置为VIL (0V ),则该
端口的I / O和控制将在2.5V的水平和V操作
DDQX
必须提供
在2.5V 。在OPT管脚是相互独立的另一个,两个端口可以操作
在3.3V的水平,既可以在2.5V电平工作,或一方可工作在3.3V
与其他在2.5V 。
真值表我??读/写使能控制
(1,2,3)
OE
X
X
X
X
L
L
L
H
CLK
↑
↑
↑
↑
↑
↑
↑
↑
CE
0
L
L
L
L
L
L
L
L
CE
1
H
H
H
H
H
H
H
H
UB
H
H
L
L
H
L
L
L
LB
H
L
H
L
L
H
L
L
读/写
X
L
L
L
H
H
H
X
高字节
I / O
9-18
高-Z
高-Z
D
IN
D
IN
高-Z
D
OUT
D
OUT
高-Z
低字节
I / O
0-8
高-Z
D
IN
高-Z
D
IN
D
OUT
高-Z
D
OUT
高-Z
所有字节取消选择
写低字节只
写字节上仅
写两个字节
读低字节只
读高字节只
阅读两个字节
输出禁用
4832 TBL 02
模式
注意事项:
1. "H" = V
IH ,
\u003e\u003e 1 & QUOT ; = V
白细胞介素,
英寸× & QUOT ; =不在乎。
2.
ADS , CNTEN , CNTRST
= V
IH
.
3.
OE
是一个异步输入信号。
6.42
5