IDT5V9885
3.3V EEPROM的可编程时钟发生器
工业温度范围
3.3V EEPROM
可编程时钟
发电机
产品特点:
三个内部锁相环
内部非易失性EEPROM
JTAG和快速模式我
2
C串行接口
输入频率范围: 1MHz至400MHz的
输出频率范围: 4.9kHz至500MHz
参考晶体输入,可编程振荡器增益和
可编程线性负载电容
晶振频率范围:为8MHz到50MHz的
每个PLL有一个8位的预分频器和一个12位的反馈分
10位后分块
小数分频器
两个锁相环的支持扩频生成
能力
I / O标准:
输出 - 3.3V LVTTL / LVCMOS , LVPECL和LVDS
输入 - 3.3V LVTTL / LVCMOS
可编程斜率控制
可编程环路带宽设置
可编程的输出反转,以减少抖动双峰
多余的时钟输入,无毛刺自动和手动
切换选项
JTAG边界扫描
单独的输出使能/禁止
掉电模式
3.3V V
DD
可在TQFP和VFQFPN包
IDT5V9885
该IDT5V9885是一个可编程时钟发生器用于高
性能数据通信,电信,消费类电子以及
网络应用。有三个内部锁相环,每个单独
可编程的,允许对三个独特的非整数相关频率。
从一个单一的参考时钟中产生的频率。该
参考时钟可以来自两个冗余时钟输入中的一个。一
无毛刺自动或手动切换功能允许的任何一个
在正常操作期间将被选择的冗余时钟。
该IDT5V9885可以通过使用我的编程
2
C或JTAG
接口。编程接口使该器件成为亲
当它处于正常操作状态或通常所说为输入编程
系统编程。一个内部EEPROM允许用户保存和
还原装置的结构,而不必重新编程上
电。 JTAG边界扫描也可以实现。
每三个锁相环具有一个8位的预分频器和一个12位的反馈
分频器。这使用户能够生成三种独特的非整数有关的
频率。 PLL环路带宽是可编程的,以允许用户
定制锁相环响应于该应用程序。例如,用户可以调
PLL的参数,以减少抖动产生或最大限度地抖动
衰减。扩频生成和小数除法是
允许在两个锁相环。
有五六个输出银行10位后的分频器。两个
六个输出银行可配置为LVTTL , LVPECL或LVDS 。该
其他四个输出银行的LVTTL 。的输出端连接到所述锁相环
通过开关矩阵。开关矩阵允许用户路由锁相环
输出到任何输出行。此功能可用于简化和优化
电路板布局。此外,每个输出的压摆率和使能/禁止
功能可以编程。
描述:
IDT标志是集成设备技术,Inc.的注册商标。
工业温度范围
c
2007
集成设备技术有限公司
2007年10月
1
DSC 39分之6787
IDT5V9885
3.3V EEPROM的可编程时钟发生器
工业温度范围
功能框图
XTALOUT
OSC 。
XTALIN / REFIN
OUT1
P2分频器
10-Bit
/2
OUT2
PLL 0
CLKIN
P3分频器
10-Bit
/2
OUT3
PLL 1
P4分频器
10-Bit
/2
OUT4
(1)
OUT4
(1)
PLL 2
SHUTDOWN / OE
P5分频器
10-Bit
/2
OUT5
(1)
OUT5
(1)
EEPROM
P6分频器
10-Bit
/2
OUT6
GIN5/CLK_SEL
控制块
多用途I / O,编程,功能
I
2
C / JTAG
GOUT0/TDO/
LOSS_LOCK
GOUT1/
LOSS_CLKIN
GIN1/SCLK/TCLK
GIN3/SUSPEND
GIN2/TMS
注意:
1. OUT4和OUT5对可以被配置为LVDS ,LVPECL或两个单端LVTTL输出。为LVTTL ,
OUT4
和
OUT5
可被配置成非反相。
GIN0/SDAT/TDI
2
GIN4/TRST
IDT5V9885
3.3V EEPROM的可编程时钟发生器
工业温度范围
引脚说明
引脚名称
CLKIN
XTALIN / REFIN
XTALOUT
GIN0/SDAT/TDI
GIN1/SCLK/TCK
GIN2/TMS
GIN3/SUSPEND
GIN4/TRST
GIN5/CLK_SEL
SHUTDOWN / OE
I
2
C / JTAG
OUT1
OUT2
OUT3
OUT4
OUT4
OUT5
OUT5
OUT6
GOUT0/TDO/LOSS_LOCK
GOUT1/LOSS_CLKIN
V
DD
GND
PF32
针#
1
4
5
19
20
24
27
25
21
28
22
6
29
8
10
11
15
16
13
31
3
7,12,17,
23,26,32
2,9,14,
18,30
NL28
针#
1
4
5
16
17
21
23
22
18
24
19
6
25
7
8
9
13
14
11
27
3
10,15,20
28
2,12,26
I / O
I
I
O
I
I
I
I
I
I
I
I
O
O
O
O
O
O
O
O
O
O
TYPE
LVTTL
LVTTL
LVTTL
LVTTL
(3)
LVTTL
(3)
LVTTL
(3)
LVTTL
(3)
LVTTL
(3)
LVTTL
(3)
LVTTL
(3)
3-level
(2)
LVTTL
LVTTL
LVTTL
可调整的
可调整的
(1)
(1)
描述
输入时钟
CRYSTAL_IN - 参考晶振输入或外部参考时钟输入
CRYSTAL_OUT - 参考晶体反馈
多功能输入。可用于频率控制, SDAT (我
2
C)中,或TDI (JTAG) 。
多功能输入。可用于频率控制, SCLK (我
2
C)中,或TCK (JTAG) 。
多功能输入。可用于频率控制和TMS ( JTAG )
多功能输入。可用于频率控制或暂停模式控制
输入(高电平有效) 。
多功能输入。可用于频率控制或
TRST
(JTAG)
多功能输入。可用于频率控制和输入时钟选择。
启用/禁用输出或断电的芯片。在SP位( 0x1C处)控制
该信号的极性是主动高还是低。 (默认为高电平有效。 )
I
2
C( HIGH)或MFC模式( MID )或JTAG编程( LOW )
可配置的时钟输出1也可用于缓冲的参考时钟。
可配置的时钟输出2
可配置的时钟输出3
可配置的时钟输出4 ,单端或差分与合并时,
OUT4
可配置的互补时钟输出4 ,单端或差分时
结合OUT4
可配置的时钟输出5 ,单端或差分与合并时,
OUT5
可配置的互补时钟输出5 ,单端或差分时
结合OUT5
可配置的时钟输出6
多功能输出。可以编程为PLL锁定信号来使用, LOSS_LOCK
或者在TDO JTAG模式
多功能输出。可以编程为LOSS_CLKIN使用
3.3V电源
地
可调整的
(1)
可调整的
(1)
LVTTL
LVTTL
(3)
LVTTL
注意事项:
1.输出是用户可编程的驱动单端3.3V LVTTL ,差分LVDS或LVPECL差分接口电平。
2.三电平输入是静态的输入,必须连接到V
DD
或GND或悬空。这些输入在内部偏置到V
DD
/ 2 。他们不是热插入或过压容限。
3. JTAG ( TDO , TMS , TCLK ,
TRST ,
和TDI ),我
2
C( SCLK和SDAT )信号共享相同的引脚GIN信号。
4