IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
2.5V / 3.3V锁相
LOOP时钟驱动器
零延迟缓冲器
产品特点:
IDT5V2528/A
工作电压为3.3V V
DD
/ AV
DD
和2.5V / 3.3V V
DDQ
1:10扇出
三电平输入,用于输出控制
外部反馈( FBIN )引脚用于同步
输出到时钟输入信号
所需的PLL环路稳定性没有外部RC网络
可配置2.5V或3.3V LVTTL输出
t
PD
在100MHz至166MHz的相位误差: ± 150ps的
抖动(峰 - 峰值)工作在133MHz和166MHz的:± 75ps
扩频兼容
工作频率:
标准:为25MHz至140MHz的
答:为25MHz至167MHz
可在TSSOP封装
描述:
该IDT5V2528是一款高性能,低偏移,低抖动,相位锁定
环(PLL )时钟驱动器。它使用一个锁相环来精确地对准,在这两个频率
和相位,反馈( FBOUT )输出到时钟(CLK)的输入信号。
该IDT5V2528输入, PLL内核,Y
0
, Y
1
和FB
OUT
缓冲区的操作
3.3V的V
DD
和AV
DD
电源引脚。
十输出一个银行提供的低偏移,低抖动CLK的副本。的
十大输出,多达七个可为2.5V或3.3V LVTTL进行配置
输出。的2.5V输出的数目是由3电平的输入信号来控制
G_Ctrl和T_Ctrl ,并通过连接相应的V
DDQ
引脚2.5V或
3.3V 。三电平的输入信号可以是硬连线的,以高中低的水平。
输出信号的占空比被调整为50% ,单独的占空
周期的CLK 。该输出可以启用或通过G_Ctrl输入禁用。
当G_Ctrl输入为中等或高,输出相位切换和
频率CLK ;当G_Ctrl低,所有输出(除FB
OUT
)是
禁止在逻辑低状态。
含锁相环与许多产品, IDT5V2528不需要
外部RC网络。对于PLL的环路滤波器是包含在芯片上,
最大限度地减少了元件数量,电路板空间和成本。
因为它是基于锁相环电路,所述IDT5V2528需要
稳定时间以实现反馈信号提供给相位锁
参考信号。此稳定时间是必需的,下列功率和
应用一个固定频率的,在CLK的固定相位信号,以及
下面的任何更改PLL参考或反馈信号。该PLL
可以用捆扎带AV绕过用于测试目的
DD
到地面。
功能框图
28
G_Ctrl
1
3
TY0 ,V
DDQ
引脚4
26
T_ctrl
TY1 ,V
DDQ
引脚25
24
TY2 ,V
DDQ
引脚25
模式
SELECT
17
TY3 ,V
DDQ
引脚15
16
TY4 ,V
DDQ
引脚15
13
TY5 ,V
DDQ
引脚11
12
TY6 ,V
DDQ
引脚11
CLK
6
PLL
10
TY7 ,V
DDQ
引脚11
20
Y0 ,V
DD
引脚21
19
FBIN
7
AV
DD
5
22
Y1 ,V
DD
引脚21
FBOUT ,V
DD
引脚21
IDT标志是集成设备技术,Inc.的注册商标。
工业温度范围
1
c
2002
集成设备技术有限公司
2003年6月
DSC 11分之5971
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
引脚配置
T_ctrl
GND
TY0
V
DDQ
AV
DD
CLK
FBIN
AGND
GND
TY7
V
DDQ
TY6
TY5
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
G_Ctrl
GND
TY1
V
DDQ
TY2
GND
FBOUT
V
DD
Y0
Y1
GND
TY3
TY4
V
DDQ
绝对最大额定值
(1)
符号
V
DD,
V
DDQ ,
AV
DD
V
I (2)
V
O(2)
I
IK
(V
I
< 0 )
I
OK
(V
O
& LT ; 0或V
O
& GT ; V
DD
)
I
O
(V
O
= 0至V
DD
)
V
DD
或GND
T
英镑
T
J
连续电流
存储温度范围
结温
±200
-65到+150
+150
mA
°C
°C
连续输出电流
±50
mA
等级
电源电压范围
输入电压范围
电压范围应用于任何
在高或低态输出
输入钳位电流
输出钳位电流
马克斯。
-0.5到+4.6
-0.5到+5.5
-0.5到
V
DD
+0.5
–50
±50
mA
mA
单位
V
V
V
TSSOP
顶视图
注意事项:
1.强调超过绝对最大额定值可能会导致
永久损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件,在操作指示的
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
2.输入和输出负电压额定值可能会超过如果输入和输出
钳式电流额定值得到遵守。
3.最大的封装功耗使用结温计算
150
°
C和750密耳的电路板走线的长度。
电容
(1)
符号
C
IN
C
O
C
L
描述
输入电容
V
I
= V
DD
或GND
输出电容
V
I
= V
DD
或GND
负载电容
2.5V输出
民
典型值。
5
6
20
30
马克斯。
单位
pF
pF
pF
—
—
—
—
—
—
—
—
3.3V输出
注意:
1.未使用的输入必须保持高电平或低电平,以防止它们飘浮。
推荐工作范围
符号
V
DD,
AV
DD (1)
V
DDQ (1)
T
A
描述
电源电压
电源电压
工作环境温度
2.5V输出
3.3V输出
分钟。
3
2.3
3
–40
典型值。
3.3
2.5
3.3
+25
马克斯。
3.6
2.7
3.6
+85
单位
V
V
°C
注意:
1.所有的电源应该工作在串联。如果V
DD
或V
DDQ
为最大时,则V
DDQ
或V
DD
(分别)应该是最大的,反之亦然。
2
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
引脚说明
终奌站
名字
CLK
(1)
FBIN
G_Ctrl
(2)
号
6
7
28
TYPE
I
I
3-level
描述
时钟输入
反馈输入
三电平输入, 2.5V / 3.3V输出选择/输出库启用。当G_Ctrl为低,但FBOUT所有输出将被禁用
为逻辑低电平状态。当G_Ctrl是中频和高频,所有的输出使能,转换为相同的频率CLK (见
输出选择表) 。
T_ctrl
(2)
FBOUT
TY
(7:0)
Y
(1:0)
AV
DD(3)
AGND
V
DD
V
DDQ
GND
1
22
3, 10, 12, 13,
16, 17, 24, 26
19, 20
5
8
21
4, 11, 15, 25
2, 9, 14, 18
23, 27
注意事项:
1. CLK必须具有固定频率和固定相位的锁相环,以获得相位锁定。一旦电路被加电和有效的CLK信号被施加, 1毫秒的一个稳定时间
到相位锁定反馈信号与参考信号是必需的锁相环。
2.3电平输入会浮到MID的逻辑电平,如果悬空。
3. AV
DD
可用于绕过锁相环用于测试目的。当AV
DD
绑到地面, PLL被旁路和CLK直接缓冲到输出。
3-level
O
O
O
动力
地
动力
动力
地
三电平输入, 2.5V / 3.3V输出选择(见输出选择表)
反馈输出
2.5V或3.3V时钟输出。 1,2, 3,5,或这些输出的7可以被选择为2.5V输出(参见开关选择表)。
3.3V时钟输出
3.3V模拟电源。 AV
DD
提供了用于模拟电路的功率参考。
模拟地。 AGND为模拟电路的接地参考。
3.3V电源
2.5V或3.3V的电源输出TY
地
静态函数表
(A
VDD
= 0V)
(1)
G_Ctrl
L
L
输入
T_ctrl
X
X
CLK
L
H
H
L
运行
TY
(7:0)
L
L
H
L
运行
输出
Y
(1:0)
L
L
H
L
运行
FBOUT
L
H
H
L
运行
输出选择
G_Ctrl
M
M
M
H
H
H
T_ctrl
L
M
H
L
M
H
TY
(7:0)
TY
0
(2.5V)
TY
1
- TY
7
(3.3V)
TY
1,
TY
2
(2.5V)
TY
0,
TY
3
- TY
7
(3.3V)
TY
0
- TY
2
(2.5V)
TY
3
- TY
7
(3.3V)
TY
0
- TY
4
(2.5V)
TY
5
- TY
7
(3.3V)
TY
1
- TY
7
(2.5V)
TY
0
(3.3V)
TY
o
- TY
7
(3.3V)
V
DDQ
CON组fi guration
引脚4 ( 2.5V )
销11 ,15, 25 (3.3V )
引脚25 ( 2.5V )
引脚4 , 11 , 15 ( 3.3V )
4引脚, 25 ( 2.5V )
引脚11 , 15 ( 3.3V )
引脚4 , 15 , 25 ( 2.5V )
引脚11 ( 3.3V )
销11 ,15, 25 ( 2.5V)
引脚4 ( 3.3V )
引脚4 , 11 , 15 , 25 ( 3.3V )
SEE
输出选择
表
注意:
1. AV
DD
应电随着V
DD
,设置AV前
DD
到地面上,把
控制引脚处于有效状态。
动态功能表
(A
VDD
= 3.3V)
输入
G_Ctrl
T_ctrl
L
X
L
X
见输出
选型表
CLK
L
H
L
H
TY
(7:0)
L
L
L
H
输出
Y
(1:0)
L
L
L
H
FBOUT
L
H
L
H
3
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
直流电气在整个工作范围特性
符号
V
IK
V
IH
V
IL
V
IHH
V
IMM
V
生病
V
OH
V
OH
V
OL
V
OL
I
3
参数
输入钳位电压
输入高电平
输入低电平
输入高电压电平
(2)
MID的输入电压电平
(2)
输入低电平
(2)
输出高电压电平
( 3.3V输出)
输出高电压电平
( 2.5V输出)
输出低电压电平
( 3.3V输出)
输出低电压电平
( 2.5V输出)
3电平输入直流电流
( G_Ctrl , T_Ctrl )
输入电流
测试条件
I
I
= -18mA
CLK , FBIN
CLK , FBIN
3电平输入,只有
3电平输入,只有
3电平输入,只有
I
OH
= -100A
I
OH
= -12mA
I
OH
= -100A
I
OH
= -12mA
I
OL
= 100A
I
OL
= 12毫安
I
OL
= 100A
I
OL
= 12毫安
V
IN
= V
DD
V
IN
= V
DD
/2
V
IN
= GND
V
I
= V
DD
或GND
分钟。
2
V
DD
- 0.6
V
DD
/2 - 0.3
V
DD
- 0.2
2.4
V
DD
- 0.1
2
典型值。
(1)
单位
V
V
0.8
V
V
V
DD
/2 + 0.3 V
0.6
V
V
最大
- 1.2
高层
半山
低层
–50
–200
0.2
0.4
0.1
0.4
+200
+50
±5
V
V
V
A
A
I
I
注意事项:
1.对于显示为最小值或最大值的条件下,使用推荐的工作条件下,指定相应的值。
2.这些输入通常连接到V
DD
,GND或悬空。内部终端电阻偏置浮动输入到V
DD
/ 2 。如果这些输入被切换时,该功能和定时
该输出可以被glitched ,并且PLL可能需要额外吨
LOCK
之前的所有数据表的限制时间得以实现。
电源特性
符号
I
DDPD
I
DDA
I
DD
I
DDD
参数
掉电电源电流
AV
DD
电源电流
动态电源电流
动态电源
电流每路输出
测试条件
V
DD
= 3.6, V
DDQ
= 2.7V / 3.3V , AV
DD
= 0V
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V / 3.3V , CLK = 0或V
DD
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V / 3.3V ,C
L
= 0pF
V
DD
= AV
DD
= V
DDQ
= 3.6V
C
L
= 30pF的, CLK = 100MHz的
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V
C
L
= 20pF的, CLK = 100MHz的
典型值。
(1)
8
3.5
500
15
12
最大
40
10
—
—
—
单位
A
mA
μA / MHz的
mA
注意:
1.对于额定电压和温度。
4
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
输入时序要求在操作范围内
5V2528
民
f
时钟
t
LOCK
时钟频率
输入时钟的占空比
稳定时间
(1)
25
40%
最大
140
60%
1
民
25
40%
5V2528A
最大
167
60%
1
ms
单位
兆赫
注意:
1.时间所需的集成PLL电路,以获得它的反馈信号的相位锁定到它的参考信号。为获得相位锁定于一个固定频率,固定相位基准
信号必须存在于CLK 。直到获得相位锁定,规格为传播延迟,倾斜,并在开关特性表中给出的抖动参数
不适用。
开关特性在整个工作范围 - 5V2528
(1)
符号
t
相
错误
t
相
错误 - 抖动
(3)
t
SK
1(0)
(4)
t
SK
2(0)
(4)
t
SK
3(0)
(4,5)
t
J
t
R
t
F
t
R
t
F
参数
(2)
相位误差从上升沿到CLK上升沿FBIN (为100MHz - 133MHz的)
相位误差减去抖动的上升沿到CLK上升沿FBIN ( 133MHz的)
3.3V输出之间的输出偏移
2.5V输出之间的输出偏移
2.5V和3.3V输出的输出偏移
周期到周期的输出抖动(峰 - 峰值) ,在133MHz的
占空比
对于3.3V输出输出上升时间( 20 %至80 % )
对于3.3V输出输出下降时间( 20 %至80 % )
对于2.5V输出输出上升时间( 20 %至80 % )
对于2.5V输出输出下降时间( 20 %至80 % )
分钟。
–150
–50
—
—
—
–75
45
0.8
0.8
0.5
0.5
典型值。
—
—
—
—
—
—
—
—
—
—
—
马克斯。
150
50
150
150
200
75
55
2.1
2.1
1.5
1.5
单位
ps
ps
ps
ps
ps
ps
%
ns
ns
ns
ns
开关特性在整个工作范围 - 5V2528A
(1)
符号
t
相
错误
t
相
错误 - 抖动
(3)
t
SK
1(0)
(4)
t
SK
2(0)
(4)
t
SK
3(0)
(4,5)
t
J
t
R
t
F
t
R
t
F
参数
(2)
相位误差从上升沿到CLK上升沿FBIN (为100MHz - 166MHz的)
相位误差减去抖动的上升沿到CLK上升沿FBIN ( 166MHz的)
3.3V输出之间的输出偏移
2.5V输出之间的输出偏移
2.5V和3.3V输出为25MHz到133MHz的输出之间的偏移
133MHz的到166MHz的
周期到周期的输出抖动(峰 - 峰值),频率为166MHz
占空比
对于3.3V输出输出上升时间( 20 %至80 % )
对于3.3V输出输出下降时间( 20 %至80 % )
对于2.5V输出输出上升时间( 20 %至80 % )
对于2.5V输出输出下降时间( 20 %至80 % )
分钟。
–150
–50
—
—
—
—
–75
45
0.8
0.8
0.5
0.5
典型值。
—
—
—
—
—
—
—
—
—
—
—
—
马克斯。
150
50
150
150
200
250
75
55
2.1
2.1
1.5
1.5
单位
ps
ps
ps
ps
ps
ps
%
ns
ns
ns
ns
注意事项:
1.所有参数测量以下负载条件: 30pF的||500Ω的3.3V输出和20pF的||500Ω的2.5V输出。
2.规范在此表中的参数仅适用后的任何合适的稳定时间后。
3.相位误差不包括抖动。
4.所有歪斜参数只适用于所有输出的负载相等。
5.测量V
DDQ
= 2.3V和3V , 2.5V和3.3V或2.7V至3.6V 。
5
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
2.5V / 3.3V锁相
LOOP时钟驱动器
零延迟缓冲器
产品特点:
IDT5V2528/A
工作电压为3.3V V
DD
/ AV
DD
和2.5V / 3.3V V
DDQ
1:10扇出
三电平输入,用于输出控制
外部反馈( FBIN )引脚用于同步
输出到时钟输入信号
所需的PLL环路稳定性没有外部RC网络
可配置2.5V或3.3V LVTTL输出
t
PD
在100MHz至166MHz的相位误差: ± 150ps的
抖动(峰 - 峰值)工作在133MHz和166MHz的:± 75ps
扩频兼容
工作频率:
标准:为25MHz至140MHz的
答:为25MHz至167MHz
可在TSSOP封装
描述:
该IDT5V2528是一款高性能,低偏移,低抖动,相位锁定
环(PLL )时钟驱动器。它使用一个锁相环来精确地对准,在这两个频率
和相位,反馈( FBOUT )输出到时钟(CLK)的输入信号。
该IDT5V2528输入, PLL内核,Y
0
, Y
1
和FB
OUT
缓冲区的操作
3.3V的V
DD
和AV
DD
电源引脚。
十输出一个银行提供的低偏移,低抖动CLK的副本。的
十大输出,多达七个可为2.5V或3.3V LVTTL进行配置
输出。的2.5V输出的数目是由3电平的输入信号来控制
G_Ctrl和T_Ctrl ,并通过连接相应的V
DDQ
引脚2.5V或
3.3V 。三电平的输入信号可以是硬连线的,以高中低的水平。
输出信号的占空比被调整为50% ,单独的占空
周期的CLK 。该输出可以启用或通过G_Ctrl输入禁用。
当G_Ctrl输入为中等或高,输出相位切换和
频率CLK ;当G_Ctrl低,所有输出(除FB
OUT
)是
禁止在逻辑低状态。
含锁相环与许多产品, IDT5V2528不需要
外部RC网络。对于PLL的环路滤波器是包含在芯片上,
最大限度地减少了元件数量,电路板空间和成本。
因为它是基于锁相环电路,所述IDT5V2528需要
稳定时间以实现反馈信号提供给相位锁
参考信号。此稳定时间是必需的,下列功率和
应用一个固定频率的,在CLK的固定相位信号,以及
下面的任何更改PLL参考或反馈信号。该PLL
可以用捆扎带AV绕过用于测试目的
DD
到地面。
功能框图
28
G_Ctrl
1
3
TY0 ,V
DDQ
引脚4
26
T_ctrl
TY1 ,V
DDQ
引脚25
24
TY2 ,V
DDQ
引脚25
模式
SELECT
17
TY3 ,V
DDQ
引脚15
16
TY4 ,V
DDQ
引脚15
13
TY5 ,V
DDQ
引脚11
12
TY6 ,V
DDQ
引脚11
CLK
6
PLL
10
TY7 ,V
DDQ
引脚11
20
Y0 ,V
DD
引脚21
19
FBIN
7
AV
DD
5
22
Y1 ,V
DD
引脚21
FBOUT ,V
DD
引脚21
IDT标志是集成设备技术,Inc.的注册商标。
工业温度范围
1
c
2002
集成设备技术有限公司
2003年6月
DSC 11分之5971
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
引脚配置
T_ctrl
GND
TY0
V
DDQ
AV
DD
CLK
FBIN
AGND
GND
TY7
V
DDQ
TY6
TY5
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
G_Ctrl
GND
TY1
V
DDQ
TY2
GND
FBOUT
V
DD
Y0
Y1
GND
TY3
TY4
V
DDQ
绝对最大额定值
(1)
符号
V
DD,
V
DDQ ,
AV
DD
V
I (2)
V
O(2)
I
IK
(V
I
< 0 )
I
OK
(V
O
& LT ; 0或V
O
& GT ; V
DD
)
I
O
(V
O
= 0至V
DD
)
V
DD
或GND
T
英镑
T
J
连续电流
存储温度范围
结温
±200
-65到+150
+150
mA
°C
°C
连续输出电流
±50
mA
等级
电源电压范围
输入电压范围
电压范围应用于任何
在高或低态输出
输入钳位电流
输出钳位电流
马克斯。
-0.5到+4.6
-0.5到+5.5
-0.5到
V
DD
+0.5
–50
±50
mA
mA
单位
V
V
V
TSSOP
顶视图
注意事项:
1.强调超过绝对最大额定值可能会导致
永久损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件,在操作指示的
本规范的部分将得不到保证。暴露在绝对最大额定值
长时间条件下可能会影响其可靠性。
2.输入和输出负电压额定值可能会超过如果输入和输出
钳式电流额定值得到遵守。
3.最大的封装功耗使用结温计算
150
°
C和750密耳的电路板走线的长度。
电容
(1)
符号
C
IN
C
O
C
L
描述
输入电容
V
I
= V
DD
或GND
输出电容
V
I
= V
DD
或GND
负载电容
2.5V输出
民
典型值。
5
6
20
30
马克斯。
单位
pF
pF
pF
—
—
—
—
—
—
—
—
3.3V输出
注意:
1.未使用的输入必须保持高电平或低电平,以防止它们飘浮。
推荐工作范围
符号
V
DD,
AV
DD (1)
V
DDQ (1)
T
A
描述
电源电压
电源电压
工作环境温度
2.5V输出
3.3V输出
分钟。
3
2.3
3
–40
典型值。
3.3
2.5
3.3
+25
马克斯。
3.6
2.7
3.6
+85
单位
V
V
°C
注意:
1.所有的电源应该工作在串联。如果V
DD
或V
DDQ
为最大时,则V
DDQ
或V
DD
(分别)应该是最大的,反之亦然。
2
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
引脚说明
终奌站
名字
CLK
(1)
FBIN
G_Ctrl
(2)
号
6
7
28
TYPE
I
I
3-level
描述
时钟输入
反馈输入
三电平输入, 2.5V / 3.3V输出选择/输出库启用。当G_Ctrl为低,但FBOUT所有输出将被禁用
为逻辑低电平状态。当G_Ctrl是中频和高频,所有的输出使能,转换为相同的频率CLK (见
输出选择表) 。
T_ctrl
(2)
FBOUT
TY
(7:0)
Y
(1:0)
AV
DD(3)
AGND
V
DD
V
DDQ
GND
1
22
3, 10, 12, 13,
16, 17, 24, 26
19, 20
5
8
21
4, 11, 15, 25
2, 9, 14, 18
23, 27
注意事项:
1. CLK必须具有固定频率和固定相位的锁相环,以获得相位锁定。一旦电路被加电和有效的CLK信号被施加, 1毫秒的一个稳定时间
到相位锁定反馈信号与参考信号是必需的锁相环。
2.3电平输入会浮到MID的逻辑电平,如果悬空。
3. AV
DD
可用于绕过锁相环用于测试目的。当AV
DD
绑到地面, PLL被旁路和CLK直接缓冲到输出。
3-level
O
O
O
动力
地
动力
动力
地
三电平输入, 2.5V / 3.3V输出选择(见输出选择表)
反馈输出
2.5V或3.3V时钟输出。 1,2, 3,5,或这些输出的7可以被选择为2.5V输出(参见开关选择表)。
3.3V时钟输出
3.3V模拟电源。 AV
DD
提供了用于模拟电路的功率参考。
模拟地。 AGND为模拟电路的接地参考。
3.3V电源
2.5V或3.3V的电源输出TY
地
静态函数表
(A
VDD
= 0V)
(1)
G_Ctrl
L
L
输入
T_ctrl
X
X
CLK
L
H
H
L
运行
TY
(7:0)
L
L
H
L
运行
输出
Y
(1:0)
L
L
H
L
运行
FBOUT
L
H
H
L
运行
输出选择
G_Ctrl
M
M
M
H
H
H
T_ctrl
L
M
H
L
M
H
TY
(7:0)
TY
0
(2.5V)
TY
1
- TY
7
(3.3V)
TY
1,
TY
2
(2.5V)
TY
0,
TY
3
- TY
7
(3.3V)
TY
0
- TY
2
(2.5V)
TY
3
- TY
7
(3.3V)
TY
0
- TY
4
(2.5V)
TY
5
- TY
7
(3.3V)
TY
1
- TY
7
(2.5V)
TY
0
(3.3V)
TY
o
- TY
7
(3.3V)
V
DDQ
CON组fi guration
引脚4 ( 2.5V )
销11 ,15, 25 (3.3V )
引脚25 ( 2.5V )
引脚4 , 11 , 15 ( 3.3V )
4引脚, 25 ( 2.5V )
引脚11 , 15 ( 3.3V )
引脚4 , 15 , 25 ( 2.5V )
引脚11 ( 3.3V )
销11 ,15, 25 ( 2.5V)
引脚4 ( 3.3V )
引脚4 , 11 , 15 , 25 ( 3.3V )
SEE
输出选择
表
注意:
1. AV
DD
应电随着V
DD
,设置AV前
DD
到地面上,把
控制引脚处于有效状态。
动态功能表
(A
VDD
= 3.3V)
输入
G_Ctrl
T_ctrl
L
X
L
X
见输出
选型表
CLK
L
H
L
H
TY
(7:0)
L
L
L
H
输出
Y
(1:0)
L
L
L
H
FBOUT
L
H
L
H
3
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
直流电气在整个工作范围特性
符号
V
IK
V
IH
V
IL
V
IHH
V
IMM
V
生病
V
OH
V
OH
V
OL
V
OL
I
3
参数
输入钳位电压
输入高电平
输入低电平
输入高电压电平
(2)
MID的输入电压电平
(2)
输入低电平
(2)
输出高电压电平
( 3.3V输出)
输出高电压电平
( 2.5V输出)
输出低电压电平
( 3.3V输出)
输出低电压电平
( 2.5V输出)
3电平输入直流电流
( G_Ctrl , T_Ctrl )
输入电流
测试条件
I
I
= -18mA
CLK , FBIN
CLK , FBIN
3电平输入,只有
3电平输入,只有
3电平输入,只有
I
OH
= -100A
I
OH
= -12mA
I
OH
= -100A
I
OH
= -12mA
I
OL
= 100A
I
OL
= 12毫安
I
OL
= 100A
I
OL
= 12毫安
V
IN
= V
DD
V
IN
= V
DD
/2
V
IN
= GND
V
I
= V
DD
或GND
分钟。
2
V
DD
- 0.6
V
DD
/2 - 0.3
V
DD
- 0.2
2.4
V
DD
- 0.1
2
典型值。
(1)
单位
V
V
0.8
V
V
V
DD
/2 + 0.3 V
0.6
V
V
最大
- 1.2
高层
半山
低层
–50
–200
0.2
0.4
0.1
0.4
+200
+50
±5
V
V
V
A
A
I
I
注意事项:
1.对于显示为最小值或最大值的条件下,使用推荐的工作条件下,指定相应的值。
2.这些输入通常连接到V
DD
,GND或悬空。内部终端电阻偏置浮动输入到V
DD
/ 2 。如果这些输入被切换时,该功能和定时
该输出可以被glitched ,并且PLL可能需要额外吨
LOCK
之前的所有数据表的限制时间得以实现。
电源特性
符号
I
DDPD
I
DDA
I
DD
I
DDD
参数
掉电电源电流
AV
DD
电源电流
动态电源电流
动态电源
电流每路输出
测试条件
V
DD
= 3.6, V
DDQ
= 2.7V / 3.3V , AV
DD
= 0V
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V / 3.3V , CLK = 0或V
DD
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V / 3.3V ,C
L
= 0pF
V
DD
= AV
DD
= V
DDQ
= 3.6V
C
L
= 30pF的, CLK = 100MHz的
V
DD
= AV
DD
= 3.6V, V
DDQ
= 2.7V
C
L
= 20pF的, CLK = 100MHz的
典型值。
(1)
8
3.5
500
15
12
最大
40
10
—
—
—
单位
A
mA
μA / MHz的
mA
注意:
1.对于额定电压和温度。
4
IDT5V2528/A
2.5 / 3.3V锁相环时钟驱动器
工业温度范围
输入时序要求在操作范围内
5V2528
民
f
时钟
t
LOCK
时钟频率
输入时钟的占空比
稳定时间
(1)
25
40%
最大
140
60%
1
民
25
40%
5V2528A
最大
167
60%
1
ms
单位
兆赫
注意:
1.时间所需的集成PLL电路,以获得它的反馈信号的相位锁定到它的参考信号。为获得相位锁定于一个固定频率,固定相位基准
信号必须存在于CLK 。直到获得相位锁定,规格为传播延迟,倾斜,并在开关特性表中给出的抖动参数
不适用。
开关特性在整个工作范围 - 5V2528
(1)
符号
t
相
错误
t
相
错误 - 抖动
(3)
t
SK
1(0)
(4)
t
SK
2(0)
(4)
t
SK
3(0)
(4,5)
t
J
t
R
t
F
t
R
t
F
参数
(2)
相位误差从上升沿到CLK上升沿FBIN (为100MHz - 133MHz的)
相位误差减去抖动的上升沿到CLK上升沿FBIN ( 133MHz的)
3.3V输出之间的输出偏移
2.5V输出之间的输出偏移
2.5V和3.3V输出的输出偏移
周期到周期的输出抖动(峰 - 峰值) ,在133MHz的
占空比
对于3.3V输出输出上升时间( 20 %至80 % )
对于3.3V输出输出下降时间( 20 %至80 % )
对于2.5V输出输出上升时间( 20 %至80 % )
对于2.5V输出输出下降时间( 20 %至80 % )
分钟。
–150
–50
—
—
—
–75
45
0.8
0.8
0.5
0.5
典型值。
—
—
—
—
—
—
—
—
—
—
—
马克斯。
150
50
150
150
200
75
55
2.1
2.1
1.5
1.5
单位
ps
ps
ps
ps
ps
ps
%
ns
ns
ns
ns
开关特性在整个工作范围 - 5V2528A
(1)
符号
t
相
错误
t
相
错误 - 抖动
(3)
t
SK
1(0)
(4)
t
SK
2(0)
(4)
t
SK
3(0)
(4,5)
t
J
t
R
t
F
t
R
t
F
参数
(2)
相位误差从上升沿到CLK上升沿FBIN (为100MHz - 166MHz的)
相位误差减去抖动的上升沿到CLK上升沿FBIN ( 166MHz的)
3.3V输出之间的输出偏移
2.5V输出之间的输出偏移
2.5V和3.3V输出为25MHz到133MHz的输出之间的偏移
133MHz的到166MHz的
周期到周期的输出抖动(峰 - 峰值),频率为166MHz
占空比
对于3.3V输出输出上升时间( 20 %至80 % )
对于3.3V输出输出下降时间( 20 %至80 % )
对于2.5V输出输出上升时间( 20 %至80 % )
对于2.5V输出输出下降时间( 20 %至80 % )
分钟。
–150
–50
—
—
—
—
–75
45
0.8
0.8
0.5
0.5
典型值。
—
—
—
—
—
—
—
—
—
—
—
—
马克斯。
150
50
150
150
200
250
75
55
2.1
2.1
1.5
1.5
单位
ps
ps
ps
ps
ps
ps
%
ns
ns
ns
ns
注意事项:
1.所有参数测量以下负载条件: 30pF的||500Ω的3.3V输出和20pF的||500Ω的2.5V输出。
2.规范在此表中的参数仅适用后的任何合适的稳定时间后。
3.相位误差不包括抖动。
4.所有歪斜参数只适用于所有输出的负载相等。
5.测量V
DDQ
= 2.3V和3V , 2.5V和3.3V或2.7V至3.6V 。
5