添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第209页 > ICSSSTUB32866Bz(LF)T
集成
电路
系统公司
ICSSSTUB32866B
超前信息
25位可配置寄存缓冲器的DDR2
推荐应用:
DDR2内存模块
提供了完整的DDR DIMM解决方案
ICS97ULP877
理想的DDR2 400533667 800
产品特点:
25位的1:1或14位1:2配置的注册缓冲
与奇偶校验功能
支持数据SSTL_18 JEDEC规范
输入和输出
支持LVCMOS开启企业社会责任水平和
复位输入
低电压操作
V
DD
= 1.7V至1.9V
可在96 BGA封装
简易替换为ICSSSTUA32864
绿色封装
引脚配置
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
2
3
4
5
6
功能真值表
输入
RST
H
H
H
H
H
H
H
H
H
H
H
H
L
DCS
企业社会责任
DN ,
DODT ,
DCKE
L
H
L或H L或H
X
L
H
L或H L或H
X
L
H
L或H L或H
X
L
H
L或H L或H
X
X或
X或
X或
浮浮浮
CK
CK
输出,
QCS
L
L
Q
0
L
L
Q
0
H
H
Q
0
H
H
Q
0
L
96球BGA
( TOP VIEW )
Qn
L
H
Q
0
L
H
Q
0
L
H
Q
0
Q
0
Q
0
Q
0
L
QODT ,
QCKE
L
H
Q
0
L
H
Q
0
L
H
Q
0
L
H
Q
0
L
L
L
L
L
L
L
L
H
L
H
L
H
H
L
H
L
H
L
H
H
H
H
H
H
X或
X或
浮浮
1165—10/25/06
超前信息
文档包含在产品中形成或设计阶段的开发信息。特征数据和其他规格的设计目标。
ICS保留随时更改或恕不另行通知停止这些产品的权利。第三方的品牌和名称均为其各自所有者的财产。
ICSSSTUB32866B
超前信息
球分配
25位1 : 1注册
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
DCKE
D2
D3
DODT
D5
D6
Par_In
CK
CK
D8
D9
D10
D11
D12
D13
D14
PPO
D15
D16
QERR
D17
D18
RST
DCS
企业社会责任
D19
D20
D21
D22
D23
D24
D25
V
REF
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
V
REF
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
V
DD
QCKE
Q2
Q3
QODT
Q5
Q6
C1
QCS
Z
OH
Q8
Q9
Q10
Q11
Q12
Q13
Q14
NC
Q15
Q16
NC
Q17
Q18
C0
NC
Z
OL
Q19
Q20
Q21
Q22
Q23
Q24
Q25
1
2
3
4
5
6
C0 = 0, C1 = 0
14位1 : 2寄存器
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
DCKE
D2
PPO
NC
NC
QERR
NC
NC
RST
DCS
企业社会责任
V
REF
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
GND
QCKEA
Q2A
Q3A
QODTA
Q5A
Q6A
C1
QCSA
QCKEB
Q2B
Q3B
QODTB
Q5B
Q6B
C0
QCSB
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
D1
D2
D3
D4
D5
D6
Par_In
PPO
NC
NC
QERR
NC
NC
RST
DCS
企业社会责任
NC
V
REF
GND
V
DD
GND
V
DD
GND
V
DD
V
DD
GND
V
DD
GND
V
DD
GND
V
DD
Q1A
Q2A
Q3A
Q4A
Q5A
Q6A
C1
Q1B
Q2B
Q3B
Q4B
Q5B
Q6B
C0
D3
DODT
D5
D6
Par_In
CK
CK
CK
CK
D8
GND
V
DD
GND
GND
V
DD
GND
QCSA
Z
OH
Q8A
QCSB
Z
OL
Q8B
V
DD
V
DD
Z
OH
Z
OL
D8
D9
D10
NC
NC
NC
GND
V
DD
GND
GND
V
DD
GND
Q8A
Q9A
Q10A
Q8B
Q9B
Q10B
D9
D10
DODT
NC
NC
NC
V
DD
GND
V
DD
V
DD
GND
V
DD
Q9A
Q10A
QODTA
Q9B
Q10B
QODTB
D11
NC
V
DD
V
DD
Q11A
Q12A
Q13A
Q14A
Q11B
Q12B
Q13B
Q14B
D12
D13
D14
NC
NC
NC
GND
V
DD
V
REF
GND
V
DD
V
DD
D12
D13
DCKE
NC
NC
NC
GND
V
DD
V
REF
GND
V
DD
V
DD
Q12A
Q13A
QCKEA
Q12B
Q13B
QCKEB
1
2
3
4
5
6
1
2
3
4
5
6
寄存器A ( C0 = 0 , C1 = 1 )
1165—10/25/06
寄存器B (C 0 = 1 ,C = 1)
2
ICSSSTUB32866B
超前信息
概述
这个25位的1:1或14位1:2配置的注册缓冲器被设计为1.7 V至1.9 -V的VDD的操作。
所有时钟和数据输入是与对SSTL_18 JEDEC标准兼容。控制输入是LVCMOS 。所有
输出已经经过优化,驱动DDR- II DIMM负载1.8 V CMOS驱动器。
ICSSSTUB32866B
操作
从差分时钟( CK和CK ) 。数据被登记在CK的变高,和CK要低的交叉。
在C0输入控制1的引脚排列配置:从配置(当低)到B配置2引脚排列(当
高点) 。 C1输入端控制从25比特1的引脚配置:1 (当低),以14位为1:2 (高时) 。
A - 对配置(CO
1
= 0, CI
1
= 1和CO
2
= 0, CI
2
= 1)
奇偶校验的数据输入到它所应用被选中的第一个寄存器的PAR_IN后到达一个周期。
第二寄存器产生对PPO与QERR信号。第一个寄存器的QERR被悬空。有效的
错误信息被锁存于第二寄存器的QERR输出。如果发生错误, QERR被锁存为低电平
两个周期或直到复位低。
乙 - 单配置( CO = 0, C 1 = 0)
该设备支持低功耗待机操作。当复位输入端( RST),是低的,所述差分输入接收器
被禁用,而无驱动(浮动)的数据,时钟和参考电压( VREF )输入允许的。另外,当
RST低所有寄存器复位,所有输出被拉低。该LVCMOS RST和CN输入必须始终
在一个有效的逻辑高电平或低电平举行。以确保一个稳定的时钟已经被提供之前从寄存器定义的输出,
RST必须在低的状态在上电期间举行。
在DDR -Ⅱ RDIMM应用, RST被指定为完全异步相对于CK和CK 。
因此,没有时序关系,可以在两者之间得到保证。当进入复位,寄存器将被清除
且输出将被驱动为低电平快,相对于时间来禁用差分输入接收器。然而,当
即将脱离复位时,寄存器将被激活很快,相对于时间,以使差分输入接收器。
只要数据输入是低,并且在从RST的低向高过渡,直到时间时钟稳定
输入接收器完全启用,的设计
ICSSSTUB32866B
必须确保输出将保持
低,从而保证了对输出无毛刺。
该装置监测DCS与CSR投入和将门从改变状态的尺寸Qn输出时, DCS和
企业社会责任的投入都很高。如果任DCS或CSR投入低,尺寸Qn输出将正常工作。 RST输入有优先权
在DCS与CSR的控制,并强制输出低电平。如果DCS控制功能是不希望的,那么
CSR的输入可以被硬连接至地面,在这种情况下,用于DCS系统的建立时间要求的将是一样的
其他的三维数据输入。封装选项包括96球LFBGA ( MO- 205CC ) 。
奇偶校验和待机功能真值表
输入
RST
H
H
H
H
H
H
H
H
L
DCS
L
L
L
L
H
H
H
X
企业社会责任
X
X
X
X
L
L
H
X
CK
L或H
CK
L或H
X或
漂浮的
投入的总和= H
(D1 - D25)
ODD
ODD
ODD
X
X
X或浮动
Par_In
L
L
H
H
L
H
X
X
X或
漂浮的
输出
PPO
L
H
H
L
L
H
PPO
0
PPO
0
L
QERR
H
L
L
H
H
L
QERR
0
QERR
0
H
X或
X或
X或
浮浮浮
1. CO = 0和CI = 0时,数据输入是D2,D3 ,D5,D6 ,D8 - D25 。
CO = 0和CI = 1时,数据输入是D2,D3 ,D5,D6 ,D8 - D14
CO = 1和CI = 1,数据输入是D1 - D6 , D8 - D10 , D12 , D13
2. PAR_IN到达其所适用时CO = 0上的数据后的一个时钟周期。
3. PAR_IN到达数据后两个时钟周期其所适用时, CO = 1 。
4.假设QERR高的CK ↑和↓ CK交叉。如果QERR低它保持锁定低两
时钟周期,直到RST为低。
1165—10/25/06
3
ICSSSTUB32866B
超前信息
BALL转让
终端名称
GND
V
DD
V
REF
Z
OH
Z
OL
CK
CK
C0, C1
RST
SR ,D (C S)
D1 - D25
DODT
DCKE
Q1 - Q25
QCS
QODT
QCKE
PPO
Par_In
QERR
电源电压
输入参考电压
留作将来使用
留作将来使用
正面主时钟输入
负主时钟输入
配置控制输入
异步复位输入 - 复位寄存器和禁用V
REF
数据和
时钟的差分输入接收器
描述
电动
特征
输入地
1.8V标称
标称0.9V
输入
输入
差分输入
差分输入
LVCMOS输入
LV C M O 2 S I N P ü吨
片选输入 - 禁用D1 - 两个输入端D24输出切换时
SSTL_18输入
数据输入 - 在CK和上升沿的交叉时钟
CK的下降沿
此寄存器位的输出将不会由DCS暂停和
CSR控制
此寄存器位的输出端现在通过DCS的暂停和
CSR控制
这是由DCS和CSR控制暂停数据OUPUTS
不会由DCS和CSR控制暂停数据输出
不会由DCS和CSR控制暂停数据输出
不会由DCS和CSR控制暂停数据输出
帕TiAl基奇偶out表示关闭输入D1奇偶校验 - D25 。
奇偶输入到达一个时钟周期对应的数据输入后
输出错误位生成的一个时钟周期对应的数据后
产量
SSTL_18输入
SSTL_18输入
SSTL_18输入
1.8V CMOS
1.8V CMOS
1.8V CMOS
1.8V CMOS
1.8V CMOS
SSTL_18输入
漏极开路
产量
1165—10/25/06
4
ICSSSTUB32866B
超前信息
框图1:1的模式(正逻辑)
RST
CK
CK
V
REF
DCKE
D
C1
R
QCKEA
DODT
D
C1
R
QOTDA
DCS
1D
C1
R
QCSA #
企业社会责任
D1
O
1
1D
C1
R
Q1A
(1)
Q1B
TO 21其他渠道
注意:
1.禁用于1 : 1的配置。
1165—10/25/06
5
查看更多ICSSSTUB32866Bz(LF)TPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    ICSSSTUB32866Bz(LF)T
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICSSSTUB32866Bz(LF)T
    -
    -
    -
    -
    终端采购配单精选

查询更多ICSSSTUB32866Bz(LF)T供应信息

深圳市碧威特网络技术有限公司
 复制成功!