集成
电路
系统公司
ICS950508
概述
该
ICS950508
对于使用810 / 810E , 815和815的B-步骤风格芯片组桌面设计的单芯片时钟解决方案。它
提供了这样的一个系统中的所有必要的时钟信号。
该
ICS950508
是ICS时钟发生器和缓冲器一个全新的线叫做TCH 的一部分
(定时
控制中心) 。 ICS是
率先推出全产品线,提供全面的可编程性和灵活性在一个时钟设备。这部分
采用了ICS的时钟最新技术,提供了更强大的特性和功能。采用使用了
串行可编程I
2
C接口,该器件可调节输出时钟通过配置频率设定,输出
分频比,选择理想的传播率,输出偏斜,输出强度,并启用/禁用每
独立的输出时钟。 TCH还采用了ICS的看门狗定时器技术和复位功能,以提供一个安全的环境
在不稳定的系统条件。 M / N控制的可配置输出频率分辨率可达为0.1MHz增量。同
所有这些可编程功能ICS的, TCH使得主板测试,调整和改进很简单。
引脚说明
引脚数
1, 9, 10, 18, 25, 32, 33, 37, 45
2
3
4, 5, 14, 21, 28, 29, 36,
41, 49
8, 7, 6
11
引脚名称
VDD
X1
X2
GND
3V66 (2:0)
PCICLK0
1
FS0
PCICLK1
1
12
FS1
13
20, 19, 17, 16, 15
SEL_24_48#
PCICLK2
1
PCICLK (7 :3)
PD #
22
VTT_PWRGD
23
24
34
35
38
48, 46, 47, 44, 43, 42, 40, 39,
31, 30, 27, 26
50
51, 52
53, 55
54
56
0470E—04/06/05
TYPE
PWR
IN
OUT
PWR
OUT
OUT
IN
OUT
IN
IN
OUT
OUT
IN
3 。 3 V P流è R 5 ü P P L
描述
铬石英晶体输入,具有跨NAL负荷上限( 33pF的)和反馈电阻
从X2
铬石英晶体输出,标称14.318MHz 。具有跨NAL负荷上限
(33pF)
接地引脚, 3.3V电源
对于HUB 3.3V固定66MHz的时钟输出
3.3V PCI时钟输出,具有同步CPUCLKS
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3 。 3 VPCI CLO CK输出,带S ynchronous CPUCLK s
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
逻辑输入选择输出。
3 。 3 VPCI CLO CK输出,带S ynchronous CPUCLK s
3.3V PCI时钟输出,同步CPUCLKS
异步低电平有效输入引脚用于关断器件
进入低功率状态。跨NAL时钟被禁用,
VCO andthecrystalarestopp版。牛逼 é升T E N c个Y 2 O F T ^ h è P流è R D所流
W I L L N 2 O T B例如 - [R E A T E 吨小时的3米每秒。
该引脚作为一个双功能输入引脚VTT_PWRGD和
PD #信号。当VTT_PWRGD变高的频率选择
W I L L Bé升的T ] C H E D的T P流è R 0 N; thereafterthepinisana同步
有源低功率下针。
时钟引脚用于I
2
circuitr 5V容限
数据引脚用于I
2
circuitr 5V容限
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V固定48MHz的时钟输出, USB
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V 24_48MHz输出,可选择通过引脚13 ,默认值是
24MHz.
3 。 3 VSDRAM outputcanbeturnedofft hrough我
2
C
3 。 3 V O u那样吨P ü吨。一ll SDRAM outputscanbeturnedoff通过I
2
C
地面为CPU & APIC 2.5V电源
2.5V主机总线时钟输出。从FS输出频率明镜ived
P I N秒。
2.5V电源suypply的CPU , IOAPIC
2.5V时钟输出 unning在16.67MHz 。
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V , 14.318MHz的参考时钟输出。
IN
IN
I / O
IN
OUT
IN
OUT
OUT
OUT
PWR
OUT
PWR
OUT
IN
OUT
SCLK
SDATA
FS3
48MHz
FS2
24_48MHz
SDRAM_F
SDRAM( 11 :0)
GNDL
CPUCLK (1: 0)
VDDL
IOAPIC
FS4
REF0
1
2