添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第383页 > ICS950508YFLF-T
集成
电路
系统公司
ICS950508
可编程定时控制中心为PII / III
推荐应用:
810 / 810E / 815和815的B-步型芯片组
输出特点:
2 - 处理器@ 2.5V
13 - SDRAM的3.3V @
3 - 3V66 @ 3.3V
8 - PCI 3.3V @
1 - 24 / 48MHz的@ 3.3V
1 - 为48MHz @ 3.3V固定
1 - REF @ 3.3V , 14.318MHz
特点/优势:
可编程输出频率。
可编程输出分频比。
可编程输出上升/下降时间。
可编程输出歪斜。
可编程扩频百分比EMI控制。
看门狗定时器技术来重置系统
如果系统出现故障。
可编程看门狗安全的频率。
我支持
2
C索引读/写和块读/写
操作。
使用外部14.318MHz晶振。
关键的特定连接的阳离子:
CPU输出抖动: <250ps
IOAPIC输出抖动: <500ps
为48MHz , 3V66 , PCI输出抖动: <500ps
参考输出抖动。 <1000ps
CPU输出偏斜: <175ps
PCI输出偏斜: <500ps
3V66输出偏斜<175ps
对于组歪斜定时,请参考
组时序关系表。
VDDref
X1
X2
GND
GND
3V66_0
3V66_1
3V66_2
VDD3V66
VDDpci
1
*FS0/PCICLK0
1
*FS1/PCICLK1
1
*SEL24_48#/PCICLK2
GND
PCICLK3
PCICLK4
PCICLK5
VDDpci
PCICLK6
PCICLK7
GND
VTT_PWRGD / PD #
SCLK
SDATA
VDDSDR
SDRAM11
SDRAM10
GND
引脚配置
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
REF0 / FS4 *
VddLAPIC
IOAPIC
VddLCPU
CPUCLK0
CPUCLK1
GND
GND
SDRAM0
SDRAM1
SDRAM2
VDDSDR
SDRAM3
SDRAM4
SDRAM5
GND
SDRAM6
SDRAM7
SDRAM_F
VDDSDR
GND
24_48MHz/FS2*
48MHZ/FS3*
VDD48
VDDSDR
SDRAM8
SDRAM9
GND
1
56引脚300mil的SSOP
1.这些引脚将有1.5至2倍驱动强度。
*的120K内部上拉电阻连接到VDD
框图
PLL2
/2
X1
X2
XTAL
OSC
PLL1
传播
SPECTRUM
ICS950508
48MHz
24_48MHz
REF0
中央处理器
Divder
2
CPUCLK (1: 0)
SDRAM
Divder
12
SDRAM( 11 :0)
SDRAM_F
FS( 4:0 )
PD #
SEL24_48#
VTT_PWRGD
SDATA
SCLK
控制
逻辑
CONFIG 。
注册。
IOAPIC
Divder
IOAPIC
PCI
Divder
8
PCICLK ( 7 : 0 )
3V66
Divder
3
3V66 (2:0)
0470E—04/06/05
集成
电路
系统公司
ICS950508
概述
ICS950508
对于使用810 / 810E , 815和815的B-步骤风格芯片组桌面设计的单芯片时钟解决方案。它
提供了这样的一个系统中的所有必要的时钟信号。
ICS950508
是ICS时钟发生器和缓冲器一个全新的线叫做TCH 的一部分
(定时
控制中心) 。 ICS是
率先推出全产品线,提供全面的可编程性和灵活性在一个时钟设备。这部分
采用了ICS的时钟最新技术,提供了更强大的特性和功能。采用使用了
串行可编程I
2
C接口,该器件可调节输出时钟通过配置频率设定,输出
分频比,选择理想的传播率,输出偏斜,输出强度,并启用/禁用每
独立的输出时钟。 TCH还采用了ICS的看门狗定时器技术和复位功能,以提供一个安全的环境
在不稳定的系统条件。 M / N控制的可配置输出频率分辨率可达为0.1MHz增量。同
所有这些可编程功能ICS的, TCH使得主板测试,调整和改进很简单。
引脚说明
引脚数
1, 9, 10, 18, 25, 32, 33, 37, 45
2
3
4, 5, 14, 21, 28, 29, 36,
41, 49
8, 7, 6
11
引脚名称
VDD
X1
X2
GND
3V66 (2:0)
PCICLK0
1
FS0
PCICLK1
1
12
FS1
13
20, 19, 17, 16, 15
SEL_24_48#
PCICLK2
1
PCICLK (7 :3)
PD #
22
VTT_PWRGD
23
24
34
35
38
48, 46, 47, 44, 43, 42, 40, 39,
31, 30, 27, 26
50
51, 52
53, 55
54
56
0470E—04/06/05
TYPE
PWR
IN
OUT
PWR
OUT
OUT
IN
OUT
IN
IN
OUT
OUT
IN
3 。 3 V P流è R 5 ü P P L
描述
铬石英晶体输入,具有跨NAL负荷上限( 33pF的)和反馈电阻
从X2
铬石英晶体输出,标称14.318MHz 。具有跨NAL负荷上限
(33pF)
接地引脚, 3.3V电源
对于HUB 3.3V固定66MHz的时钟输出
3.3V PCI时钟输出,具有同步CPUCLKS
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3 。 3 VPCI CLO CK输出,带S ynchronous CPUCLK s
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
逻辑输入选择输出。
3 。 3 VPCI CLO CK输出,带S ynchronous CPUCLK s
3.3V PCI时钟输出,同步CPUCLKS
异步低电平有效输入引脚用于关断器件
进入低功率状态。跨NAL时钟被禁用,
VCO andthecrystalarestopp版。牛逼 é升T E N c个Y 2 O F T ^ h è P流è R D所流
W I L L N 2 O T B例如 - [R E A T E 吨小时的3米每秒。
该引脚作为一个双功能输入引脚VTT_PWRGD和
PD #信号。当VTT_PWRGD变高的频率选择
W I L L Bé升的T ] C H E D的T P流è R 0 N; thereafterthepinisana同步
有源低功率下针。
时钟引脚用于I
2
circuitr 5V容限
数据引脚用于I
2
circuitr 5V容限
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V固定48MHz的时钟输出, USB
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V 24_48MHz输出,可选择通过引脚13 ,默认值是
24MHz.
3 。 3 VSDRAM outputcanbeturnedofft hrough我
2
C
3 。 3 V O u那样吨P ü吨。一ll SDRAM outputscanbeturnedoff通过I
2
C
地面为CPU & APIC 2.5V电源
2.5V主机总线时钟输出。从FS输出频率明镜ived
P I N秒。
2.5V电源suypply的CPU , IOAPIC
2.5V时钟输出 unning在16.67MHz 。
L ogicinputfrequencysel ectbit 。 I N P U被T L一件T ] C H E D的T P流è R 0 。
3.3V , 14.318MHz的参考时钟输出。
IN
IN
I / O
IN
OUT
IN
OUT
OUT
OUT
PWR
OUT
PWR
OUT
IN
OUT
SCLK
SDATA
FS3
48MHz
FS2
24_48MHz
SDRAM_F
SDRAM( 11 :0)
GNDL
CPUCLK (1: 0)
VDDL
IOAPIC
FS4
REF0
1
2
集成
电路
系统公司
ICS950508
一般我
2
C串行接口信息
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D2
(H)
ICS时钟将
应答
控制器(主机)发送起始字节位置= N
ICS时钟将
应答
控制器(主机)发送的数据的字节计数= X
ICS时钟将
应答
控制器(主机)开始发送
字节n通过
字节N + X -1
(见注2 )
ICS时钟将
应答
每个字节
一次一个地
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
控制器(主机)发送写地址D2
(H)
ICS时钟将
应答
控制器(主机)发送开始时字节
位置= N
ICS时钟将
应答
控制器(主机)将派遣一个独立的起始位。
控制器(主机)发出读地址D3
(H)
ICS时钟将
应答
ICS时钟将发送数据字节数= X
ICS时钟发送
字节N + X -1
ICS时钟发送
字节0至字节X(如果X
(H)
被写入字节8 )
.
控制器(主机)需要确认每个字节
Controllor (主机)将发送一个不应答位
控制器(主机)将发送一个停止位
索引块写操作
控制器(主机)
开始位
T
从地址D2
(H)
WR
起始字节= N
确认
数据字节数= X
确认
开始的字节n
确认
X字节
ICS (从/接收器)
索引块读操作
控制器(主机)
T
开始位
从地址D2
(H)
WR
起始字节= N
确认
RT
重复启动
从地址D3
(H)
RD
确认
数据字节数= X
确认
开始的字节n
确认
X字节
ICS (从/接收器)
确认
确认
字节N + X - 1
确认
P
停止位
字节N + X - 1
N
P
无应答
停止位
*请参阅下页的注意事项
.
0470E—04/06/05
3
集成
电路
系统公司
ICS950508
字节0 :功能和频率选择寄存器(默认值= 0 )
描述
位2位7位6位5位4 CPUCLK SDRAM
兆赫
兆赫
FS3 FS4 FS2 FS1 FS0
3V66
兆赫
PCICLK
兆赫
33.21
30.00
33.40
34.17
35.00
37.50
40.00
41.50
33.21
30.00
33.41
34.33
35.00
36.67
38.33
66.66
33.21
41.67
33.41
34.25
35.00
36.25
37.50
40.00
33.21
41.67
33.41
34.25
35.00
36.25
37.50
40.00
IOAPIC
兆赫
16.61
15.00
16.70
17.08
17.50
18.75
20.00
20.75
16.61
15.00
16.70
17.17
17.50
18.33
19.17
33.33
16.61
20.83
16.70
17.13
17.50
18.13
18.75
20.00
16.61
20.83
16.7
17.13
17.50
18.13
18.75
20.00
PWD
(2,7:4)
第3位
第1位
位0
注意事项:
1.
默认
0
0
0
0
0
66.43
99.65
66.43
0
0
0
0
1
60.00
90.00
60.00
0
0
0
1
0
66.80
100.20 66.80
0
0
0
1
1
68.33
102.50 68.33
0
0
1
0
0
70.00
105.00 70.00
0
0
1
0
1
75.00
112.50 75.00
0
0
1
1
0
80.00
120.00 80.00
0
0
1
1
1
83.00
124.50 83.00
0
1
0
0
0
99.65
99.65
66.43
90.00
60.00
0
1
0
0
1
90.00
0
1
0
1
0
100.23 100.23 66.84
0
1
0
1
1
103.00 103.00 68.67
0
1
1
0
0
105.00 105.00 70.00
0
1
1
0
1
110.00 110.00 73.33
0
1
1
1
0
115.00 115.00 76.67
0
1
1
1
1
200.00 200.00 133.33
1
0
0
0
0
132.86 132.86 66.43
1
0
0
0
1
166.67 166.67 83.34
133.64 133.64 66.82
1
0
0
1
0
1
0
0
1
1
137.00 137.00 68.50
1
0
1
0
0
140.00 140.00 70.00
1
0
1
0
1
145.00 145.00 72.50
1
0
1
1
0
150.00 150.00 75.00
1
0
1
1
1
160.00 160.00 80.00
1
1
0
0
0
132.86
99.65
66.93
1
1
0
0
1
166.67 125.00 83.34
1
1
0
1
0
133.64 100.23 66.82
1
1
0
1
1
137.00 102.75 68.50
1
1
1
0
0
140.00 105.00 70.00
1
1
1
0
1
145.00 108.75 72.50
1
1
1
1
0
150.00 112.50 75.00
1
1
1
1
1
160.00 120.00 80.00
0频率是选中的硬件选择,输入锁存
1频率选择位2,7 : 4
0-正常
1 - 扩频启用± 0.35 %传播中心
0-运行
1三态输出全部
注1
0
1
0
在上电时将用于锁存逻辑输入来定义的频率,所显示的位3 。
0470E—04/06/05
4
集成
电路
系统公司
ICS950508
字节1 :输出控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
-
35
-
34
-
38
PWD
X
X
X
1
1
1
1
1
描述
回读FS3 #
回读FS0 #
回读FS2 #
24MHz
(保留)
48MHz
(保留)
SDRAM_F
字节2 :输出控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
39
40
42
43
44
46
47
48
PWD
1
1
1
1
1
1
1
1
描述
SDRAM7
SDRAM6
SDRAM5
SDRAM4
SDRAM3
SDRAM2
SDRAM1
SDRAM0
字节3 :输出控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
20
19
17
16
15
13
12
11
PWD
1
1
1
1
1
1
1
1
描述
PCICLK7
PCICLK6
PCICLK5
PCICLK4
PCICLK3
PCICLK2
PCICLK1
PCICLK0
字节4 :输出控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
0470E—04/06/05
针#
8
6
7
-
54
-
51
52
PWD
1
1
1
X
1
X
1
1
描述
3V66_2
3V66_0
3V66_1
回读FS4 #
IOAPIC
回读FS1 #
CPUCLK1
CPUCLK0
5
查看更多ICS950508YFLF-TPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS950508YFLF-T
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ICS950508YFLF-T
√ 欧美㊣品
▲10/11+
9907
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ICS950508YFLF-T供应信息

深圳市碧威特网络技术有限公司
 复制成功!