添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第288页 > ICS950201GLF-T
集成
电路
系统公司
ICS950201
可编程定时控制中心为P4
推荐应用:
CK- 408时钟英特尔
845芯片组的P4处理器。
输出特点:
3差分CPU时钟对的@ 3.3V
7个PCI ( 3.3V ) @ 33.3MHz
3 PCI_F ( 3.3V ) @ 33.3MHz
1个USB ( 3.3V ) @ 48MHz的
1个点( 3.3V ) @ 48MHz的
1 REF ( 3.3V ) @ 14.318MHz
5 3V66 ( 3.3V ) @ 66.6MHz频率范围内
1 VCH / 3V66 ( 3.3V ) @ 48MHz的或66.6MHz频率范围内
产品特点:
支持扩频调制,
向下蔓延0至-0.5 % 。
通过PD #高效的电源管理方案,
CPU_STOP #和PCI_STOP # 。
使用外部14.318MHz晶振
停止时钟和控制功能可通过
I
2
C接口。
关键的特定连接的阳离子:
CPU输出抖动<150ps
3V66输出抖动<250ps
CPU输出偏斜<100ps ,可编程超过800 PS
同组CPU0,1和CPU2 。
引脚配置
56引脚SSOP & TSSOP
*这些输入具有150K内部上拉电阻连接到VDD 。
框图
频率表
FS2 FS1 FS0
0
0
0
0
MID
MID
MID
MID
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
66.66
100.00
200.00
133.33
三态
TCLK/2
3V66
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
66Buff [2 :0]的
3V66[4:2]
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
保留保留保留
保留保留保留
0460G—08/31/04
集成
电路
系统公司
ICS950201
引脚说明
引脚数
1, 8, 14, 19, 26,
32, 37, 46, 50
2
3
7, 6, 5
4, 9, 15, 20, 27,
31, 36, 41, 47
18, 17, 16, 13,
12,11, 10
24,23, 22, 21
24
25
引脚名称
VDD
X1
X2
TYPE
PWR
3.3V电源
描述
X2铬石英晶体
14.318MHz铬石英晶体输入
输入
X1铬石英晶体
14.318MHz铬石英晶体输出
产量
PCICLK_F (2 :0)
GND
PCICLK (6 :0)
3V66 (5:2)
3V66_5
PD #
OUT
PWR
OUT
OUT
OUT
IN
自由运行PCI时钟不会影响PCI_STOP #
电源管理。
接地引脚, 3.3V电源
PCI时钟输出
66MHz的参考时钟,内部VCO
66MHz的参考时钟,内部VCO
调用掉电模式。低电平有效。
28
VTT_PWRGD #
IN
I / O
IN
OUT
IN
OUT
OUT
OUT
IN
OUT
IN
OUT
OUT
IN
IN
OUT
这3.3V LVTTL输入用于电平敏感频闪
测定时的FS (2 :0)和MULTISEL0输入都有效
并准备进行采样
(低电平有效)
数据引脚用于I
2
电路5V宽容
我的时钟引脚
2
电路5V宽容
66MHz的参考时钟,内部VCO
暂停PCICLK时钟的逻辑0电平,当输入为低电平,除非
PCICLK_F它们是自由运行的
3.3V输出可选择通过
I
2
C
是由内部VCO的66MHz
or
48MHz的(非SSC )
48MHz的输出时钟的DOT
48MHz的输出时钟的USB
特别3.3V输入模式选择,不能为逻辑1
该引脚建立基准电流为CPUCLK的对。
该引脚需要一个固定的精密电阻连接到地,以
建立相应的电流。
3.3V的LVTTL输入,用于选择当前的乘法器,用于CPU输出
"Complementor y"时钟的差分对CPU输出。这些都是
电流输出和外部电阻所需要的电压偏置。
"True"时钟的差分对CPU输出。这些都是当前
输出和外部电阻所需要的电压偏置。
暂停CPUCLK时钟的逻辑0电平,当输入为低电平
频率选择引脚
14.318MHz的参考时钟。
29
30
33
34
35
38
39
40
, 42
43
44, 48, 51
45, 49, 52
53
55, 54
56
SDATA
SCLK
3V66_0
PCI_STOP #
3V66_1/VCH_CLK
48MHz_DOT
48MHz_USB
FS2
I REF
MULTSEL0
CPUCLKC (2 :0)
CPUCLKT (2 :0)
CPU_STOP #
FS( 1:0 )
REF
电源组
( ANALOG )
VDDA =模拟核心PLL1
VDDREF = REF ,的Xtal
VDD48 = 48MHz的, PLL
0460G—08/31/04
(数字)
VDDpci
VDD3V66
VDDcpu
2
集成
电路
系统公司
ICS950201
真值表
FS2
0
0
0
0
MID
MID
MID
MID
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
66.66
100.00
200.00
133.33
三态
TCLK/2
3V66 (5:0)
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
REF0
(兆赫)
14.318
14.318
14.318
14.318
三态
TCLK
版权所有
版权所有
USB / DOT
(兆赫)
48.00
48.00
48.00
48.00
三态
TCLK/2
版权所有
版权所有
保留保留
保留保留
最大允许电流
最大3.3V电源消耗
最大离散帽负荷,
VDD = 3.465V
所有的静态输入= VDD或GND
40mA
360mA
条件
掉电模式
( PWRDWN # = 0)的
全部活动
主机摆动功能选择
董事会目标
跟踪/术语Z-
50欧姆
参考R,
IREF =
V
DD
/(3*Rr)
Rr = 475 1%,
IREF = 2.32毫安
产量
当前
IOH = 6 * I REF
MULTISEL0
VOH @ Z
1
0.7V @ 50
0460G—08/31/04
3
集成
电路
系统公司
字节0 :控制寄存器
ICS950201
位0
第1位
第2位
针#
54
55
40
名字
FS0
FS1
FS2
PWD
2
X
X
X
X
TYPE
1
R
R
R
R
RW
R
RW
第3位
34
PCI_STOP #
3
1
4位
碧吨5
第6位
第7位
53
35
-
-
CPU_STOP #
3V66_1/VCH
传播
启用
X
0
0
0
描述
反映FS0引脚的值采样
上电
反映FS1引脚的值采样
上电
反映FS2引脚的值采样
上电
硬件模式:反映的价值
PCI_STOP #引脚采样PWD
软件模式:
0 = PCICLK停止
1 = PCICLK没有停止
反映了外部的电流值
CPU_STOP #引脚
VCH选择为66MHz / 48MHz的
0 = 66MHz的, 1 = 48MHz的
( Reser美式VED )
0 =传播关,1 =铺在
RW
字节1 :控制寄存器
位0
第1位
第2位
第3位
4位
第5位
第6位
第7位
针#
52, 51
49, 48
45, 44
52, 51
49, 48
45, 44
-
43
名字
CPUCLKT0
CPUCLKC0
CPUCLKT1
CPUCLKC1
CPUCLKT2
CPUCLKC2
CPUCLKT0
CPUCLKC0
CPUCLKT1
CPUCLKC1
CPUCLKT2
CPUCLKC2
-
MULTSEL0
PWD
2
1
1
1
0
0
0
0
X
TYPE
1
RW
RW
RW
RW
RW
RW
-
R
描述
0 =禁用1 =启用
4
0 =禁用1 =启用
4
0 =禁用1 =启用
4
让CPUCLKT0 / C0控制与ASSER化
对CPU_STOP # 0 =不自由运行1 =免费
运行
允许CPUCLKT1 / C1控制ASSER化
对CPU_STOP # 0 =不自由运行1 =免费
运行
让CPUCLKT2 / C2的控制ASSER化
对CPU_STOP # 0 =不自由运行1 =免费
运行
(保留)
反映MULTSEL0的当前值
注意事项:
1, R =只读RW =读取和写入
2. PWD =上电默认
3.该位的目的是允许系统设计者实现在两种方式之一PCI_STOP功能。枯萎
系统设计者可以选择使用外部提供的PCI_STOP #引脚断言和去断言PCI_STOP
通过我的功能
2
字节0位3 。
在硬件模式下,不允许写入I
2
字节0位3 。在软件模式下是不允许拉外部
PCI_STOP引脚为低电平。这避免了与硬件相关的问题开始,软件停止PCI_STOP条件。
时钟芯片是要在硬件或软件PCI_STOP模式仅操作时,它不允许混合这些
模式。
在硬件模式下,我
2
字节0位3是R / W和应反映部分的状态。是否该芯片是在
PCI_STOP模式。
功能PCI_STOP模式应输入时[( PCI_STOP # = 0)或(I
2
字节0位3 = 0 )。
4.禁用时钟,他们停止为低单端时钟。微分CPU时钟停止与CPUCLKT高, CPUCLKC
关闭,外部电阻端接将带来CPUCLKC低。
0460G—08/31/04
4
集成
电路
系统公司
ICS950201
字节2 :控制寄存器
位0
第1位
第2位
第3位
4位
第5位
第6位
第7位
针#
10
11
12
13
16
17
18
-
名字
PCICLK0
PCICLK1
PCICLK2
PCICLK3
PCICLK4
PCICLK5
PCICLK6
-
PWD
1
1
1
1
1
1
1
0
TYPE
RW
RW
RW
RW
RW
RW
RW
-
描述
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
(保留)
字节3 :控制寄存器
位0
第1位
第2位
第3位
4位
第5位
第6位
第7位
针#
5
6
7
5
6
7
39
38
名字
PCICLK_F0
PCICLK_F1
PCICLK_F2
PCICLK_F0
PCICLK_F1
PCICLK_F2
48MHz_USB
48MHz_DOT
PWD
1
1
1
0
0
0
1
1
TYPE
RW
RW
RW
RW
RW
RW
RW
RW
描述
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
允许PCICLK_F0用的ASSER化控制
PCI_STOP # 。 0 =自由运行, 1 =不自由
运行
允许PCICLK_F1用的ASSER化控制
PCI_STOP # 。 0 =自由运行, 1 =不自由
运行
允许PCICLK_F2用的ASSER化控制
PCI_STOP # 。 0 =自由运行, 1 =不自由
运行
0 =禁用1 =启用
0 =禁用1 =启用
字节4 :控制寄存器
位0
第1位
第2位
第3位
4位
第5位
第6位
第7位
针#
21
22
23
24
35
33
-
-
名字
3V66-2
3V66-3
3V66-4
3V66_5
3V66_1/VCH_CLK
3V66_0
-
-
PWD
1
1
1
1
1
1
0
0
TYPE
RW
RW
RW
RW
RW
RW
R
R
描述
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
0 =禁用1 =启用
(保留)
(保留)
注意事项:
1, R =只读RW =读取和写入
2. PWD =上电默认
0460G—08/31/04
5
查看更多ICS950201GLF-TPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS950201GLF-T
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:800888908 复制
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    ICS950201GLF-T
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ICS950201GLF-T
√ 欧美㊣品
▲10/11+
9542
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ICS950201GLF-T供应信息

深圳市碧威特网络技术有限公司
 复制成功!