集成
电路
系统公司
ICS94235
推荐应用:
输出特点:
1 - 差分对漏极开路CPU时钟
1 - 单端漏极开路CPU时钟
13 - SDRAM的3.3V @
7 - PCI 3.3V @
2 - AGP @ 3.3V
1 - 为48MHz , 3.3V @
1 - REF @ 3.3V , (可选择强度)通过I
2
C
产品特点:
可编程的输出中频率
可编程的输出中的上升/下降时间
可编程的CPU ,SDRAM, PCI和AGP歪斜
实时系统复位输出
扩频电磁干扰控制一般
通过7分贝到8分贝,具有可编程扩频百分比
看门狗定时器技术来重置系统
如果超频导致故障
使用外部14.318MHz晶振
歪斜规格:
CPUT - CPUC : <250ps
PCI - PCI : <500ps
CPU - SDRAM : <350ps
SDRAM - SDRAM : <250ps
AGP - AGP : <250ps
AGP - PCI : <750ps
CPU - PCI : <3ns
RESET#
* PD #
GND
X1
X2
AVDD
**FS0/REF0
VDD
**FS1/AGP0
AGP1
GND
*FS2/PCICLK_F
PCICLK0
PCICLK1
PCICLK2
GND
VDD
*MODE/PCICLK3
PCICLK4
PCICLK5
AVDD48
**FS3/48MHz
GND
SCLK
引脚配置
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
GND
CPUCLKT0
CPUCLKC0
CPUCLKT1
SDATA
SDRAM0
SDRAM1
GND
VDD
SDRAM2
SDRAM3
SDRAM4
SDRAM5
VDD
GND
SDRAM6
SDRAM7
SDRAM8
SDRAM9
GND
VDD
SDRAM10(PCI_STOP#)*
SDRAM11
SDRAM12
48引脚SSOP 300MIL &
240mil TSSOP封装
框图
PLL2
48MHz
的功能
FS 3
0
0
0
0
0
0
0
0
1
1
1
1
1
0
1
1
FS 2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS 1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS 0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
CP美DRAM
66.66
66.66
66.66 100.00
100.00 66.66
100.00 100.00
100.00 133.33
120.00 120.00
133.33 100.00
133.33 133.33
90.00
90.00
100.90 100.90
100.00 66.66
100.00 100.00
100.00 133.33
126.00 126.00
133.33 100.00
133.33 133.33
PCI
33.33
33.33
33.33
33.33
33.33
30.00
33.33
33.33
30.00
33.63
33.33
33.33
33.33
31.50
33.33
33.33
AGP
66.66
66.66
66.66
66.66
66.66
60.00
66.66
66.66
60.00
67.27
66.66
66.66
66.66
63.00
66.66
66.66
X1
X2
XTAL
OSC
PLL1
传播
SPECTRUM
REF0
中央处理器
Divder
2
CPUCLKT (1: 0)
CPUCLKC0
SDRAM
Divder
停止
13
SDRAM( 12 :0)
SDATA
SCLK
FS( 3:0 )
PD #
PCI_STOP #
模式
控制
逻辑
CONFIG 。
注册。
PCI
Divder
停止
6
PCICLK ( 5:0)
PCICLK_F
AGP
Divder
停止
2
AGP (1: 0)
RESET#
电源组
94235修订版A 02年1月17日
第三方的品牌和名称均为其各自所有者的财产。
ICS94235
引脚说明
引脚数
1
引脚名称
RESET#
TYPE
OUT
描述
实时系统复位信号的频率值或看门狗蒂默
超时。这个信号是低有效。
异步低电平有效输入引脚用来关闭该设备的供电到低
电源状态。内部时钟被禁止和VCO和晶体是
停了下来。的断电延时不会超过3毫秒。
晶振输入,名义上14.318M赫兹。
晶振输出,标称14.318M赫兹。
接地引脚
电源引脚,标称3.3V
模拟电源引脚,标称3.3V
频率选择引脚。
14.318 M Hz的参考时钟。
频率选择引脚。
定义为2X PCI AGP输出。这些可能不会停止。
定义为2X PCI AGP输出。这些可能不会停止。
自由运行PCICLK不PCI_STOP #采空
频率选择引脚。
PCI时钟输出。
PCI时钟输出。
功能选择引脚, 1 =桌面模式, 0 = M obile模式。
模拟电源引脚,标称3.3V
频率选择引脚。
48M Hz的输出时钟
我C输入时钟输入, 5V容限输入
停止除PCICLK_F时钟的所有PCICLKs逻辑0电平,
当输入低电平
SDRAM时钟输出。
SDRAM时钟输出。
数据引脚为I C电路, 5V容限
"True"时钟的差分对CPU输出。这些漏极开路输出
需要外接1.5V的上拉。
"Complementory"时钟的差分对CPU输出。这种漏极开路
输出需要一个外部1.5V上拉。
2
2
2
4
5
3, 11, 16, 23, 29,
34, 41, 48
8, 17, 28, 35, 40
6
7
9
10
12
20, 19, 15, 14, 13
18
21
22
24
27
25, 26, 30, 31, 32,
33, 36, 37, 38, 39,
42, 43
44
45, 47
46
PD #
X1
X2
1
IN
IN
OUT
PWR
PWR
PWR
IN
OUT
IN
OUT
OUT
OUT
IN
OUT
OUT
IN
PWR
IN
OUT
IN
1
GND
VDD
AVDD
FS0
REF0
2, 3
FS1
AGP0
AGP1
PCICLK_F
FS2
PCICLK
(5:4) (2:0)
PCICLK3
模式
AVDD48
FS3
48M赫兹
SCLK
PCI_STOP #
SDRAM 10
SDRAM
(12:11, 9:0 )
SDATA
CPUCLKT (1: 0)
CPUCLKC0
2, 3
1, 3
1, 3
2, 3
IN
OUT
OUT
I / O
OUT
OUT
第三方的品牌和名称均为其各自所有者的财产。
ICS94235
简介我
2
I2C寄存器说明ICS94235
可编程系统频率发生器
注册名称
功能&频率
选择注册
输出控制寄存器
供应商ID &修订ID
注册
字节
0
描述
输出频率,硬件/ I C
频率选择,扩展频谱&
输出使能控制寄存器。
活动/非活动输出控制
寄存器/锁存器的输入回读。
字节11位[7 : 4 ]是ICS的供应商ID - 1001 。
其他位该寄存器候设备
这部分的修订ID 。
写入该寄存器将配置
字节数有多少字节将
读回。不写00
H
这个字节。
写入该寄存器将配置
秒看门狗数量
计时器复位。
看门狗使能,看门狗状态
可编程
“安全”
频'可以是
配置该寄存器。
该位选择是否输出
频率是由硬件/ 0字节控制
配置或字节11&12
编程。
这些寄存器控制分频器比率
到相位检测器,从而控制
VCO的输出频率。
这些寄存器控制蔓延
百分比金额。
递增或递减组歪斜
构成相比,初始偏斜。
这些寄存器将控制输出
上升和下降时间。
2
PWD默认
见个人
字节说明
见个人
字节说明
见个人
字节说明
1-6
7
字节数
回读注册
看门狗定时器
计数寄存器
8
08
H
9
10
H
看门狗控制寄存器10位[ 6 : 0 ]
000,0000
VCO控制选择位
10位[ 7]
0
VCO频率控制
注册
扩频控制
注册
集团歪斜控制
注册
输出上升/下降时间
选择寄存器
11-12
依靠
硬件/ 0字节
CON组fi guration
依靠
硬件/ 0字节
CON组fi guration
见个人
字节说明
见个人
字节说明
13-14
15-16
17-20
第三方的品牌和名称均为其各自所有者的财产。