集成
电路
系统公司
ICS9250-22
频率发生器的P IV
推荐应用:
P IV芯片组支持
输出特点:
4差分时钟CPU双@ 3.3V
2 - 3V MREF的时钟内存引用的种子,
(结束分开单个但180度的相位)
4 - 66MHz的参考时钟输出
10 - 3V 33MHz的PCI时钟
2 - 48MHz的时钟
2 - 14.318参考输出
产品特点:
支持电源管理:掉电模式
支持扩频调制: 0至-0.5 %下调
价差。
使用外部14.318MHz晶振
对于差分摆幅控制选择逻辑,测试模式,
三态,断电,扩频,有限
频率选择,选择时钟使能。
外部电阻的电流基准
FS管脚的频率选择
关键的特定连接的阳离子:
3V66输出抖动<300ps
CPU输出抖动<200ps
MREF输出抖动<250ps
引脚配置
GND
MULTSEL0/REF
MULTSEL1/REF
VDDref
X1
X2
GNDREF
PCICLK0
PCICLK1
VDDpci
PCICLK2
PCICLK3
GNDPCI
PCICLK4
PCICLK5
VDDpci
PCICLK6
PCICLK7
GNDPCI
PCICLK8
PCICLK9
VDDpci
SEL100/133
GND48
FS0/48MHz
FS1/48MHz
VDD48
PD #
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
VDDMREF
3VMREF
3VMREF_B
GNDMREF
SPREAD #
CPUCLKST3
CPUCLKSC3
VDDcpu
CPUCLKST2
CPUCLKSC2
GNDCPU
CPUCLKST1
CPUCLKSC1
VDDcpu
CPUCLKST0
CPUCLKSC0
GNDCPU
I REF
VDDA
GNDA
VDD3V66
3V66-3
3V66-2
GND3V66
GND3V66
3V66-1
3V66-0
VDD3V66
56引脚SSOP 300MIL & TSSOP
的功能
SEL133/
100
0
0
0
0
1
1
1
1
FS0
0
0
1
1
0
0
1
1
FS1
0
1
0
1
0
1
0
1
功能
100MHz的有源
(保留)
(保留)
三态输出的所有
133MHz的有源
(保留)
(保留)
测试模式
3VMREF
Divder
框图
PLL2
2
ICS9250-22
48MHz
X1
X2
XTAL
OSC
PLL1
传播
SPECTRUM
2
REF
中央处理器
Divder
4
4
CPUCLKST (3 :0)
CPUCLKSC (3 :0)
3VMREF
3VMREF_B
电源组
VDDREF , GNDREF = REF时, X1,X2
VDDPCI , GNDPCI = PCICLK
VDD48 , GND48 = 48MHz的, PLL2
VDD3V66 , GND3V66 = 3V66
VDDCPU , GNDCPU = CPUCLK
VDDMREF , GNDMREF = 3VMREF , 3VMREF_B
VDDA = VDD (核心电压3.3V )
GNDA =接地核心供电
9250-22修订版B 00年12月8日
第三方的品牌和名称均为其各自所有者的财产。
PD #
SPREAD #
MULTSEL (1: 0)
SEL100/133
FS( 1:0 )
控制
逻辑
CONFIG 。
注册。
3V66
Divder
4
PCI
Divder
10
PCICLK (9 :0)
3V66 (3:0)
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS9250-22
概述
该
ICS9250-22
是一个单一的芯片时钟解决方案。
扩频通常会降低系统的电磁干扰8分贝至10dB 。这简化了EMI认证,而不诉诸
电路板设计迭代或昂贵的屏蔽。该ICS9250-22采用专有的闭环设计,紧密
控制散布在工艺和温度变化的百分比。
引脚配置
引脚数
1, 7, 13, 19, 24, 32,
33, 37, 40, 46, 53
3, 2
4, 10, 16, 22, 27, 29,
36, 38, 43, 49, 56
5
6
21, 20, 18, 17, 15,
14, 12, 11, 9, 8
23
26, 25
28
35, 34, 31, 30
39
51, 48, 45, 42
50, 47, 44, 41
引脚名称
GN
REF / MULTSEL (1 :0)
VDD
X1
X2
PCICLK (9 :0)
SEL100/133
FS( 1:0 )
48MHz
PD #
3V66 (3:0)
I REF
CPUCLKST (3 :0)
CPUCLKSC (3 :0)
TYPE
PWR
IN
PWR
X2晶振输入
描述
接地引脚, 3.3V电源
MULTSEL0和MULTSEL1输入被检测到上电和
然后内部地锁存之前的销被用于输出上3V
14.318MHz时钟。
3.3V电源
14.318MHz晶振输入
X1晶体输出14.318MHz晶振输出
OUT
IN
IN
OUT
IN
OUT
OUT
OUT
OUT
PCI时钟输出
CPU频率选择。低= 100MHz的高= 133MHz的
频率选择引脚
48MHz的时钟输出
调用掉电模式。低电平有效。
66MHz的参考时钟
该引脚建立基准电流为CPUCLK的对。
该引脚需要以一个固定的精密电阻连接到地面
建立相应的电流。
"True"时钟的差分对CPU输出。这些切换
电流输出和外部电阻所需要的电压偏置。
"Complementory"时钟的差分对CPU输出。这些
切换电流输出和外部电阻所需要的
电压偏差。
调用鉴别寄主上的扩频功能
时钟, MREF / MRef_b时钟, 66MHz的时钟,和33MHz的PCI
时钟。低电平有效
3V引用的内存时钟驱动器
(不同相3Vmref )
3V引用的内存时钟驱动器
52
54
55
SPREAD #
3VMREF_B
3VMREF
IN
OUT
OUT
第三方的品牌和名称均为其各自所有者的财产。
2
ICS9250-22
绝对最大额定值
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
逻辑输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 。
外壳温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
5.5 V
GND -0.5 V到V
DD
+0.5 V
0 ° C至+ 70°C
115°C
-65 ° C至+ 150°C
超出上述上市
绝对最大额定值
可能对器件造成永久性损坏。这些评级
只有与设备,在这些或以上的任何其他条件的功能操作中所列出的规格压力
规范的业务部门是不是暗示。暴露在绝对最大额定值条件下长时间
可能会影响产品的可靠性。
电气特性 - 输入/电源/通用输出参数
T
A
= 0 - 70℃ ;电源电压V
DD
= 3.3 V +/-5%
参数
符号
条件
输入高电压
V
IH
输入低电压
V
IL
输入高电流
I
IH
V
IN
= V
DD
V
IN
= 0 V ;输入没有上拉电阻
I
IL1
输入低电平电流
V
IN
= 0 V ;输入上拉电阻
I
IL2
工作电源
I
DD3.3OP
C
L
= 0 pF的;选择@ 100 MHz的
当前
C
L
= 0 pF的;输入地址到VDD或GND
掉电电流
I
DD3.3PD
输入频率
引脚电感
输入电容
1
转换时间
1
建立时间
1
CLK稳定
1
延迟
1
1
民
2
V
SS
-0.3
-5
-5
-200
典型值
最大
V
DD
+0.3
0.8
5
单位
V
V
A
A
mA
mA
兆赫
nH
pF
pF
pF
ms
ms
ms
ns
ns
130
35
14.318
250
60
7
5
6
45
3
3
3
10
10
F
i
L
针
C
IN
C
OUT
C
INX
T
TRANS
T
s
T
刺
t
PZH
,t
PZL
t
PHZ
,t
PLZ
V
DD
= 3.3 V
逻辑输入
输出引脚电容
X1 & X2引脚
到目标频率的第一道口
从渡月1日至1 %的目标频率
从V
DD
= 3.3 V至1 %的目标频率
输出使能延迟(所有输出)
输出禁用延迟(所有输出)
1
1
27
通过设计保证,而不是100 %生产测试。
第三方的品牌和名称均为其各自所有者的财产。
5