集成
电路
系统公司
ICS9248-78
初步产品预览
频率时序发生器奔腾
II
系统
概述
该
ICS9248-78
是一款单芯片时钟为英特尔奔腾II 。
它提供了这样的系统的所有必要的时钟信号。
扩频可以通过我启用
2
C语言编程。
扩频通常会降低电磁干扰8分贝到10分贝。
这简化了EMI认证,而不诉诸板
设计迭代或昂贵的屏蔽。该
ICS9248-78
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
特点
生成下面的系统时钟:
- 2 - 处理器@ 2.5V ,高达150MHz 。
- 1 - IOAPIC @ 2.5V , PCI / 2MHz的。
- 9的SDRAM ( 3.3V ) ,同比增长to150MHz 。
-2 - 3V66 @ 3.3V ,2 PCIMHz 。
- 8 - 的PCI @ 3.3V 。
- 1 - 为48MHz , 3.3V @定。
- 2 - REF @ 3.3V , 14.318Hz 。
- 1 - 24MHz的, @ 3.3V固定。
支持扩频调制,
向下蔓延0至-0.5 % , ±0.25 %,中心蔓延。
I
2
电源管理支持C 。
通过PD #高效的电源管理方案。
使用外部14.138 MHz的晶振。
框图
引脚配置
48引脚300密耳SSOP
电源组
GNDREF , VDDREF = REF ,水晶
GND3V66 , VDD3V66 = 3V66
GNDPCI , VDDPCI = PCICLKs
GNDCOR , VDDCOR = PLLCORE
GND48 , VDD48 = 48
GNDSDR , VDDSDR = SDRAM
GNDLCPU , VDDLCPU = CPUCLK
GNDLPCI , VDDLAPIC = IOAPIC
9248-78修订版A 99年7月21日
1.这些引脚会有2X驱动强度。
* 120K欧姆的上拉至VDD上注明的投入。
奔腾
II
是Intel Corporation的注册商标
I
2
C是飞利浦公司的商标
产品预览文档包含新的信息
在产品开发的取样或试生产阶段。
特征数据和其他规格如有变更,
恕不另行通知。
ICS9248-78
初步产品预览
引脚说明
针
数
1
2, 9, 10, 18,
25, 29, 37
3
4
P I N NA M E
REF1
VDD
X1
X2
TYPE
OUT
PWR
IN
OUT
PWR
OUT
OUT
IN
OUT
IN
OUT
IN
IN
IN
OUT
IN
IN
OU牛逼
OUT
OUT
PWR
OUT
PWR
OUT
IN
OUT
描述
3.3V , 14.318MHz的参考时钟输出。
3.3V电源
晶振输入,具有内部装载帽( 33pF的)和反馈
从X2电阻
晶振输出,标称14.318MHz 。有内部负荷
帽( 33pF的)
接地引脚, 3.3V电源
对于HUB运行在2XPCI MHz的3.3V时钟输出
3.3V PCI时钟输出,同步CPUCLKS
逻辑输入频率选择位。输入锁存电源。
3.3V PCI时钟输出,同步CPUCLKS
逻辑输入频率选择位。输入锁存电源。
3.3V PCI时钟输出,同步CPUCLKS
异步低电平有效输入引脚用来关闭该设备,以提供电源
低功率状态。内部时钟被禁止和VCO和
晶都停了下来。的断电延时不会
超过3ms的更大。
我的时钟输入
2
C输入
因为我的数据输入
2
C串行输入。
3 。 3 VF我XE 4 8 MH zclockoutputfor USB
逻辑输入频率选择位。输入锁存电源。
逻辑输入频率选择位。输入锁存电源。
3 。 3 V科幻X E D 2 4 M·H ü吨P ü吨
3.3V的自由运行的SDRAM不影响我
2
C
3.3V输出
地面为CPU & APIC 2.5V电源
2 。 5 V H 2 O S T部总C L C k的O u那样吨P ü吨。
2.5V电源suypply的CPU , IOAPIC
在PCI / 2 MHz的运行2.5V时钟输出
该引脚选择3V66输出频率。
3.3V , 14.318MHz的参考时钟输出。
5, 6, 14, 21, 28,
GND
33, 41
7, 8
3V66 (1:0)
11
12
13, 15, 16,
17, 19, 20
22
23
24
26
PCICLK0
1
FS0
PCICLK1
1
FS1
PCICLK ( 2 : 7 )
PD #
SCLK
SDATA
48MHz
FS3
FS 2
24MHz
SDRAM_F
SDRAM( 7:0 )
GNDL
CPUCLK (1: 0)
VDDL
IOAPIC
SEL_3V66
REF0
1
27
30
40, 39, 38, 36,
35, 34, 32, 31
42
43, 44
45, 47
46
48
注意:
1.这些引脚会有2X驱动强度。
2
ICS9248-78
初步产品预览
频率选择
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
CPU SDRAM PCI
兆赫
兆赫
兆赫
100.23
100.90
105.00
66.89
120.00
124.00
133.30
133.30
140.00
150.00
114.99
70.00
75.00
83.31
90.00
95.00
100.23
100.90
105.00
100.33
120.00
124.00
133.30
133.30
140.00
150.00
114.99
105.00
112.50
124.96
90.00
95.00
33.41
33.63
35.00
33.44
40.00
41.33
44.43
33.32
35.00
37.50
38.33
35.00
37.50
41.65
30.00
31.67
3V66兆赫
SEL_3V66=0
66.82
67.26
70.00
66.89
64.00*
64.00*
64.00*
66.65
70.00
64.00*
64.00*
70.00
64.00*
64.00*
60.00
63.33
SEL_3V66=1
66.82
67.26
70.00
66.89
80.00
82.66
88.86
66.65
70.00
75.00
76.66
70.00
75.00
83.31
60.00
63.33
16.70
16.81
17.50
16.72
20.00
20.67
22.21
16.66
17.50
18.75
19.16
17.50
18.75
20.83
15.00
15.83
IOAPIC兆赫
注意:
*这些输出频率是不同步的CPUCLK和不具有扩展频谱调制。
时钟使能配置
PD #
0
1
CPUCLK
低
ON
SDRAM
低
ON
IOAPIC
低
ON
66MHz
低
ON
PCICLK
低
ON
REF ,
48MHz
低
ON
OSC
的F
ON
压控振荡器
关闭
ON
3
ICS9248-78
初步产品预览
掉电波形
记
1.
经过PD #针对CPUCLKs 2 consective上升沿采样有效(低电平) ,所有
输出时钟在他们的下一个由高到低的tranistiion驱动为低电平。
2.
上电延迟<3ms 。
3.
所示为100MHz的波形
4
ICS9248-78
初步产品预览
一般我
2
C串行接口信息
本节中的信息假定读者熟悉我
2
C语言编程。
欲了解更多信息,请联系ICS为我
2
C语言编程应用笔记。
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D2
(H)
ICS时钟将
应答
控制器(主机)发送一个哑命令代码
ICS时钟将
应答
控制器(主机)发送一个空字节计数
ICS时钟将
应答
控制器(主机)开始发送第一个字节(字节0)
经过5个字节
ICS时钟将
应答
每个字节
一次一个。
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
控制器(主机)发出读地址D3
(H)
ICS时钟将
应答
ICS时钟将发送
字节数
控制器(主机)确认
ICS时钟发送一个字节
(字节0)字节5
控制器(主机)需要确认每个字节
控制器(主机)将发送一个停止位
如何写:
控制器(主机)
开始位
地址
D2
(H)
假命令代码
ICS (从/接收器)
如何阅读:
控制器(主机)
开始位
地址
D3
(H)
ICS (从/接收器)
确认
确认
虚拟字节数
确认
字节数
确认
确认
BYTE 0
BYTE 0
确认
1个字节
确认
1个字节
确认
2字节
确认
2字节
确认
BYTE 3
确认
BYTE 3
确认
4个字节
确认
4个字节
确认
BYTE 5
确认
BYTE 5
确认
停止位
确认
停止位
注意事项:
1.
2.
3.
4.
5.
在ICS时钟发生器是一个从/接收器,我
2
C分量。它可以回读存储在锁存器,用于验证的数据。
读回将支持英特尔PIIX4 "Block - Read"协议。
由该时钟发生器所支持的数据传输速率为100K位/秒或更小(标准模式)
该输入工作电压为3.3V的逻辑电平。
该数据字节的格式是8位字节。
为了简化该时钟发生器我
2
C接口,协议设置为只使用"Block - Writes"从控制器。该
字节必须按顺序访问,从最低到最高字节与停止后的任何完整的字节的能力
已被转移。上面显示的命令代码和字节数必须发送,但数据被忽略的那些
两个字节。数据被加载到停止顺序发出。
在上电时,所有寄存器被设置为一个默认状态,如图所示。
6.
5