添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第53页 > ICS9248-107
集成
电路
系统公司
ICS9248-107
频率时序发生器奔腾II系统
推荐应用:
RCC芯片组
输出特点:
4 - 处理器@ 2.5V ,高达180MHz的。
3 - IOAPIC @ 2.5V
3 - 3V66MHz @ 3.3V 。
11 - 的PCI @ 3.3V
1 - 为48MHz , 3.3V @定
1 - 24 / 48MHz的, @ 3.3V
产品特点:
高达180MHz的频率支持
使用零延迟缓冲器,如ICS9179-06到
产生SDRAM时钟。
支持电源管理:掉电模式
从我
2
C语言编程。
扩频电磁干扰控制
±0.25 %传播中心) 。
使用外部14.318MHz晶振
5 - FS管脚的频率选择
引脚配置
GNDREF
REF0
*SEL24_48#/REF1
VDDref
X1
X2
GNDPCI
*FS0/PCICLK_F
*FS1/PCICLK1
VDDpci
*FS2/PCICLK2
*FS3/PCICLK3
GNDPCI
PCICLK4
PCICLK5
VDDpci
PCICLK6
PCICLK7
GNDPCI
PCICLK8
PCICLK9
PCICLK10
VDDpci
PD #
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VddLAPIC
IOAPIC0
IOAPIC1
GNDLAPIC
IOAPIC2
VddLCPU
CPUCLK0
GNDLCPU
CPUCLK1
VddLCPU
CPUCLK2
CPUCLK3
GNDLCPU
VDD66
3V66_0
3V66_1
3V66_2
GND66
SDATA
2
我知道了
SCLK
VDD48
48MHz/FS4*
24_48MHz
GND48
ICS9248-107
{
48引脚SSOP
* 120K欧姆的上拉至VDD上注明的投入。
关键的特定连接的阳离子:
CPU输出抖动: <250ps
IOAPIC输出抖动: <500ps
为48MHz , 3V66 , PCI输出抖动: <500ps
参考输出抖动。 <1000ps
PLL2
框图
48MHz
/2
X1
X2
XTAL
OSC
PLL1
传播
SPECTRUM
24_48MHz
CPU输出偏斜: <175ps
IOAPIC输出偏斜<250ps
PCI输出偏斜: <580ps
3V66输出偏斜<250ps
CPU为3V66输出失调: 0.8 - 1.8ns (典型值= 1.3ns )
CPU与PCI输出失调: 0.0 - 1.5ns (典型值= 1.0ns )
CPU为IOAPIC输出失调: 1.5 - 4.0ns (典型值= 2.0ns )
SEL24_48#
我知道了
2
REF( 1:0 )
中央处理器
Divder
CPUCLK (3 :0)
IOAPIC
Divder
IOAPIC (2 :0)
控制
逻辑
CONFIG 。
注册。
{
PCI
Divder
PCICLK (10 :0)
PCICLK_F
SDATA
SCLK
FS( 4:0 )
PD #
3V66
Divder
3V66 (2:0)
9248-107 REVA - 01年5月21日
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS9248-107
概述
ICS9248-107
是一个主时钟合成器芯片使用Rambus的DRAM的接口的Pentium II的系统。该芯片
提供了所需的所有这样的系统中的时钟具有零延迟缓冲器使用诸如ICS9179-06时。
扩频可以通过我启用
2
C.扩频通常会降低系统的电磁干扰8分贝至10dB 。这简化了
EMI资格,而不诉诸板设计迭代或昂贵的屏蔽。该
ICS9248-107
采用专有的
闭环设计,它严格控制散布在工艺和温度变化的百分比。
引脚说明
引脚数
引脚名称
1 , 7 , 13 , 19 , 25 , 31 GND
2
REF0
REF1
3
SEL24_48#
4, 10, 16, 23,
VDD
28, 35
5
X1
6
X2
PCICLK_F
8
FS0
PCICLK1
9
FS1
PCICLK2
11
FS2
PCICLK3
12
FS3
14, 15, 17, 18, 20,
PCICLK ( 4:10 )
21, 22
24
26
27
29
30
32, 33, 34
36, 41
37, 38, 40, 42
39, 43
45
44, 46, 47
48
PD #
24_48MHz
48MHz
FS4
SCLK
SDATA
3V66(2:0)
GNDLCPU
CPUCLK (3 :0)
VddLCPU
GNDLAPIC
IOAPIC (2 :0)
VddLAPIC
TYPE
PWR
OUT
OUT
IN
PWR
IN
OUT
OUT
IN
OUT
IN
OUT
IN
OUT
IN
OUT
IN
OUT
OUT
IN
IN
I / O
OUT
PWR
OUT
PWR
PWR
OUT
PWR
描述
接地引脚
14.318MHz的参考时钟输出电压为3.3V
14.318MHz的参考时钟输出电压为3.3V
逻辑输入选择24或48MHz的引脚26输出
电源引脚3.3V
XTAL_IN 14.318MHz晶振输入
XTAL_OUT晶振输出
自由运行PCI时钟频率为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
这种异步输入功率下的芯片时,驱动器
活性(低) 。内部的PLL被禁用,所有的输出时钟
保持为低状态。
24或48MHz的输出可选择通过
SEL24_48 # ( 0 = 48MHz的1 = 24MHz的)
在3.3V的固定48MHz的时钟输出
逻辑 - 输入频率选择
我C输入时钟输入
数据引脚为I2C电路, 5V容限
3.3V时钟输出。
接地引脚CPUCLKs
主机总线时钟输出在2.5V 。
电源引脚CPUCLKs 。 2.5V
接地引脚IOAPIC输出。
IOAPIC时钟的2.5V 。同步与CPUCLKs 。
电源引脚的IOAPIC输出。 2.5V 。
2
2
ICS9248-107
的功能
FS4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
中央处理器
103.0
100.0
100.5
100.9
107.1
109.0
112.0
114.0
116.0
118.0
133.3
120.0
122.0
125.0
50.0
66.7
133.3
133.9
138
142
146
150
153
156
159.1
162
166.7
168
171
174
177
180
PC I
34.33
33.33
33.48
33.63
35.70
36.33
37.33
28.50
29.00
29.50
33.33
30.00
30.50
31.25
16.67
16.67
33.33
33.48
34.5
35.5
36.5
37.5
38.25
39
39.78
40.5
41.67
42
42.75
43.5
44.25
45
3V66
68.67
66.67
66.97
67.27
71.40
72.67
74.67
57.00
58.00
59.00
66.65
60.00
61.00
62.50
33.33
33.33
66.67
66.95
69
71
73
75
76.5
78
79.55
81
83.33
84
85.5
87
88.5
90
IOAPIC
17.17
16.67
16.74
16.82
17.85
18.17
18.67
14.25
14.50
14.75
16.66
15.00
15.25
15.63
8.33
8.33
16.67
16.74
17.25
17.75
18.25
18.75
19.13
19.5
19.89
20.25
20.83
21
21.38
21.75
22.13
22.5
3
ICS9248-107
串行配置命令位图
字节0 :功能和频率选择寄存器(默认值= 0 )
第2位
FS4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
第7位
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
第6位
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
第5位
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
描述
4位
中央处理器
FS0
0
103.0
1
100.0
0
100.45
1
100.9
0
107.1
1
109.0
0
112.0
1
114.00
0
116.00
1
118.00
0
133.30
1
120.00
0
122.00
1
125.00
0
50.0
1
66.7
0
133.3
1
133.9
0
138.0
1
142.0
0
146.0
1
150.0
0
153.0
1
156.0
0
159.1
1
162.0
0
166.7
1
168.0
0
171.0
1
174.0
0
177.0
1
180.0
PWD
PCI
34.33
33.33
33.48
33.63
35.70
36.33
37.33
28.50
29.00
29.50
33.33
30.00
30.50
31.25
16.67
16.67
33.33
33.48
34.50
35.50
36.50
37.50
38.25
39.00
39.78
40.50
41.67
42.00
42.75
43.50
44.25
45.00
3V66
68.67
66.67
66.97
67.27
71.40
72.67
74.67
57.00
58.00
59.00
66.65
60.00
61.00
62.50
33.33
33.33
66.67
66.95
69.00
71.00
73.00
75.00
76.50
78.00
79.55
81.00
83.33
84.00
85.50
87.00
88.50
90.00
IOAPIC
17.17
16.67
16.74
16.82
17.85
18.17
18.67
14.25
14.50
14.75
16.66
15.00
15.25
15.63
8.33
8.33
16.67
16.74
17.25
17.75
18.25
18.75
19.13
19.50
19.89
20.25
20.83
21.00
21.38
21.75
22.13
22.50
(2, 7:4)
00010
注1
第3位
第1位
位0
0 - 频率选择由硬件选择,输入锁存
1 - 频率选择位2,7 : 4
0 - 正常
1 - 扩频启用
0 - 运行
1 - 三态输出全部
0
1
0
注1 :
默认在上电时将是锁存逻辑输入来定义的频率,如显示byBit 3 。
4
ICS9248-107
字节1 : CPU ,有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
40
38
37
42
47
46
44
-
PW
1
1
1
1
1
1
1
X
描述
CPUCLK 1
CPUCLK 2
3 CPUCLK
CPUCLK 0
IOAPIC0
IOAPIC1
IOAPIC2
(保留)
字节2 : PCI有效/无效注册
( 1 =允许, 0 =禁用)
针#
PWD
描述
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
18
17
15
14
12
11
9
8
1
1
1
1
1
1
1
1
PCICLK7
PCICLK6
PCICLK5
PCICLK4
PCICLK3
PCICLK2
PCICLK1
PCICLK_F
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
字节3 : 3V66有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
34
33
32
-
2
3
-
-
PWD
1
1
1
X
1
1
X
X
描述
3V66_0
3V66_1
3V66_2
FS1#
REF0
REF1
FS3#
FS2#
字节4 : PCI有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
26
27
-
-
22
21
20
-
PWD
1
1
X
1
1
1
1
X
描述
24_48MHz
48MHz
FS0#
(保留)
PCICLK10
PCICLK9
PCICLK8
FS4#
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
字节5 :有效/无效注册
( 1 =允许, 0 =禁用)
Bit7
Bit6
Bit5
Bit4
Bit3
Bit2
Bit1
Bit0
针#
-
-
-
-
-
-
-
-
PWD
1
1
1
1
1
1
1
1
描述
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
字节6 :有效/无效注册
( 1 =允许, 0 =禁用)
针#
PWD
描述
Bit7
Bit6
Bit5
Bit4
Bit3
Bit2
Bit1
Bit0
-
-
-
-
-
-
-
-
0
0
0
0
0
1
1
0
发E 已经
发E 已经
发E 已经
发E 已经
发E 已经
发E 已经
发E 已经
发E 已经
(注)
(注)
(注)
(注)
(注)
(注)
(注)
(注)
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
注意:
不要写入该寄存器,写入该寄存器
可能会导致故障
5
查看更多ICS9248-107PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS9248-107
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ICS9248-107
√ 欧美㊣品
▲10/11+
9033
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ICS9248-107供应信息

深圳市碧威特网络技术有限公司
 复制成功!