ICS91730
引脚说明
针#
1
2
3
4
5
6
7
8
引脚名称
CLKIN
VDD
GND
CLKOUT
REF_OUT/FS_IN1*
SDATA
SCLK
PD # *
针
TYPE
PWR
IN
OUT
I / O
I / O
PWR
PWR
PWR
描述
输入参考时钟。
供电,标称3.3V
接地引脚。
调制时钟输出。
未调制的3.3V的基准时钟输出。
频率选择锁存输入。参阅功能表。
数据引脚SMBus的电路, 5V容限。
SMBus的电路, 5V容限的时钟引脚。
异步低电平有效输入引脚,与120Kohm内部上拉电阻,
使用断电装置。内部时钟被禁用,
VCO和晶体被停止。
*内部上拉电阻**内部下拉电阻
0794D—05/23/05
2
ICS91730
表1 :频率配置表
(见I2C字节0 )
FS4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
SPRD类型SPRD %
下
传播
(-)
0.60
0.80
1.00
1.25
1.50
2.00
0.50
1.00
0.60
1.00
0.80
0.3
14in/27out
SPD中心
(+/-)
下
传播
(-)
CTR SPD
14in/14out
27in/27out
下
传播
(-)
1.50
1.75
2.00
2.50
3.00
1.25
0.40
0.50
0.70
1.00
1.20
1.50
0.60
0.80
1.00
1.25
1.50
2.00
0.50
1.00
SPD中心
(+/-)
48in/48out
66in/66out
下
传播
(-)
SPD中心
(+/-)
上面是硬编码的5位( 32项), ROM表。
FS3 :0可通过I2C软件编程位只访问(字节0 bits5 : 7 ) 。 FS4也可以从解码
FS_IN1锁存输入硬件引脚。
FS_IN1
→
FS4 。上电时默认的是使用FS_IN1的硬件选择锁存值。
FS3 = 0, FS2
=
0 , FS1 = 0, FS0 = 1上电时(参照功能表第1页) 。
访问非缺省传播条目在ROM中,字节0的编程应该被使用。为了改变动力
的FS_IN1 = 1 ( -1.25 %下调价差)时默认为任何其他蔓延%条目,第一个变化byte0bit 0软件
选择通过切换该位为“1” ,然后通过改变字节0位7程序所需的百分比: 3 。
0794D—05/23/05
3