集成
电路
系统公司
ICS9148-13
频率发生器&集成缓冲器奔腾
TM
概述
该
ICS9148-13
生成所需的高速时钟的所有
RISC或CISC微处理器的系统,如Intel奔腾
和PentiumPro 。一输出使能提供可测试性。
扩频可用来调节CPU和总线
PLL(离开REF , 24 , 48 MHz的运行正常) 。该
SS_EN #引脚使传播时低。该SS_TYPE
销的动产± 0.5 % (标称)中心蔓延或0 , -2 %
(标称) downspread调制。
高驱动总线输出通常为大于1 V / ns的
转换速率为30 pF的负载。 CPU输出通常提供
比1V好/ ns的转换速率为20 pF的负载,同时保持
50 ±
5 %的占空比。该参考时钟输出通常提供
优于0.8 / ns的压摆率。
特点
产生12处理器, 6条公交,双
14.31818MHz , 24MHz的,一个48MHz的时钟
USB支持。
同步时钟歪斜匹配到250 ps的窗口
CPU和500 ps的窗口的BUSs
CPU与总线歪斜, 3.0 5.0ns ( CPU早)
3.0V - 3.7V电源电压范围
48引脚SSOP封装
引脚配置
框图
48引脚SSOP
OUTPUT ENABLE
OE
24
48
中央处理器
再F
(兆赫) (兆赫)
公共汽车
VCO
OSC
的功能
FS2
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
CPU ( 1:12 )在
兆赫
75
10 0
75
83.3
50
60
66.67
55
BUS( 1:6)
兆赫
37.5
33.3
30.0
41.65
25
30
33.33
27.5
in
1
运行
运行
运行
运行
运行
运行
运行
0
三
状态
三
状态
三
状态
三
状态
三
状态
运行
运行
30K电阻上拉至VDD上的OE , FS ( 0 : 2 ) , SS_EN # , SS_TYPE
Pentium是Intel Corporation的注册商标
9148-13版本A 020398
ICS保留随时修改在本标识的设备数据的权利
出版,恕不另行通知。 ICS建议客户获取最新的
版本的所有设备数据,以验证任何信息所依赖的
客户是当前和准确。
ICS9148-13
引脚说明
引脚数
1, 2
3, 10, 18, 24,
30, 35, 43, 44
4
5
6
7, 26, 27
11,12,13,14,16, 17
19
20
15, 21, 28, 31, 32,
40, 46, 48
22
23
25
29
P I N NA M E
REF1 , REF2
GND
X1
X2
VDD
FS( 0 :2)
卜S( 1:6)
SS_EN #
SS_TYPE
VDD
24MHz
48MHz
N / C
OE
IN
OUT
TYPE
OUT
PWR
IN
OUT
PWR
IN
OUT
IN
IN
PWR
OUT
OUT
描述
14.318 MHz参考时钟输出。
接地装置
rystalor前ternalclockinput 。
晶振输出。 (外部参考时钟悬空)
3.3V电压I / O电源。
频率选择输入。见功能列表表。有上拉电阻
BU S·C升 C k的O u那样吨P ü吨秒。
扩频启用。低=启用。
高=扩频向下蔓延。
低=扩频中心扩散。
核心供电。 3.3V
24MHz的时钟输出
48MHz的时钟输出。
无连接
输出使能时,此信号为低电平时所有的总线时钟,固定时钟, CPU
时钟输出置于三态模式(内部上拉)
CPU时钟输出功能看表
特定网络阳离子
由于F R ê Q ü简CY
33, 34, 36, 37, 38,
39 , 41 , 42 , 45 , 47 , 8 , CPU ( 1:12 )
9
扩频功能
输入引脚19
SS_EN #
输入引脚20
SS_TYPE
0
0
1
1
X
CPU , SDRAM
和PCICLOCKS
频率调制
扩频模式
+ 0.5 % , - 0.5 % (标称)
频率调制
扩频模式
+ 0 % -2.0 % (标称)
正常,稳频
模式
REF , IOAPIC
14.318MHz
24MHz
24MHz
48MHz
48MHz
14.318MHz
14.318MHz
24MHz
24MHz
48MHz
48MHz
VDD引脚: 48 ,裁判, XTAL OSC
VDD引脚: 6 , CPU 1-2
VDD引脚: 15 , BUS 1-6
VDD引脚: 24 , 48 ,修复PLL
VDD引脚: 28 , CPU PLL内核
VDD引脚: 32 , CPU 3-6
VDD引脚: 40 , CPU 7-10
VDD引脚: 46 , CPU 11-12
2
ICS9148-13
绝对最大额定值
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7.0 V
逻辑输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 GND -0.5 V到V
DD
+0.5 V
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
超出上述上市
绝对最大额定值
可能对器件造成永久性损坏。这些评级
只有与设备,在这些或以上的任何其他条件的功能操作中所列出的规格压力
规范的业务部门是不是暗示。暴露在绝对最大额定值条件下长时间
可能会影响产品的可靠性。
电气特性 - 输入/电源/通用输出参数
T
A
= 0 - 70℃ ;电源电压V
DD
= 3.3V ±5 % (除非另有说明)
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
电源电流
输入频率
输入电容
转换时间
SKEW
1
1
1
1
1
符号
V
IH
V
IL
I
IH1
I
IH2
I
IL1
I
IL2
I
DD
F
i
C
IN
C
INX
T
TRANS
T
刺
T
CP U- BUS
条件
民
2
V
SS
-0.3
-5
-5
-200
典型值
V
IN
= V
DD;
只有SS_Type
V
IN
= V
DD;
所有输出除SS_Type
V
IN
= 0 V ;只有下拉电阻SS_Type
V
IN
= 0 V ;有上拉电阻,除了SS_Type
C
L
= 0 pF的;选择@ 66M
V
DD
= 3.3 V;
逻辑输入
X1 & X2引脚
到目标频率的第一通道。
从V
DD
= 3.3 V至1 %的目标频率。
V
T
= 1.5 V;
3.0
27
68.0
0.2
0.2
-100
67
14.318
36
1.5
4.0
最大单位
V
DD
+0.3
V
0.8
V
A
200
A
5
A
5
A
180
5
45
3
3
5.0
mA
兆赫
pF
pF
ms
ms
ns
CLK稳定
通过保证为设计,而不是100 %生产测试。
3
ICS9148-13
电气特性 - CPU
T
A
= 0 - 70℃ ; V
DD
= 3.3V +/- 5 % ;
L
= 20 pF(除非另有说明)
参数
输出阻抗
输出阻抗
输出高电压
输出低电压
输出高电流
输出低电流
上升时间
下降时间
占空比
SKEW
抖动
符号
R
DSP2A
R
DSN2A
V
OH2A
V
OL2A
I
OH2A
I
OL2A
t
r2A
t
f2A
1
1
1
1
1
1
1
1
1
条件
V
O
= V
DD
*(0.5)
V
O
= V
DD
*(0.5)
I
OH
= -28毫安
I
OL
= 27毫安
V
OH
= 2.0 V
V
OL
= 0.8 V
V
OL
= 0.8 V, V
OH
= 2.4 V
V
OH
= 2.4 V, V
OL
= 0.8 V
V
T
= 1.5 V
V
T
= 1.5 V
V
T
= 1.5 V
V
T
= 1.5 V ;对于66.66 MHz和较低
V
T
= 1.5 V ;对于75 MHz或更高
民
10
10
2.4
典型值
最大单位
20
20
V
V
mA
mA
ns
ns
%
ps
ps
ps
ps
49.3
2.5
0.35
-52
59
1.5
1.3
0.4
-48
2.5
2
55
250
150
+250
-300
d
t2A
45
51
120
60
t
sk2A
t
j1s2A
t
jabs2A
t
jabs2A
1
-250
-300
100
150
通过保证为设计,而不是100 %生产测试。
电气特性 - 24M , 48M , REF ( 1 : 2 )
T
A
= 0 - 70℃ ; V
DD
= V
DDL
= 3.3V +/- 5 % ;
L
= 20 pF(除非另有说明)
参数
输出阻抗
输出阻抗
输出高电压
输出低电压
输出高电流
输出低电流
上升时间
下降时间
占空比
抖动
1
符号
R
DSP5
1
1
条件
V
O
= V
DD
*(0.5)
V
O
= V
DD
*(0.5)
I
OH
= -8毫安
I
OL
= 9毫安
V
OH
= 2.0 V
V
OL
= 0.8 V
V
OL
= 0.8 V, V
OH
= 2.4 V
V
OH
= 2.4 V, V
OL
= 0.8 V
V
T
= 1.5 V
V
T
= 1.5 V
V
T
= 1.5 V
民
20
20
2.6
典型值
最大单位
60
60
V
V
mA
mA
ns
ns
%
ps
ps
R
DSN5
V
OH5
V
OL5
I
OH5
I
OL5
t
r5
t
f5
1
1
1
1
16
2.9
0.3
-32
25
2.0
1.8
0.4
-22
2.5
2.3
60
300
700
d
t5
40
-700
53
200
500
t
j1s5
t
jabs5
1
通过保证为设计,而不是100 %生产测试。
4