集成
电路
系统公司
ICS9147-14
频率发生器&集成缓冲器奔腾/专业版
TM
概述
该
ICS9147-14
生成所需的高速时钟的所有
RISC或CISC微处理器的系统,如英特尔
PentiumPro 。两个双向I / O引脚( FS1 , FS2 )被锁定
在电源接通的功能表中,以在FS0可选
实时状态之间切换。
特点
高驱动PCICLK和SDRAM输出通常提供
大于1 V / ns的转换速率为30 pF的负载。 CPU输出
通常提供比1V / ns的转换速率为20 pF的负载
同时保持
50 ±
5 %的占空比。该参考时钟输出
通常提供比0.5V更好/ ns的压摆率。独立
缓冲电源引脚VDDL1允许3.3V或降低电压
摆动(从2.9至2.5V ),用于CPU的(0: 3)和IOAPIC输出。
框图
四份CPU时钟
十二SDRAM ( 3.3V TTL ) ,可使用asAGP时钟
七份PCICLK时钟(同步与CPU
时钟/ 2或CPU / 2.5 75 83.3 MHz的CPU)
CPU时钟PCICLK时钟歪斜1-4ns ,中心2.6ns 。
一个IOAPIC时钟@ 14.31818 MHz的
一式两份参考文献。时钟@ 14.31818 MHz的
参考文献。 14.31818 MHz的晶振输入
单独的V
DDL1
四个CPU和一个输出IOAPIC
缓冲器,允许2.5V输出(或标准。 VDD)
每一个48 / 24MHz的( 3.3V TTL )
3.3V输出: SDRAM , PCI ,楼盘, 48 / 24MHz的。
2.5V或3.3V输出: CPU , IOAPIC 。
20欧姆的CPU时钟输出阻抗
20欧姆的PCI时钟输出阻抗
1.5ns的上升时间( 30 pF的负载)
± 250 ps的CPU , PCI时钟偏移
350ps (逐周期) CPU抖动
2ms的上电时钟稳定时间
45-55 %的时钟占空比
48引脚300密耳SSOP封装
3.0V - 3.7V电源电压范围W / 2.5V兼容输出
引脚配置
电源组
VDD1 = REF (0: 1)中, X1,X2的24MHz , 48MHz的
VDD2 = PCICLKF , PCICLK (0: 5)
VDD3 = SDRAM ( 0 , 11 )
VDDL1 = CPUCLK (0 :3)的
9147-14版本B 071897P
48引脚SSOP
中*内部上拉电阻
300K至3.3V的输入指示
Pentium是Intel Corporation的注册商标
ICS保留随时修改在本标识的设备数据的权利
出版,恕不另行通知。 ICS建议客户获取最新的
版本的所有设备数据,以验证任何信息所依赖的
客户是当前和准确。
ICS9147-14
引脚说明
引脚数
引脚名称
TYPE
描述
1
2
3,9,22,33,39,45
4
5
16,23,24,
27,48
6,14
7
8
10, 11, 12, 13
15
17, 18, 20, 21,
28, 29, 31, 32,
34, 35,37,38
19,30,36
25
26
40, 41, 43, 44
42
46
47
VDD1
REF0
GND
X1
X2
N / C
VDD2
PCICLK_F
FS1*
PCICLK0
FS2*
PCICLK ( 1:4)
PCICLK5
SDRAM ( 0:11 )
VDD3
24MHz
48MHz
FS0*
CPUCLK (0 :3)的
VDDL1
REF1
IOAPIC
PWR
OUT
PWR
IN
OUT
-
PWR
OUT
IN
OUT
IN
OUT
OUT
OUT
PWR
OUT
OUT
IN
OUT
PWR
OUT
OUT
参考文献( 0 : 2 ) , XTAL , 24MHz的, 48MHz的电源
14.318 MHz参考时钟。
地
晶振输入具有内部负载上限和反馈
从X2电阻
晶振输出名义上14.318MHz 。有内部负荷上限
引脚没有内部连接
供应PCICLK_F和PCICLK ( 0 : 5 )
自由运行PCI时钟
频率选择引脚。 *
PCI时钟输出。
频率选择引脚。 *
PCI时钟输出
PCI时钟输出。
SDRAM时钟输出。
供应SDRAM ( 0:11 )
24MHz的输出时钟
48MHz的输出时钟
频率选择引脚
CPU时钟输出,搭载VDD1
供给CPU的(0: 3)和IOAPIC时钟,可以是2.5或3.3V
14.318 MHz参考时钟。
IOAPIC时钟输出。本站由VDDL1 。
的120K *内部上拉电阻到3.3V的输入指示
3.3V ± 10 %, 0-70 ℃,
水晶( X1 , X2 = 14.3181MHz
FS2
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
CPU , SDRAM (兆赫)
50.0
75.0
33.3
68.5
55.0
75.0
60.0
66.8
PCICLK (兆赫)
25.0
32.0
16.65
34.25
27.5
37.5
30.0
33.4
REF , IOAPIC
(兆赫)
14.318
14.318
14.318
14.318
14.318
14.318
14.318
14.318
的功能
2
ICS9147-14
绝对最大额定值
电源电压。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7.0 V
逻辑输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 GND -0.5 V到V
DD
+0.5 V
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 ? 65 ° C至+ 150°C
超出上述上市
绝对最大额定值
可能对器件造成永久性损坏。这些评级
只有与设备,在这些或以上的任何其他条件的功能操作中所列出的规格压力
规范的业务部门是不是暗示。暴露在绝对最大额定值条件下工作
期间可能会影响产品的可靠性。
在3.3V电气特性
V
DD
= 3.0 - 3.7 V,T
A
= 0 70
°
C除非另有说明
DC特性
参数
输入低电压
输入高电压
输出低电流
1
输出高电流
1
输出低电流
1
输出高电流
1
输出低电流
1
输出高电流
1
输出低电压
1
输出高电压
1
输出低电压
1
输出高电压
1
输出低电压
1
输出高电压
1
电源电流
上拉电阻
1
符号
V
IL
V
IH
I
OL1
I
OH1
I
OL2
I
OH2
I
OL3
I
OH3
V
OL1
V
OH1
V
OL2
V
OH2
V
OL3
V
OH3
I
DD
R
PU1
测试条件
锁存输入
锁存输入
VOL=0.8V;
对于SDRAM , PCICLK
VOH=2.0V;
对于SDRAM PCICLK
VOL = 0.8V ; 24 , 48 CLKS和CPU ,楼盘
& IOAPIC
VOH = 2.0V ; 24 , 48 CLKS和CPU ,
REF & IOAPIC
VOL = 0.8V ;对于在CPU
VDDL = 2.5V
VOH = 1.7V ;对于在CPU
VDDL = 2.5V
IOL = 10毫安;
对于PCICLK , SDRAM
IOH = -10mA ;
对于SDRAM , PCICLK
IOL = 8毫安;固定CLKS和CPU ,
REF & IOAPIC
IOH = -8mA ;固定CLKS和CPU ,
REF & IOAPIC
IOL = 5毫安;对于在CPU
VDDL = 2.5V
IOH = -5mA ;对于在CPU
VDDL = 2.5V
@ 66.6兆赫;所有输出卸载
FS0 , FS1 FS2输入
民
-
2.0
19.0
-
16.0
-
10.0
-
-
2.4
-
2.4
-
2.1
-
150
典型值
-
-
30.0
-26.0
25.0
-22.0
18.0
-14.0
0.3
2.8
0.3
2.8
0.25
2.25
70
300
最大
0.8
-
-
-16.0
-
-14.0
-
-8.0
0.4
-
0.4
-
0.4
-
120
450
单位
V
V
mA
mA
mA
mA
mA
mA
V
V
V
V
mA
mA
mA
千欧
注1 :
参数由设计和特性保证。不是100 %生产测试。
3
ICS9147-14
在3.3V电气特性
V
DD
= 3.0 - 3.7 V,T
A
= 0 70
°
C除非另有说明
AC特性
参数
上升时间
1
下降时间
1
上升时间
1
下降时间
1
上升时间
1
下降时间
1
上升时间
1
下降时间
1
占空比
1
占空比
1
抖动,一个西格玛
1
抖动,绝对
1
抖动,周期循环
抖动,一个西格玛
抖动,绝对
1
1
符号
T
r1
T
f1
T
r2
T
f2
T
r3
T
f3
T
r4
T
f4
D
t
D
T2
T
jis1
T
jab1
T
JC -C
T
jis2
T
jab2
F
i
C
IN
1
测试条件
20pF的负载,为0.8 2.0V
CPU , IOAPIC ,固定& REF
20pF的负载, 2.0 0.8V
CPU , IOAPIC ,固定& REF
20pF的负载, 20 %至80%
CPU , IOAPIC ,固定& REF
20pF的负载,80%至20%的
CPU , IOAPIC , Fixed& REF
20pF的负载, 0.8 2.0V的PCI ,SDRAM
20pF的负载, 2.0 0.8V PCI , SDRAM
20pF的负载,为0.4 2.0V , CPU和
IOAPIC与VDDL = 2.5V
20pF的负载, 2.0 0.4V , CPU和
IOAPIC与VDDL = 2.5V
20pF的负载@ VOUT = 1.4V
除了REF所有时钟
20pF的负载@ VOUT = 1.4V
REF输出
CPU & PCICLK时钟;负载= 20pF的,
SDRAM ;负载= 30pF的
CPU & PCICLK时钟;负载= 20pF的,
SDRAM ;负载= 30pF的
中央处理器
固定CLK ;负载= 20pF的
固定CLK ;负载= 20pF的
逻辑输入引脚
X1 , X2引脚
从VDD = 1.6V至第一路口
66.6 MHz的VDD电源斜坡< 40毫秒
CPU到CPU或PCI到PCI ;
负载= 20pF的; @ 1.4V ( VDD相同)
SDRAM到SDRAM ;
负载= 20pF的; @ 1.4V
CPU到PCICLK ;负载= 20pF的; @ 1.4V
( CPU早)
民
-
-
-
-
-
-
-
-
45
40
-
-250
-
-
-5
12.0
-
-
-
-
-
1
典型值
0.9
0.8
1.5
1.4
0.9
0.8
-
-
50
50
50
-
200
1
2
14.318
5
18
2.5
150
300
2.1
最大
1.5
1.4
2.5
2.4
1.5
1.4
3.0
2.0
55
60
150
250
350
3
5
16.0
-
-
4.5
250
500
4
单位
ns
ns
ns
ns
ns
ns
ns
ns
%
%
ps
ps
ps
%
%
兆赫
pF
pF
ms
ps
ps
ns
输入频率
1
逻辑输入电容
1
晶体振荡器电容
上电时间
1
时钟歪斜
1
时钟歪斜
1
时钟歪斜
1
C
INX
t
on
T
sk1
T
sk2
T
sk3
注1 :
参数由设计和特性保证。不是100 %生产测试。
4