集成
电路
系统公司
ICS85320I
LVCMOS / LVTTL-
TO
-D
。微分
2.5V / 3.3V LVPECL牛逼
ranslator
F
EATURES
1差分2.5V / 3.3V LVPECL输出
LVCMOS / LVTTL输入CLK
CLK接受下列输入电平:
LVCMOS或LVTTL
最大输出频率: 267MHz
部分到部分偏斜: 275ps (最大)
附加相位抖动, RMS : 0.05ps (典型值)
3.3V工作电源电压
(经营范围为3.135V至3.465V )
2.5V工作电源电压
(经营范围为2.375V至2.625V )
-40 ° C至85°C的工作环境温度
G
ENERAL
D
ESCRIPTION
该ICS85320I是LVCMOS / LVTTL至Differ-
无穷区间2.5V / 3.3V LVPECL翻译和MEM-
HiPerClockS
在HiPerClocks 系列高Perfor-的误码率
曼斯时钟解决方案,从ICS 。该
ICS85320I具有单端时钟输入。该
单端时钟输入接受LVCMOS或LVTTL输入
各级并将其转换成2.5V / 3.3V LVPECL级别。该
小尺寸8引脚SOIC封装使该器件非常适用于
应用空间,高性能和低功耗
是重要的。
ICS
B
LOCK
D
IAGRAM
CLK
Q
nQ
P
IN
A
SSIGNMENT
nc
Q
nQ
nc
1
2
3
4
8
7
6
5
V
CC
CLK
nc
V
EE
ICS85320I
8引脚SOIC
3.90毫米X 4.92毫米X 1.37毫米体封装
男包
顶视图
85320AMI
www.icst.com/products/hiperclocks.html
1
REV 。一个2004年8月25日
集成
电路
系统公司
ICS85320I
LVCMOS / LVTTL-
TO
-D
。微分
2.5V / 3.3V LVPECL牛逼
ranslator
TYPE
未使用
产量
动力
输入
动力
上拉
描述
无连接。
差分输出对。 LVPECL接口电平。
负电源引脚。
LVCMOS / LVTTL时钟输入。
正电源引脚。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 4, 6
2,3
5
7
8
名字
nc
Q, NQ
V
EE
CLK
V
CC
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
参数
输入电容
输入上拉电阻
测试条件
最低
典型
4
51
最大
单位
pF
K
85320AMI
www.icst.com/products/hiperclocks.html
2
REV 。一个2004年8月25日
集成
电路
系统公司
ICS85320I
LVCMOS / LVTTL-
TO
-D
。微分
2.5V / 3.3V LVPECL牛逼
ranslator
4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
112.7 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
输出,我
O
连续电流
浪涌电流
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
3A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 3.3V±5%
OR
2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
CC
I
EE
参数
正电源电压
电源电流
测试条件
最低
3.135
2.375
典型
3.3
2.5
最大
3.465
2.625
25
单位
V
V
mA
T
ABLE
3B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CLK
CLK
CLK
V
CC
= V
IN
= 3.465V
V
CC
= V
IN
= 3.465V
-150
测试条件
最低
2
-0.3
典型
最大
V
CC
+ 0.3
1.3
5
单位
V
V
A
A
T
ABLE
3C 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CLK
CLK
CLK
V
CC
= V
IN
= 2.625V
V
CC
= V
IN
= 2.625V
-150
测试条件
最低
1.6
-0.3
典型
最大
V
CC
+ 0.3
0.9
5
单位
V
V
A
A
T
ABLE
3D 。 LVPECL DC
极特
,
V
CC
= 3.3V±5%
OR
2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CC
- 1.4
V
CC
- 2.0
0.6
典型
最大
V
CC
- 0.9
V
CC
- 1.7
1.0
单位
V
V
V
注1 :输出端接50
到V
CC
- 2V.
85320AMI
www.icst.com/products/hiperclocks.html
3
REV 。一个2004年8月25日
集成
电路
系统公司
ICS85320I
LVCMOS / LVTTL-
TO
-D
。微分
2.5V / 3.3V LVPECL牛逼
ranslator
测试条件
≤
267MHz
积分范围:
12kHz的 - 20MHz的
20 %至80%
最低
0.8
0.05
275
200
700
典型
最大
267
1.4
单位
兆赫
ns
ps
ps
ps
T
ABLE
4A 。 AC - C
极特
,
V
CC
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
帕吨至帕吨倾斜;注2 , 3
输出上升/下降时间
t
JIT
t
SK (PP)的
t
R
, t
F
ODC
输出占空比
45
55
%
注1 :从V测
CC
输入到差动输出交叉点/ 2点。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注3 :此参数定义符合JEDEC标准65 。
T
ABLE
4B 。 AC - C
极特
,
V
CC
= 2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
帕吨至帕吨倾斜;注2 , 3
输出上升/下降时间
≤
267MHz
积分范围:
12kHz的 - 20MHz的
20 %至80%
0.8
0.05
375
200
700
测试条件
最低
典型
最大
215
1.7
单位
兆赫
ns
ps
ps
ps
t
JIT
t
SK (PP)的
t
R
, t
F
ODC
输出占空比
45
55
%
注1 :从V测
CC
输入到差动输出交叉点/ 2点。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注3 :此参数定义符合JEDEC标准65 。
85320AMI
www.icst.com/products/hiperclocks.html
4
REV 。一个2004年8月25日
集成
电路
系统公司
ICS85320I
LVCMOS / LVTTL-
TO
-D
。微分
2.5V / 3.3V LVPECL牛逼
ranslator
A
DDITIVE
P
HASE
J
伊特尔
在一个特定的频带内的频谱纯度从基波偏移
心理相比基波的功率被称为
dBc的相位噪声。
此值通常表示用
相位噪声图,是最常在许多特定的情节
应用程序。相位噪声定义为噪声的比值
目前电源在1Hz的乐队在距离乐趣指定的偏移量
damental频率为基波的功率值。这
比表示以分贝( dBm的)或功率在一个比
0
-10
-20
-30
-40
-50
-60
在1Hz的频带中的根本动力。当重
指定quired偏移,相位噪声被称为
dBc的
值,
这仅仅意味着在dBm的从基波指定的偏移量
精神。通过在频域调查抖动,我们得到了一个
所需要的应用上更好地理解它的作用
信号的整个时间记录。这在数学上是可能的
来计算给定的相位噪声图的预期的误码率。
输入/输出添加剂相位抖动
@ 156.25MHz ( 12kHz至20MHz )
= 0.05ps典型
SSB P
HASE
N
OISE
dBc的/ H
Z
-70
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
-190
1k
10k
100k
1M
10M
100M
O
FFSET
F
只读存储器
C
ARRIER
F
Characteristic低频
(H
Z
)
与大多数时序规范,相位噪声测量
有问题。主要问题涉及到的局限性
设备。常的设备的本底噪声是高于
该装置的本底噪声。这上面的说明。 DE-的
副满足所显示的本底噪声,但实际上可以
低。相位噪声取决于输入信号源和
测量设备。
85320AMI
www.icst.com/products/hiperclocks.html
5
REV 。一个2004年8月25日
LVCMOS / LVTTL至差分
3.3V , 2.5V LVPECL译者
ICS85320I
G
ENERAL
D
ESCRIPTION
该ICS85320I是LVCMOS / LVTTL至Differen-
TiAl基3.3V , 2.5V LVPECL翻译和成员
HiPerClockS
在HiPerClockS的系列高性能
来自IDT的时钟解决方案。该ICS85320I有
单端时钟输入。单端时钟
输入接受LVCMOS或LVTTL输入电平,并转化
他们3.3V或2.5V LVPECL级别。在小尺寸8引脚
SOIC封装使该器件非常适合应用在
空间,高性能和低功耗是非常重要的。
F
EATURES
一个差分2.5V / 3.3V LVPECL输出
LVCMOS / LVTTL输入CLK
CLK接受下列输入电平: LVCMOS或LVTTL
最大输出频率: 267MHz
部分到部分偏斜: 275ps (最大)
附加相位抖动, RMS : 0.05ps (典型值)
3.3V工作电源电压
(经营范围为3.135V至3.465V )
2.5V工作电源电压
(经营范围为2.375V至2.625V )
-40 ° C至85°C的工作环境温度
可用两个标准( RoHS指令5 )和无铅( RoHS指令6 )
套餐
IC
S
B
LOCK
D
IAGRAM
CLK
Q
nQ
P
IN
A
SSIGNMENT
nc
Q
nQ
nc
1
2
3
4
8
7
6
5
V
CC
CLK
nc
V
EE
ICS85320I
8引脚SOIC
3.90毫米X 4.92毫米X 1.37毫米体封装
男包
顶视图
IDT
/ ICS
3.3V , 2.5V LVPECL译者
1
ICS8532AMI REV A二○○六年十一月一十三日
ICS85320I
LVCMOS / LVTTL到差分3.3V , 2.5V LVPECL译者
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 4, 6
2,3
5
7
8
名字
nc
Q, NQ
V
EE
CLK
V
CC
TYPE
未使用
产量
动力
输入
动力
上拉
描述
无连接。
差分输出对。 LVPECL接口电平。
负电源引脚。
LVCMOS / LVTTL时钟输入。
正电源引脚。
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
参数
输入电容
输入上拉电阻
测试条件
最低
典型
4
51
最大
单位
pF
k
IDT
/ ICS
3.3V , 2.5V LVPECL译者
2
ICS8532AMI REV A二○○六年十一月一十三日
ICS85320I
LVCMOS / LVTTL到差分3.3V , 2.5V LVPECL译者
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
输出,我
O
连续电流
浪涌电流
贮藏温度,T
英镑
4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。 OP-功能
产品的关合作在这些条件下或超出任何条件
在这些上市
DC特性
or
AC特性
不
暗示。暴露在绝对最大额定值条件为前
往往还会影响产品的可靠性。
封装的热阻抗,
θ
JA
112.7 ℃/ W( 0 LFPM )
T
ABLE
3A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 3.3V±5%
OR
2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
CC
I
EE
参数
正电源电压
电源电流
测试条件
最低
3.135
2.375
典型
3.3
2.5
最大
3.465
2.625
25
单位
V
V
mA
T
ABLE
3B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CLK
CLK
CLK
V
CC
= V
IN
= 3.465V
V
CC
= V
IN
= 3.465V
-150
测试条件
最低
2
-0.3
典型
最大
V
CC
+ 0.3
1. 3
5
单位
V
V
A
A
T
ABLE
3C 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CLK
CL
CLK
V
CC
= V
IN
= 2.625V
V
CC
= V
IN
= 2.625V
-150
测试条件
最低
1.6
-0.3
典型
最大
V
CC
+ 0.3
0.9
5
单位
V
V
A
A
T
ABLE
3D 。 LVPECL DC
极特
,
V
CC
= 3.3V±5%
OR
2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CC
- 1.4
V
CC
- 2.0
0.6
典型
最大
V
CC
- 0.9
V
CC
- 1.7
1.0
单位
V
V
V
注1 :输出端接50
到V
CC
- 2V.
IDT
/ ICS
3.3V , 2.5V LVPECL译者
3
ICS8532AMI REV A二○○六年十一月一十三日
ICS85320I
LVCMOS / LVTTL到差分3.3V , 2.5V LVPECL译者
T
ABLE
4A 。 AC - C
极特
,
V
CC
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
帕吨至帕吨倾斜;注2 , 3
输出上升/下降时间
≤
267MHz
积分范围:
12kHz的 - 20MHz的
20 %至80%
0.8
0.05
275
200
70 0
测试条件
最低
典型
最大
267
1.4
单位
兆赫
ns
ps
ps
ps
t
JIT
t
SK (PP)的
t
R
, t
F
O DC
输出占空比
45
55
%
注1 :从V测
CC
输入到差动输出交叉点/ 2点。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注3 :此参数定义符合JEDEC标准65 。
T
ABLE
4B 。 AC - C
极特
,
V
CC
= 2.5V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
帕吨至帕吨倾斜;注2 , 3
输出上升/下降时间
≤
267MHz
积分范围:
12kHz的 - 20MHz的
20 %至80%
0. 8
0.05
375
200
700
测试条件
最低
典型
最大
215
1. 7
单位
兆赫
ns
ps
ps
ps
t
JIT
t
SK (PP)的
t
R
, t
F
O DC
输出占空比
45
55
%
注1 :从V测
CC
输入到差动输出交叉点/ 2点。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注3 :此参数定义符合JEDEC标准65 。
IDT
/ ICS
3.3V , 2.5V LVPECL译者
4
ICS8532AMI REV A二○○六年十一月一十三日
ICS85320I
LVCMOS / LVTTL到差分3.3V , 2.5V LVPECL译者
A
DDITIVE
P
HASE
J
伊特尔
在一个特定的频带内的频谱纯度从偏移
基本相对于基波的功率被称为
该
dBc的相位噪声。
此值通常表示用
相位噪声图,是最常在许多特定的情节
应用程序。相位噪声定义为噪声功率之比
目前在1Hz的乐队在指定从根本上失调
频率与基波的功率值。这个比例是
以分贝( dBm的)或功率在1Hz的一个比
0
-10
-20
-30
-40
-50
-60
频带中的根本动力。当所需要的偏移量
被指定时,相位噪声被称为
dBc的
值,这只是
是指在dBm的从根本上指定的偏移量。通过
在频域调查抖动,我们得到一个更好的
其效果超过了所需要的应用程序理解
信号的整个时间记录。这在数学上是可能的
计算给定的相位噪声图的预期的误码率。
输入/输出添加剂相位抖动
@ 156.25MHz ( 12kHz至20MHz )
= 0.05ps典型
SSB P
HASE
N
OISE
dBc的/ H
Z
-70
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
-190
1k
10k
100k
1M
10M
100M
O
FFSET
F
只读存储器
C
ARRIER
F
Characteristic低频
(H
Z
)
与大多数时序规范,相位噪声测量
有问题。主要问题涉及到的局限性
设备。常的设备的本底噪声是高于
该装置的本底噪声。这上面的说明。该装置
满足所显示的本底噪声,但实际上可以更低。
相位噪声取决于输入信号源和
测量设备。
IDT
/ ICS
3.3V , 2.5V LVPECL译者
5
ICS8532AMI REV A二○○六年十一月一十三日