集成
电路
系统公司
ICS8530-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
F
EATURES
16 3.3V的差分LVPECL输出
CLK , NCLK输入对
CLK , NCLK对可以接受以下差分输入
级别: LVDS , LVPECL , LVHSTL , SSTL , HCSL
最大输出频率高达500MHz
任何转换单端输入信号为3.3V LVPECL
与NCLK输入电阻偏置电平
输出偏斜: 75ps (最大)
部分到部分歪斜: 250PS (最大值)
3.3V输出工作电源
0 ° C至70 ° C的环境工作温度
可应要求提供工业级温度信息
G
ENERAL
D
ESCRIPTION
该ICS8530-01是一种低歪斜, 1至16 Differen-
TiAl基至3.3V的LVPECL扇出缓冲器和MEM-
HiPerClockS
在HiPerClockS 系列高Perfor-的误码率
曼斯时钟解决方案,从ICS 。在CLK , NCLK
对可以接受最标准的差分输入
的水平。高增益差分放大器接收峰 -
峰值输入电压小至150mV的只要的COM
共模电压在指定的最小和马克西内
妈妈范围。
,&6
保证输出部分,以部分偏移特性
使ICS8530-01适合那些时钟分配应用程序
阳离子,要求明确定义的性能和repeatabil-
性。
B
LOCK
D
IAGRAM
CLK
NCLK
P
IN
A
SSIGNMENT
NCLK
V
CCO
Q15
nQ15
Q14
nQ14
V
EE
Q13
nQ13
Q12
nQ12
V
CCO
Q0
nQ0
Q1
nQ1
Q2
nQ2
Q3
nQ3
Q4
nQ4
Q5
nQ5
Q6
nQ6
Q7
nQ7
Q15
nQ15
Q14
nQ14
Q13
nQ13
Q12
nQ12
Q11
nQ11
Q10
nQ10
Q9
nQ9
Q8
nQ8
V
CCO
Q11
nQ11
Q10
nQ10
V
EE
Q9
nQ9
Q8
nQ8
V
CCO
V
CC
48 47 46 45 44 43 42 41 40 39 38 37
1
36
2
35
3
34
4
33
5
32
6
31
7
30
8
29
9
28
10
27
11
26
12
25
13 14 15 16 17 18 19 20 21 22 23 24
ICS8530-01
CLK
V
CCO
nQ0
Q0
nQ1
Q1
V
EE
nQ2
Q2
nQ3
Q3
VCCO
采用48引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
ICS8530DY-01
www.icst.com/products/hiperclocks.html
1
V
CCO
nQ4
Q4
nQ5
Q5
V
EE
nQ6
Q6
nQ7
Q7
V
CCO
V
CC
REV 。 B 2001年8月8日
集成
电路
系统公司
ICS8530-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
TYPE
动力
产量
产量
动力
产量
产量
动力
产量
产量
产量
产量
产量
产量
描述
输出电源引脚。连接到3.3V 。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
负电源引脚。连接到地面。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
正电源引脚。连接到3.3V 。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平..
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 11, 14, 24,
25, 35, 38, 48
2, 3
4, 5
6, 19, 30, 43
7, 8
9, 10
12, 13
15, 16
17, 18
20, 21
22, 23
26, 27
28, 29
36
37
39, 40
41, 42
44, 45
46, 47
注意:
上拉
和
名字
V
CCO
Q11 , nQ11
Q10 , nQ10
V
EE
Q9 , nQ9
Q8 , nQ8
V
CC
Q7 , nQ7
Q6 , nQ6
Q5 , nQ5
Q4 , nQ4
Q3 , nQ3
Q2 , NQ2
CLK
NCLK
Q15 , nQ15
Q14 , nQ14
Q13 , nQ13
Q12 , nQ12
下拉
指
输入
下拉非INVER婷差分时钟输入。
输入
上拉
INVER婷差分时钟输入。
产量
差分输出对。 LVPECL接口电平。
产量
差分输出对。 LVPECL接口电平。
产量
差分输出对。 LVPECL接口电平。
产量
差分输出对。 LVPECL接口电平。
内部输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
R
下拉
参数
输入电容
输入上拉电阻
输入下拉电阻
CLK , NCLK
测试条件
最低
典型
51
51
最大
4
单位
pF
K
K
T
ABLE
3. F
油膏
T
ABLE
输入
CLK
0
1
0
1
偏见;注1
NCLK
1
0
偏见;注1
偏见;注1
0
低
高
低
高
高
输出
Q0通Q15
nQ0通nQ15
高
低
高
低
低
输入到输出模式
差分至差分
差分至差分
单端至差分
单端至差分
单端至差分
极性
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
INVER婷
偏见;注1
1
低
高
单端至差分
INVER婷
注1 :请参考应用信息第7页,图8中,其中讨论接线差
输入接受单端水平。
ICS8530DY-01
www.icst.com/products/hiperclocks.html
2
REV 。 B 2001年8月8日
集成
电路
系统公司
ICS8530-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
4.6V
-0.5V到V
CC
+ 0.5V
-0.5V到V
CCO
+ 0.5V
47.9°C/W
-65 ℃150 ℃的
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CCx中
输入,V
I
产出,V
O
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
超出上述绝对最大额定值强调可能会造成永久性损坏设备。这些评级
只强调规范。产物在这些条件下或超出任何条件中所列出的功能操作
DC特性
or
AC特性
是不是暗示。暴露在绝对最大额定值条件下围
消耗臭氧层物质可能会影响产品的可靠性。
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
CC
V
CCO
I
EE
参数
输入/内核电源电压
输出电源电压
电源电流
测试条件
最低
3.135
3.135
典型
3.3
3.3
最大
3.465
3.465
120
单位
V
V
mA
T
ABLE
4B 。
。微分
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
I
IH
I
IL
V
PP
参数
输入高电流
输入低电平电流
CLK
NCLK
CLK
NCLK
测试条件
V
CC
= V
IN
= 3.465V
V
CC
= V
IN
= 3.465V
V
CC
= 3.465V, V
IN
= 0V
V
CC
= 3.465V, V
IN
= 0V
-5
-150
1.3
V
CC
- 0.85
最低
典型
最大
150
5
单位
A
A
A
A
V
V
峰 - 峰值输入电压
0.15
共模输入电压;
V
CMR
V
EE
+ 0.5
注1,2
注1 :对于单端应用,最大输入电压为CLK , NCLK为V
CC
+ 0.3V.
注2 :共模电压定义为V
IH
.
T
ABLE
4C 。 LVPECL DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CCO
- 1.4
V
CCO
- 2.0
0.6
典型
最大
V
CCO
- 1.0
V
CCO
- 1.7
0.85
单位
V
V
V
注1 :输出端接50
到V
CCO
-2V.
ICS8530DY-01
www.icst.com/products/hiperclocks.html
3
REV 。 B 2001年8月8日
集成
电路
系统公司
ICS8530-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
T
ABLE
5. AC - C
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
f
最大
t
PD
参数
最大输出频率
传播延迟;注1
输出偏斜;注2: 4
帕吨至帕吨倾斜;注3,注4
输出上升时间
输出下降时间
20 %至80% @ 50MHz的
20 %至80% @ 50MHz的
300
300
88
≤ 500MHz的
1
测试条件
最低
典型
最大
500
2
75
250
700
700
53
单位
兆赫
ns
ps
ps
ps
ps
%
t
SK ( O)
t
SK (PP)的
t
R
t
F
ODC
输出占空比
47
50
所有测量参数在250MHz时,除非另有说明。
注1 :从差动输入交叉点到差动输出交叉点测定。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测得的输出差分交叉点。
注3 :定义为扭曲在不同的设备输出,在相同的电源电压下工作的
并且以相同的负载条件。使用同一类型的每个设备上的输入,输出被测量
在差分交叉点。
注4 :该参数定义符合JEDEC标准65 。
ICS8530DY-01
www.icst.com/products/hiperclocks.html
4
REV 。 B 2001年8月8日
集成
电路
系统公司
ICS8530-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
P
ARAMETER
M
EASUREMENT
I
载文信息
V
CCO
V
CC
范围
Qx
LVPECL
V
CC
= 2V ± 5%
V
CCO
= 2V ± 5%
nQx
V
EE
= -1.3V ± 0.135V
F
IGURE
1 - O
安输出
L
OAD
T
美东时间
C
IRCUIT
V
CC
CLK
V
NCLK
PP
交叉点
V
CMR
V
EE
F
IGURE
2 - D
。微分
I
NPUT
L
伊维尔基尼
Qx
nQx
Qy
NQY
TSK ( O)
F
IGURE
3 - O
安输出
S
KEW
ICS8530DY-01
www.icst.com/products/hiperclocks.html
5
REV 。 B 2001年8月8日