1对2 , LVCMOS / LVTTL - TO -
差分HSTL译者
ICS85222-02
G
ENERAL
D
ESCRIPTION
该ICS85222-02是一个1到2的LVCMOS / LVTTL -用于─
差分HSTL和翻译的一员
HiPerClockS
HiPerClocks 系列高性能时钟
来自IDT的解决方案。该ICS85222-02有一个
单端时钟输入。单端时钟
输入接受LVCMOS或LVTTL输入电平,并转化
他们HSTL水平。小外形8引脚SOIC封装
使该器件非常适合应用在空间,高
高性能和低功耗是非常重要的。
F
EATURES
两个差分HSTL输出
一路LVCMOS / LVTTL时钟输入
CLK输入可以接受以下的输入电平:
LVCMOS或LVTTL
最大输出频率: 350MHz的
部分到部分歪斜: 250PS (最大值)
传播延迟: 1.25ns (最大值)
V
OH
: 1.4V (最大)
输出交叉电压: 0.68V - 0.9V
全3.3V工作电源电压
0 ° C至70 ° C的环境工作温度
可应要求提供工业级温度信息
可在标准和无铅符合RoHS标准
套餐
IC
S
B
LOCK
D
IAGRAM
Q0
CLK
下拉
nQ0
Q1
nQ1
P
IN
A
SSIGNMENT
Q0
nQ0
Q1
nQ1
1
2
3
4
8
7
6
5
V
DD
CLK
nc
GND
ICS85222-02
8引脚SOIC
3.90毫米X 4.92毫米X 1.37毫米体封装
男包
顶视图
IDT
/ ICS
差分HSTL译者
1
ICS85222AM -02 REV 。 B 2007年9月12日
ICS85222-02
1对2 , LVCMOS / LVTTL至差分HSTL译者
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 2
3, 4
5
6
7
名字
Q0 , nQ0
Q1 , NQ1
GN
nc
CLK
TYPE
产量
产量
动力
未使用
输入
描述
差分输出对。 HSTL接口电平。
差分输出对。 HSTL接口电平。
电源接地。
无连接。
下拉LVCMOS / LVTTL时钟输入。
动力
正电源引脚。
8
V
DD
注意:
下拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
注:未使用的输出对必须终止。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
下拉
参数
输入电容
输入下拉电阻
测试条件
最低
典型
4
51
最大
单位
pF
kΩ
IDT
/ ICS
差分HSTL译者
2
ICS85222AM -02 REV 。 B 2007年9月12日
ICS85222-02
1对2 , LVCMOS / LVTTL至差分HSTL译者
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
DD
输入,V
I
输出,我
O
连续电流
浪涌电流
贮藏温度,T
英镑
4.6V
-0.5V到V
DD
+ 0.5V
50mA
100mA
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。 OP-功能
产品的关合作在这些条件下或超出任何条件
在这些上市
DC特性
or
AC特性
不
暗示。暴露在绝对最大额定值条件为前
往往还会影响产品的可靠性。
封装的热阻抗,
θ
JA
112.7 ℃/ W( 0 LFPM )
T
ABLE
3A 。 P
OWER
S
UPPLY
DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
DD
I
DD
参数
正电源电压
电源电流
测试条件
最低
3.135
典型
3.3
最大
3.465
50
单位
V
mA
T
ABLE
3B 。 LVCMOS / LVTTL DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CL
V
DD
= V
IN
= 3.465V
V
DD
= 3.465, V
IN
= 0V
-5
测试条件
最低
2
-0.3
典型
最大
V
DD
+ 0.3
0.8
150
单位
V
V
A
A
T
ABLE
3C 。 HSTL DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号参数
V
OH
V
OL
V
OX
V
摇摆
输出高电压;注1
输出低电压;注1
输出电压交叉
峰至峰输出电压摆幅
测试条件
最低
1.0
0
0.68
0.6
1.0
典型
最大
1.4
0.4
0.9
1.4
单位
V
V
V
V
注1 :所有的输出必须有50终止
Ω
到地面。
T
ABLE
4. AC - C
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
f
最大
t
PD
t
SK ( O)
t
SK (PP)的
t
R
/ t
F
ODC
参数
输出频率
传播延迟;注1
输出偏斜;注2 , 3
帕吨至帕吨倾斜;注4
输出上升/下降时间
输出占空比
20 %至80%
f
≤
250MHz
F > 250MHz的
250
45
40
0.85
1.05
测试条件
最低
典型
最大
350
1.25
25
250
500
55
60
单位
兆赫
ns
ps
ps
ps
%
%
所有的输出必须有50终止
Ω
到地面。
注1 :从V测
DD
输入到差动输出交叉点/ 2 。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
注3 :此参数定义符合JEDEC标准65 。
注4 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
IDT
/ ICS
差分HSTL译者
3
ICS85222AM -02 REV 。 B 2007年9月12日
ICS85222-02
1对2 , LVCMOS / LVTTL至差分HSTL译者
P
ARAMETER
M
EASUREMENT
I
载文信息
3.3V ± 5%
第1部分
nQx
V
DD
Qx
范围
Qx
第2部分
NQY
HSTL
nQx
Qy
TSK ( PP)
GND
0V
注:所有输出必须用50Ω端接至地。
3.3V
矿
/3.3V
安输出
L
OAD
AC牛逼
美东时间
C
IRCUIT
P
艺术
-
TO
-P
艺术
S
KEW
nQx
Qx
NQY
Qy
V
DD
CLK
nQ0 , NQ1
Q0, Q1
t
PD
2
TSK ( O)
O
安输出
S
KEW
P
ROPAGATION
D
ELAY
nQ0 , NQ1
Q0, Q1
80%
t
PW
t
期
80%
V
SW I N G -
时钟
输出
20%
t
R
t
F
20%
ODC =
t
PW
t
期
x 100%
O
安输出
D
UTY
C
YCLE
/P
ULSE
W
ID
/P
ERIOD
O
安输出
R
ISE
/F
所有
T
IME
IDT
/ ICS
差分HSTL译者
4
ICS85222AM -02 REV 。 B 2007年9月12日
ICS85222-02
1对2 , LVCMOS / LVTTL至差分HSTL译者
A
PPLICATION
I
载文信息
R
ECOMMENDATIONS FOR
U
NUSED
O
安输出
P
插件
O
UTPUTS
:
HSTL
安输出
所有的输出必须有50Ω端接至地。
S
电气原理
E
XAMPLE
图2示出ICS85222-02的示意性例子。在
例如,该输入端提供有驱动用7欧姆LVCMOS驱动
串联终端。去耦电容应身体
靠近电源引脚。对于ICS85222-02 ,未使用的输出
需要被终止。
ZO = 50欧姆
VDD=3.3V
Q2
RO 7欧姆
ZO = 50欧姆
5
6
7
8
U1
GND
nc
CLK
VDD
nQ1
Q1
nQ0
Q0
4
3
2
1
ZO = 50欧姆
+
R1
50
R2
50 HSTL输入
-
R6
DRIV er_LVCMOS
43
ICS85222-02
VDD=3.3V
C1
0.1u
ZO = 50欧姆
-
ZO = 50欧姆
+
R3
50
R4 HSTL输入
50
F
IGURE
2. ICS85222-02 HSTL B
UFFER
S
电气原理
E
XAMPLE
IDT
/ ICS
差分HSTL译者
5
ICS85222AM -02 REV 。 B 2007年9月12日
初步
集成
电路
系统公司
ICS85222-02
1-
TO
-2 LVCMOS / LVTTL-
TO
-
D
。微分
HSTL牛逼
ranslator
F
EATURES
两个差分HSTL输出
一路LVCMOS / LVTTL时钟输入
CLK输入可以接受以下的输入电平:
LVCMOS或LVTTL
最大输出频率: 350MHz的
部分到部分歪斜:待定
传播延迟: 1纳秒(典型值)
V
OH
: 1.4V (最大)
全3.3V工作电源电压
0 ° C至70 ° C的环境工作温度
可应要求提供工业级温度信息
可在标准和无铅符合RoHS标准
套餐
G
ENERAL
D
ESCRIPTION
该ICS85222-02是一个1到2的LVCMOS / LVTTL-
至差分HSTL翻译和成员
HiPerClockS
在HiPerClockS 系列高性能的
从ICS时钟解决方案。该ICS85222-02有
1单端时钟输入。在单端
时钟输入接受LVCMOS或LVTTL电平输入和传输
他们鲈为HSTL水平。小外形8引脚SOIC封装
年龄使该器件非常适合应用在空间,
高性能和低功耗是重要的。
IC
S
B
LOCK
D
IAGRAM
Q0
CLK
上拉
P
IN
A
SSIGNMENT
nQ0
Q1
nQ1
Q0
nQ0
Q1
nQ1
1
2
3
4
8
7
6
5
V
DD
CLK
nc
GND
ICS85222-02
8引脚SOIC
3.90毫米X 4.92毫米X 1.37毫米体封装
男包
顶视图
本文提供的初步信息代表了原型或试生产的产物。所提到的特征的基础上
最初的产品特性。集成电路系统公司( ICS)保留随时更改任何电路或规格的权利
恕不另行通知。
85222AM-02
www.icst.com/products/hiperclocks.html
REV 。一2006年1月25日
1
初步
集成
电路
系统公司
ICS85222-02
1-
TO
-2 LVCMOS / LVTTL-
TO
-
D
。微分
HSTL牛逼
ranslator
TYPE
产量
产量
动力
输入
未使用
上拉
描述
差分输出对。 HSTL接口电平。
差分输出对。 HSTL接口电平。
电源接地。
LVCMOS / LVTTL时钟输入。
无连接。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 2
3, 4
5
6
7
名字
Q0 , nQ0
Q1 , NQ1
GN
CLK
nc
动力
正电源引脚。
8
V
DD
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
注:未使用的输出对必须终止。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
参数
输入电容
输入上拉电阻
测试条件
最低
典型
4
51
最大
单位
pF
kΩ
85222AM-02
www.icst.com/products/hiperclocks.html
2
REV 。一2006年1月25日
初步
集成
电路
系统公司
ICS85222-02
1-
TO
-2 LVCMOS / LVTTL-
TO
-
D
。微分
HSTL牛逼
ranslator
4.6V
-0.5V到V
DD
+ 0.5V
50mA
100mA
112.7 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
DD
输入,V
I
输出,我
O
连续电流
浪涌电流
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
3A 。 P
OWER
S
UPPLY
DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
DD
I
DD
参数
正电源电压
电源电流
测试条件
最低
3.135
典型
3. 3
90
最大
3.465
单位
V
mA
T
ABLE
3B 。 LVCMOS / LVTTL DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK
CLK
V
DD
= V
IN
= 3.465V
V
DD
= 3.465, V
IN
= 0V
-150
测试条件
最低
2
-0.3
典型
最大
V
DD
+ 0.3
0.8
5
单位
V
V
A
A
T
ABLE
3C 。 HSTL DC
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
1
0
0.6
典型
最大
1.4
0.4
1.4
单位
V
V
V
注1 :输出端接50
Ω
到GND 。
T
ABLE
4. AC - C
极特
,
V
DD
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
f
最大
t
PD
t
SK (PP)的
t
R
/ t
F
参数
输出频率
传播延迟;注1
帕吨至帕吨倾斜;注2 , 3
输出上升/下降时间
20 %至80%
1.0
待定
375
测试条件
最低
典型
最大
350
单位
兆赫
ns
ps
ps
ODC
输出占空比
50
%
注1 :从V测
DD
输入到差动输出交叉点/ 2 。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注3 :此参数定义符合JEDEC标准65 。
85222AM-02
www.icst.com/products/hiperclocks.html
3
REV 。一2006年1月25日
初步
集成
电路
系统公司
ICS85222-02
1-
TO
-2 LVCMOS / LVTTL-
TO
-
D
。微分
HSTL牛逼
ranslator
P
ARAMETER
M
EASUREMENT
I
载文信息
3.3V ± 5%
第1部分
nQx
V
DD
Qx
范围
Qx
第2部分
NQY
HSTL
Qy
nQx
TSK ( PP)
GND
0V
3.3V
矿
/3.3V
安输出
L
OAD
AC牛逼
美东时间
C
IRCUIT
P
艺术
-
TO
-P
艺术
S
KEW
V
DD
CLK
nQ0 , NQ1
Q0, Q1
t
PD
2
80%
时钟
输出
80%
V
SW I N G -
20%
t
R
t
F
20%
P
ROPAGATION
D
ELAY
O
安输出
R
ISE
/F
所有
T
IME
nQ0 , NQ1
Q0, Q1
t
PW
t
期
ODC =
t
PW
t
期
x 100%
O
安输出
D
UTY
C
YCLE
/P
ULSE
W
ID
/P
ERIOD
85222AM-02
www.icst.com/products/hiperclocks.html
4
REV 。一2006年1月25日
初步
集成
电路
系统公司
ICS85222-02
1-
TO
-2 LVCMOS / LVTTL-
TO
-
D
。微分
HSTL牛逼
ranslator
A
PPLICATION
I
载文信息
R
ECOMMENDATIONS FOR
U
NUSED
O
安输出
P
插件
O
UTPUTS
:
HSTL
安输出
所有未使用的HSTL输出可以悬空。我们建议
没有一丝连接。差的两侧
输出对应该要么悬空或终止。
85222AM-02
www.icst.com/products/hiperclocks.html
5
REV 。一2006年1月25日