ICS670-01
低相位噪声的零延迟缓冲器和乘法器
描述
该ICS670-01是一款高速,低相位噪声
零延迟缓冲器( ZDB ),它集成了ICS “
专有的模拟/数字锁相环
(PLL)的技术。 ICS “ ClockBlocks的一部分
家庭,零延迟特性意味着上升
输入时钟的边沿,上升沿对齐
的输出,得到没有延迟的外观的
通过该装置。有两个相同的输出
上的芯片。所述FBCLK应当用于
连接到FBIN 。每个输出都有自己的
输出使能引脚。
该芯片非常适合于同步输出
大量的各种系统中,从个人计算机
到数据通信到视频。通过允许场外
芯片的反馈路径中, ICS670-01可以消除
通过其他设备的延迟。 15个不同的
片上的乘法器中的各种工作
应用程序。对于其他的乘法器,包括
小数乘法器,看到ICS527 。
特点
16引脚SOIC封装
时钟输入5至160兆赫(见第2页)
专利PLL最低相位噪声
输出时钟高达160 MHz的3.3 V
15个可选片内乘法器
掉电模式下可用
低相位噪声: -124 dBc的/赫兹在10千赫
输出使能功能的三态输出
低抖动15 ps的1西格玛
25 mA驱动全摆幅CMOS输出
在TTL电平的能力
先进的,低功耗,亚微米CMOS工艺
工业温度版本
3.3 V或5 V工作电压
框图
OE1
ICLK
FBIN
S3:S0
相
探测器,
收费
泵和
环路滤波器
电压
控制
振荡器
4
ROM-
基于
乘
产量
卜FF器
FBCLK
产量
卜FF器
CLK2
从FBCLK外部反馈建议。
OE2
1
修订版100900
印00年11月15日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel HTTP : //www.icst.com
MDS 670-01 B
ICS670-01
低相位噪声的零延迟缓冲器和乘法器
引脚分配
VDD
VDD
VDD
CLK2
OE2
FBCLK
OE1
FBIN
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
GND
GND
S0
S1
S2
S3
ICLK
倍频器选择表
S3 S2 S1 S0
CLK2 (和FBCLK )
0
0
0
0
低(掉电整个芯片)
0
0
0
1
输入x1.333
0
0
1
0
输入5233
0
0
1
1
输入X1.5
0
1
0
0
输入x3.333
0
1
0
1
输入x2.50
0
1
1
0
输入X4
0
1
1
1
输入X1
1
0
0
0
输入x2.333
1
0
0
1
输入x2.666
1
0
1
0
输入X12
1
0
1
1
输入X3
1
1
0
0
输入X10
1
1
0
1
输入X5
1
1
1
0
输入X8
1
1
1
1
输入X2
0 =直接连接到接地
1 =连接directl到VDD
输入范围(MHz )
-
18 - 120
5 - 26.67
16.67 - 107
7.5 - 48
10 - 64
6 - 40
25 - 160
11 - 69
10 - 60
5 - 13.33
8 - 53.33
5 - 16
6 - 32
5 - 20
12 - 80
ICS670-01
引脚说明
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
VDD
VDD
VDD
CLK2
OE2
FBCLK
OE1
FBIN
ICLK
S3
S2
S1
S0
GND
GND
GND
TYPE
P
P
P
O
I
O
I
CI
CI
I
I
I
I
P
P
P
描述
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
从VCO时钟输出。输出频率等于输入频率乘以倍频。
时钟输出低电平时启用2.三态时钟2输出。
时钟输出中的VCO 。输出频率等于输入频率乘以倍频。
时钟输出低电平时启用1.三态反馈时钟输出。
反馈时钟输入。
时钟输入。连接到一个5 - 160 MHz的时钟。
乘数选择引脚3.确定每个输出表中。内部上拉。
乘数选择引脚2.确定每个输出表中。内部上拉。
乘数选择引脚1确定每个输出表中。内部上拉。
乘数选择引脚0确定每个输出表中。内部上拉。
连接到地面。
连接到地面。
连接到地面。
键: I =输入,带内部上拉电阻; O =输出; P =电源连接; CI =时钟输入。
2
修订版100900
印00年11月15日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel HTTP : //www.icst.com
MDS 670-01 B
ICS670-01
低相位噪声的零延迟缓冲器和乘法器
电气规格
参数
条件
最低
典型
最大
7
VDD+0.5
70
85
260
150
5.5
0.8
IOH=-4mA
IOH=-12mA
IOL=12mA
空载
每路输出
OE ,选择引脚
OE ,选择引脚
取决于倍增
在3.3V或5V
0.8 2.0V ,无负载
0.8 2.0V ,无负载
在VDD / 2
注2
VDD-0.4
2.4
0.4
35
±50
200
5
5
160
160
1.5
1.5
55
单位
V
V
°C
°C
°C
°C
V
V
V
V
V
V
mA
mA
k
pF
兆赫
兆赫
ns
ns
%
ps
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
绝对最大额定值(注1 )
n
电源电压(VDD)
参考GND
输入和时钟输出
参考GND
工作环境温度
工作环境温度, ICS670M - 01I工业级温度
焊接温度
10秒以内
储存温度
-0.5
0
-40
-65
3.0
2
直流特性( VDD = 3.3 V除非另有说明)
工作电压(VDD)
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH , CMOS电平
输出高电压, VOH
输出低电压, VOL
工作电源电流, IDD
短路电流
内部上拉电阻
输入电容
输入频率(见表2页)
输出频率
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
输入到输出偏斜,上升沿
最大绝对抖动,短期
最大抖动, 1西格玛
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
注意事项:
交流特性( VDD = 3.3 V除非另有说明)
45
100 Hz的偏移
1 kHz偏置
10 kHz偏置
100 kHz偏置
50
±100
±45
15
-110
-122
-121
-117
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。经久
置身于上述的操作限制,但下面的绝对最高配置水平可能影响器件的可靠性。
ICLK 2.上升沿不断上升CLK2的边缘,与FBCLK连接到FBIN相比,和CLK2 15 pF负载。
参见歪斜相对于频率和负载4页上的曲线图。
3
修订版100900
印00年11月15日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel HTTP : //www.icst.com
MDS 670-01 B
ICS670-01
低相位噪声的零延迟缓冲器和乘法器
300
200
100
( ps的)
CL = 20 pF的
0
0
-100
-200
-300
-400
CLK2的频率(MHz)
25
50
75
100
125
150
SKEW
CL = 10 pF的
图1 。
ICS670-01歪斜从ICLK到CLK2 ,随负载电容。
VDD = 3.3 V.
调整输入/输出偏斜
图1中的数据可被用于调节个体的电路特性和达到最小的
ICLK和CLK2之间可能存在偏差。用125MHz的输出,例如,具有一个总的负载
15 pF的电容将导致ICLK和CLK2之间的近零歪斜。注意,负载
电容包括电路板走线电容,负载的输入电容驱动的ICS670-01 ,
并连接到CLK2的任何附加电容器。
0
-20
相位噪声( dBc的/赫兹)
-40
-60
-80
-100
-120
-140
10.0E+0
100.0E+0
1.0E+3
10.0E+3
100.0E+3
1.0E+6
10.0E+6
偏移载波(赫兹)
图2中。
在125 MHz的出来, 25 MHz的时钟输入的相位噪声ICS670-01 。
VDD = 3.3 V.
4
修订版100900
印00年11月15日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel HTTP : //www.icst.com
MDS 670-01 B
ICS670-01
低相位噪声的零延迟缓冲器和乘法器
外部元件的选择
该ICS670-01需要的外部元件正常工作的最小数目。脱钩
为0.01 μF的电容应连接在VDD和GND之间,由于靠近部件成为可能。一
33串联端接电阻
也可以使用为每个时钟输出。
包装外形和包装尺寸
(
对于目前的尺寸规格,请参阅JEDEC发布第95号)
16引脚SOIC窄
符号
A
英寸
h
民
最大
0.0532
0.0688
0.0040
0.0098
0.0130
0.0200
0.0075
0.0098
0.3859
0.3937
0.1497
0.1574
.050 BSC
S
0.2284
0.2440
0.0099
0.0195
0.0160 0.0500
MILLIMETERS
m
民
最大
1.35
1.75
0.10
0.24
0.33
0.51
0.19
0.24
9.80
10.00
3.80
4.00
1.27 BSC
S
5.80
6.20
0.25
0.50
0.41
1.27
E
指数
区域
H
A1
B
C
1
D
A1
e
订购信息
零件/订单号
ICS670M-01
ICS670M-01T
ICS670M-01I
ICS670M-01IT
高x 45
D
E
e
H
h
L
B
C
A
L
记号
ICS670M-01
ICS670M-01
ICS670M-01I
ICS670M-01I
运输包装
管
磁带和卷轴
管
磁带和卷轴
包
温度
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC -40 85°C
16引脚窄体SOIC -40 85°C
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何责任或者其
使用或任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品是
适用于正常的商业用途。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊
不被推荐使用ICS的环境要求,无需额外处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS做
没有授权或保证任何ICS的产品用于生命支持设备或关键医疗器械的使用。
5
修订版100900
印00年11月15日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel HTTP : //www.icst.com
MDS 670-01 B