ICS650-12
MPEG时钟合成器
描述
该ICS650-12是一种低成本,低抖动,高
高性能时钟合成器设计
产生13.5 MHz的固定时钟输出,
27.0 MHz和两个四种可选时钟输出
处理器时钟( PCLK1和PCLK2 ) ,音频
时钟(ACLK ) ,以及通信时钟
( CCLK ) 。使用我们的专利模拟相位
锁相环( PLL )技术,该设备使用
27.0 MHz时钟或基频晶体输入
时钟产生理想的数字视频/ MPEG-
基于应用程序。
特点
采用20引脚SSOP微小( QSOP )
27.0 MHz的输入频率
在输出时钟零ppm的综合误差
提供固定13.5兆赫和27.0兆赫。
还提供了两个可选的处理器时钟,
一个音频时钟和一个通信时钟
适用于数字视频/ MPEG-应用程序
3.3 V或5.0 V工作电压
整个芯片断电时( CS1 = CS0 = 0 )
框图
产量
卜FF器
PS2 : 0
时钟
合成
和
控制
电路
产量
卜FF器
产量
卜FF器
产量
卜FF器
产量
卜FF器
÷2
27.0兆赫
晶体或
时钟
输入
缓冲器/水晶
振荡器
产量
卜FF器
PCLK1
PCLK2
ACLK
CCLK
AS2 : 0
CS1 : 0
13.5兆赫
27.0兆赫
1
修订版113000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 650-12一
ICS650-12
MPEG时钟合成器
引脚分配
PS2
X2
X1
VDD
CS1
GND
ACLK
PCLK1
CS0
AS2
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
PS1
PS0
CCLK
PCLK2
VDD
AS1
GND
13.5M
27M
AS0
PCLK1和PCLK2选择表(以MHz为单位)
PS2 PS1 PS0
PCLK1
PCLK2
0
0
0
108.00
54.00
0
0
1
55.00
27.5
0
1
0
66.67
33.33
0
1
1
80.00
40.00
1
0
0
54.00
27.00
1
0
1
81.00
40.5
1
1
0
50.00
25.00
1
1
1
60.00
30.00
ACLK选择表(以MHz为单位)
AS2 AS1 AS0
ACLK
0
0
0
12.288
0
0
1
11.2896
0
1
0
8.192
0
1
1
24.576
1
0
0
8.192
1
0
1
16.9344
1
1
0
18.432
1
1
1
11.2896
CCLK选择表(以MHz为单位)
CS1 CS0
CCLK
0
0
所有的关*
0
1
20.00
1
0
66.6666
1
1
24.576
*注:整个芯片权力
下(停止输出低电平)
当CS1 = CS0 = 0 。
20引脚SSOP ( QSOP )
引脚说明
针#
1
2
3
4, 16
5
6, 14
7
8
9
10
11
12
13
15
17
18
19
20
名字
PS2
X2
X1
VDD
CS1
GND
ACLK
PCLK1
CS0
AS2
AS0
27M
13.5M
AS1
PCLK2
CCLK
PS0
PS1
TYPE
I
XO
XI
P
I
P
O
O
I
I
I
O
O
I
O
O
I
I
描述
处理器时钟选择引脚2见上表。
水晶连接到27.0 MHz晶振或悬空的时钟输入
水晶连接。连接至27.0 MHz的基本模式晶体或时钟输入。
连接到+3.3 V或5.0 V.
通信时钟选择引脚1见上表。
连接到地面。
音频时钟输出。请参见上表。
处理器时钟输出1见上表。
通信时钟选择0见上表。
音频时钟选择引脚2见上表。
音频时钟选择引脚0见上表。
27 MHz的缓冲时钟输出。
13.5MHz的时钟输出。
音频时钟选择引脚1见上表。
处理器时钟输出2见上表。
通信时钟输出。请参见上表。
处理器时钟选择引脚0见上表。
Prcoessor时钟选择引脚1见上表。
键: I =输入,内部上拉; O =输出; P =电源连接;十一, XO =晶体
连接
2
修订版113000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 650-12一
ICS650-12
MPEG时钟合成器
电气规格
参数
电源电压(VDD)
输入和时钟输出
工作环境温度
焊接温度
储存温度
工作电压(VDD)
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH
输出低电压, VOL
输出高电压, VOH , VDD = 3.3V或5V
工作电源电流, IDD ,在5V
工作电源电流, IDD ,在3.3V
短路电流, VDD = 3.3 V
输入电容
输入晶体或时钟频率
输出时钟精度(综合误差)
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
一个西格玛抖动, ACLK
绝对时钟周期抖动
注意事项:
条件
参考GND
参考GND
10秒以内
-65
3.0
2
VDD = 3.3V , IOH = -8mA
VDD = 3.3V , IOL = 8毫安
IOH=-8mA
空载
空载
每路输出
除了X1
2.4
0.4
VDD-0.4
39
22
±50
7
27
0
最低
典型
最大
7
VDD+0.5
70
260
150
5.5
0.8
单位
V
V
°C
°C
°C
绝对最大额定值(注1 )
-0.5
0
直流特性( VDD = 3.3V或5V ,除非另有说明)
V
V
V
V
V
V
mA
mA
mA
pF
兆赫
PPM
ns
ns
%
ps
ps
ps
ps
交流特性( VDD = 3.3V或5V ,除非另有说明)
所有时钟
0.8 2.0V
2.0 0.8V
在VDD / 2
VDD = 3.3 V
VDD = 5.0 V
VDD = 3.3V ,除非CCLK = 20 MHz的
VDD = 5.0 V ,除非CCLK = 20 MHz的
40
50
100
40
±300
±200
1
1.5
1.5
60
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。经久
置身于上述的操作限制,但下面的绝对最高配置水平可能影响器件的可靠性。
外部元件
被正确操作所需的外部元件的最小数量。的去耦电容
0.01 F应连接在VDD和GND之间的管脚4和6 ,和16和14,以及33
终接电阻器可以在每个时钟输出用于如果跟踪误差小于1英寸长。
3
修订版113000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 650-12一
ICS650-12
MPEG时钟合成器
包装外形和包装尺寸
(
对于目前的尺寸规格,请参阅JEDEC发布第95号)
20引脚SSOP
符号
A
A1
b
c
D
e
E
E1
L
英寸
民
最大
0.053 0.069
0.004 0.010
0.008 0.012
0.007 0.010
0.337 0.344
0.025 BSC
0.228 0.244
0.150 0.157
0.016 0.050
MILLIMETERS
民
最大
1.35
1.75
0.10
0.25
0.20
0.30
0.18
0.25
8.55
8.75
0.635 BSC
5.80
6.20
3.80
4.00
0.40
1.27
E1
E
指数
区域
1
2
D
A1
e
b
c
A
L
订购信息
零件/订单号
ICS650R-12
ICS650R-12T
记号
ICS650R-12
ICS650R-12
包
20引脚SSOP
20引脚SSOP
航运
管
磁带和卷轴
温度
0至70℃
0至70℃
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何责任或者其
使用或任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品是
适用于正常的商业用途。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊
不被推荐使用ICS的环境要求,无需额外处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS做
没有授权或保证任何ICS的产品用于生命支持设备或关键医疗器械的使用。
4
修订版113000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 650-12一