初步信息
I C R 0
C
禄
描述
该ICS614-01是一种低成本,低抖动,高
高性能时钟合成器针对英特尔的i752
图形系统。它包括频率视频
编码器和解码器。采用模拟相位
锁相环( PLL)的方法,该装置接受
一个27 MHz的基本模式晶体或时钟
输入,以产生多个输出时钟。该芯片
提供高度精确的视频编码器和
解码器的时钟,以及必要的48兆赫
英特尔图形处理器,并且能够产生一个
24.576MHz的音频时钟。
看到ICS604或ICS513 8引脚器件的
从14.31818 MHz的输入提供48 MHz的。
ICS614-01
16引脚的Intel图形时钟源
特点
16引脚SOIC封装
使用基本的27 MHz的晶振输入
支持Intel的i752图形芯片,流行的视频
编码器和解码器,以及音频
低抖动 - 50 ps的1西格玛
输出使能功能的三态输出
25毫安输出驱动器的TTL电平的能力
先进的,低功耗,亚微米CMOS工艺
5V±10%的核心电压。输入和输出可以运行
3.3V (或5V ),便于系统接口
框图
VDD
GND
2
2
时钟合成
与控制
电路
VDDIO
产量
卜FF器
产量
卜FF器
ASEL1 : 0
DSEL
ACLK
28.636 MHz或
35.4689 MHz的
14.318 MHz或
17.7344 MHz的
48兆赫
13.5兆赫
27兆赫
÷2
产量
卜FF器
产量
卜FF器
27 MHz晶体
X1
X2
水晶
振荡器
÷2
产量
卜FF器
产量
卜FF器
输出使能(所有输出)
1
修订版020199
印00年11月14日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel ( 408 ) 295-9818fax
MDS 614-01 B
初步信息
I C R 0
C
禄
引脚分配
OE
X2
X1/ICLK
VDD
GND
DSEL
27M
DCLK/2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
ASEL1
ASEL0
13.5M
VDDIO
GND
ACLK
DCLK
48MHz
ICS614-01
16引脚的Intel图形时钟源
ACLK选择表音坊像素
ASEL1
0
0
1
1
ASEL0
0
1
0
1
ACLK
关闭
29.4923 MHz的
24.5454 MHz的
24.576兆赫
DCLK选择表NTSC / PAL
DSEL
0
1
DCLK
35.4689
28.63636
DCLK/2
17.73445
14.31818
ICS614-01
所有的时钟频率在兆赫。
0 =直接连接到接地
1 =直接连接到VDDIO
引脚说明
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
OE
X2
X1/ICLK
VDD
GND
DSEL
27M
DCLK/2
48M
DCLK
ACLK
GND
VDDIO
13.5M
ASEL0
ASEL1
TYPE
I
XO
XI
P
P
I
O
O
O
O
O
P
P
O
I
I
描述
输出使能。三态低所有输出时钟时。所有运行在高( VDDIO ) 。
水晶连接。连接到一个27 MHz的基本并行模式晶振。
水晶连接。连接到一个27 MHz的基本并行模式晶振或时钟
连接到+ 5V 。
连接到地面。
输入选择。确定DCLK和DCLK / 2元以上表格。必须是
≤
VDDIO 。
缓冲的晶体振荡器27 MHz的时钟输出。振幅= VDDIO 。
每桌NTSC或PAL 4X副载波频率以上。振幅= VDDIO 。
48.00 MHz的时钟输出的Intel图形处理器。振幅= VDDIO 。
每桌NTSC或PAL 8X副载波频率以上。振幅= VDDIO 。
音频时钟或正方形像素时钟,每桌上面。振幅= VDDIO 。
连接到地面。
连接到+ 5V或+ 3.3V 。输出时钟幅度将匹配这个电压。
缓冲晶体振荡器除以2 13.5 MHz的时钟输出。振幅= VDDIO 。
输入选择0 ACLK 。确定每个表中ACLK频率。必须是
≤
VDDIO 。
输入选择1 ACLK 。确定每个表中ACLK频率。必须是
≤
VDDIO 。
键: I =输入; O =输出; P =电源连接;十一, XO =水晶连接。
2
修订版020199
印00年11月14日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel ( 408 ) 295-9818fax
MDS 614-01 B
初步信息
I C R 0
C
禄
电气规格
参数
电源电压(VDD)
输入和时钟输出
工作环境温度
焊接温度
储存温度
工作电压(VDD)
工作电压, VDDIO
只有输入高电压, VIH , X1引脚
只有输入低电压, VIL , X1引脚
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH
输出低电压, VOL
输出高电压, VOH , CMOS电平
工作电源电流, IDD
短路电流
输入电容
VIN , VCXO控制电压
输入频率
输入晶体精度
输出时钟精度(除PAL方形像素)
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
最大绝对抖动,短期
最大抖动, 1西格玛
注意事项:
条件
ICS614-01
16引脚的Intel图形时钟源
最低
典型
最大
7
VDD+0.5
70
260
150
5.50
VDD
2.5
2.5
1.5
0.8
单位
V
V
C
C
C
V
V
V
V
V
V
V
V
V
mA
mA
pF
V
兆赫
PPM
PPM
ns
ns
%
ps
ps
绝对最大额定值(注1 )
参考GND
参考GND
10秒以内
-65
4.50
3.13
3.5
2
IOH=-25mA
IOL=25mA
IOH=-8mA
空载
每路输出
OE ,选择引脚
2.4
0.4
VDD-0.4
35
±100
5
0
27.000000
鉴于确切的输入
0.8 2.0V ,无负载
0.8 2.0V ,无负载
在VDD / 2
0
30
1
1.5
1.5
60
3
-0.5
0
直流特性( VDD = 5.0V除非另有说明)
交流特性( VDD = 5.0V除非另有说明)
40
±150
50
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。经久
置身于上述的操作限制,但下面的绝对最高配置水平可能影响器件的可靠性。
3
修订版020199
印00年11月14日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel ( 408 ) 295-9818fax
MDS 614-01 B
初步信息
I C R 0
C
禄
外部组件/晶体选择
ICS614-01
16引脚的Intel图形时钟源
该ICS614-01需要的外部元件正常工作的最小数目。脱钩
为0.01 μF的电容应连接在VDD和GND , 1引脚4和5之间,和1之间
间销13和12 ,由于靠近部件成为可能。 33串联终端电阻
也可以使用
对于每个时钟输出。在27.000 MHz晶体必须连接尽可能靠近芯片越好。该
晶体应该是基本模式,并联谐振,为30ppm或更高。不要使用三次泛音。
晶电容器应该从引脚X1到地面和X2与地相连。在一般情况下,该值
这些电容器是由下面的等式,其中C定
L
是晶体负载电容:水晶瓶盖
(PF ) = (C
L
-6 )× 2,因此,对于具有16 pF的负载电容,两个20 pF的帽可用于结晶。对于任何给定的
电路板布局, ICS可以测量电路板电容和建议的具体电容值来使用。
包装外形和包装尺寸
16引脚SOIC窄
符号
A
b
c
D
E
H
e
h
Q
英寸
民
最大
0.055 0.070
0.013 0.019
0.007 0.010
0.385 0.400
0.150 0.160
0.225 0.245
.050 BSC
0.016
0.004
0.01
MILLIMETERS
民
最大
1.397
1.778
0.330
0.483
0.191
0.254
9.779 10.160
3.810
4.064
5.715
6.223
1.27 BSC
0.406
0.102
0.254
E
H
D
Q
e
订购信息
零件/订单号
ICS614M-01
ICS614M-01T
高x 45
A
c
b
记号
ICS614M-01
ICS614M-01
运输包装
管
磁带和卷轴
包
温度
16引脚窄体SOIC
0至70℃
16引脚窄体SOIC
0至70℃
牧师12308 , A版本。首次出版,初步。
2019修订版,版本B.增加的抖动, IDD规格,显示VDDIO引脚13 ,增加的i752称号。
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何责任或者其
使用或任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品是
适用于正常的商业用途。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊
不被推荐使用ICS的环境要求,无需额外处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS做
没有授权或保证任何ICS的产品用于生命支持设备或关键医疗器械的使用。
4
修订版020199
印00年11月14日
集成电路系统 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel ( 408 ) 295-9818fax
MDS 614-01 B